Lines Matching refs:VADD

274     VADD.S16 d23,d11,d13            @ d23 = C2 + C4
276 VADD.S16 d22,d10,d13 @ d22 = C1 + C4
277 VADD.U16 d0,d1,d0 @ Accumulating SAD step 1
282 VADD.S16 d16,d10,d11 @ d16 = C1 + C2
308 VADD.S32 q13,q7,q8 @ q13 = S1 + S2
309 VADD.S32 q1,q7,q10 @ q1 = S1 + S4
310 VADD.S32 q4,q8,q10 @ q4 = S2 + S4
327 VADD.S32 q12,q12,q9 @ q12 = 29*S1 + 55*S2 + 74*S3 + 84*S4
329 VADD.S32 q15,q15,q9 @ q15 = 55*S1 - 84*S2 + 74*S3 - 29*S4
521 VADD.U16 q8,q15,q9 @ SAD calculation (1)
525 VADD.U16 q8,q8,q10 @ SAD calculation (2)
529 VADD.U16 d16,d16,d17 @ SAD calculation (3)
537 VADD.S16 q10,q0,q7 @ q10 = C0 + C7
538 VADD.S16 q11,q1,q6 @ q11 = C1 + C6
540 VADD.S16 q12,q2,q5 @ q12 = C2 + C5
541 VADD.S16 q13,q3,q4 @ q13 = C3 + C4
550 VADD.S16 q1,q11,q12 @ q1 = C1 + C2 + C5 + C6
551 VADD.S16 q2,q10,q13 @ q2 = C0 + C3 + C4 + C7
571 VADD.S16 q2,q2,q1 @ q2 = C0 + C1 + C2 + C3 + C4 + C5 + C6 + C7
662 VADD.S32 q0,q12,q13 @ q0 = B0 + B7
663 VADD.S32 q5,q11,q2 @ q5 = B3 + B4
664 VADD.S32 q3,q1,q15 @ q3 = B1 + B6
665 VADD.S32 q4,q14,q8 @ q4 = B2 + B5
682 VADD.S32 q10,q0,q5 @ q10 = B0 + B3 + B4 + B7
688 VADD.S32 q3,q3,q4 @ q3 = B1 + B2 + B5 + B6
693 VADD.S32 q14,q10,q3 @ q14 = B0 + B1 + B2 + B3 + B4 + B5 + B6 + B7
776 VADD.S32 q0,q10,q13 @ q0 = B0 + B7
777 VADD.S32 q15,q12,q11 @ q15 = B3 + B4
778 VADD.S32 q1,q4,q3 @ q1 = B1 + B6
779 VADD.S32 q14,q2,q5 @ q14 = B2 + B5
788 VADD.S32 q3,q1,q14 @ q3 = B1 + B2 + B5 + B6
798 VADD.S32 q2,q0,q15 @ q2 = B0 + B3 + B4 + B7
812 VADD.S32 q14,q2,q3 @ q14 = B0 + B1 + B2 + B3 + B4 + B5 + B6 + B7
1028 VADD.S16 Q8 ,Q4,Q5 @e[k] = resi_tmp_1 + resi_tmp_2 k -> 1-8 row 1
1030 VADD.S16 Q10,Q6,Q7 @e[k] = resi_tmp_1 + resi_tmp_2 k -> 1-8 row 2
1041 VADD.S16 Q13,Q8,Q12 @ee[k] = e[k] + e[7 - k] row 1 & 2
1060 VADD.S16 Q1,Q13,Q1 @ 1-cycle stall before it?
1135 VADD.S32 Q5,Q5,Q1 @R1 add
1136 VADD.S32 Q3,Q3,Q7 @R1 add
1138 VADD.S32 Q2,Q2,Q4 @R2 add
1139 VADD.S32 Q6,Q6,Q8 @R2 add
1141 VADD.S32 Q5,Q5,Q3 @R1 add
1143 VADD.S32 Q4,Q6,Q2 @R2 add
1215 VADD.S32 Q8 ,Q8 ,Q6
1216 VADD.S32 Q12,Q12,Q0
1218 VADD.S32 Q10,Q10,Q7
1219 VADD.S32 Q13,Q13,Q1
1222 VADD.S32 Q12 ,Q12 ,Q8
1224 VADD.S32 Q13,Q13,Q10
1281 VADD.S32 Q5 ,Q5 ,Q3
1282 VADD.S32 Q10,Q10,Q7
1283 VADD.S32 Q6 ,Q6 ,Q4
1284 VADD.S32 Q12,Q12,Q8
1285 VADD.S32 Q10,Q10,Q5
1286 VADD.S32 Q12,Q12,Q6
1332 VADD.S32 D28,D28,D29
1375 VADD.S32 Q8 ,Q0,Q3 @e[k] = resi_tmp_1 + resi_tmp_2 k -> 1-4 R1
1377 VADD.S32 Q9 ,Q1,Q2 @e[k] = resi_tmp_1 + resi_tmp_2 k -> 5-8 R1
1382 VADD.S32 Q12,Q4,Q7 @e[k] = resi_tmp_1 + resi_tmp_2 k -> 1-4 R2
1384 VADD.S32 Q13,Q5,Q6 @e[k] = resi_tmp_1 + resi_tmp_2 k -> 5-8 R2
1390 VADD.S32 Q2,Q8,Q9 @ee[k] = e[k] + e[7 - k] row R1
1395 VADD.S32 Q4,Q12,Q13 @ee[k] = e[k] + e[7 - k] row R2
1399 VADD.S32 D12,D4,D5 @eee[0] eee[1] R1
1404 VADD.S32 D14,D8,D9 @eee[0] eee[1] R2
1434 VADD.S32 Q4,Q4,Q14 @ROUND R1
1438 VADD.S32 Q6,Q6,Q14 @ROUND R2
1479 VADD.S32 Q9,Q9,Q14 @Round by RADD R1
1498VADD.S32 Q12,Q12,Q14 @Round by RADD R2, dual issued with prev. instruction in 2nd c…
1505VADD.S32 D11,D12,D13 @g_ai2_ihevc_trans_16[1][k]*o[0][k]+g_ai2_ihevc_trans_16[0][7-…
1509VADD.S32 D10,D4,D5 @g_ai2_ihevc_trans_16[1][k]*o[0][k]+g_ai2_ihevc_trans_16[0][7-…
1522 VADD.S32 D18,D14,D15
1525 VADD.S32 D19,D16,D17
1529 VADD.S32 D26,D24,D25 @ dual issued with prev. instr.
1532 VADD.S32 D27,D8,D9
1535 VADD.S32 D12,D12,D13
1540 VADD.S32 D13,D8,D9
1541 VADD.S32 Q9,Q7,Q14
1548 VADD.S32 Q12,Q8,Q14
1555 VADD.S32 D10,D8,D9
1560 VADD.S32 D11,D12,D13 @ dual issued with prev. instr.
1569 VADD.S32 D18,D14,D15
1573 VADD.S32 D19,D16,D17 @ dual issued with prev. instr.
1581 VADD.S32 D26,D24,D25
1585 VADD.S32 D27,D8,D9
1589 VADD.S32 D12,D12,D13
1594 VADD.S32 D13,D8,D9
1595 VADD.S32 Q9,Q7,Q14
1599 VADD.S32 Q10,Q8,Q14