Lines Matching refs:ssp
3 define <8 x i8> @test_vclz_u8(<8 x i8> %a) nounwind readnone ssp {
11 define <8 x i8> @test_vclz_s8(<8 x i8> %a) nounwind readnone ssp {
19 define <4 x i16> @test_vclz_u16(<4 x i16> %a) nounwind readnone ssp {
27 define <4 x i16> @test_vclz_s16(<4 x i16> %a) nounwind readnone ssp {
35 define <2 x i32> @test_vclz_u32(<2 x i32> %a) nounwind readnone ssp {
43 define <2 x i32> @test_vclz_s32(<2 x i32> %a) nounwind readnone ssp {
51 define <1 x i64> @test_vclz_u64(<1 x i64> %a) nounwind readnone ssp {
57 define <1 x i64> @test_vclz_s64(<1 x i64> %a) nounwind readnone ssp {
63 define <16 x i8> @test_vclzq_u8(<16 x i8> %a) nounwind readnone ssp {
71 define <16 x i8> @test_vclzq_s8(<16 x i8> %a) nounwind readnone ssp {
79 define <8 x i16> @test_vclzq_u16(<8 x i16> %a) nounwind readnone ssp {
87 define <8 x i16> @test_vclzq_s16(<8 x i16> %a) nounwind readnone ssp {
95 define <4 x i32> @test_vclzq_u32(<4 x i32> %a) nounwind readnone ssp {
103 define <4 x i32> @test_vclzq_s32(<4 x i32> %a) nounwind readnone ssp {
111 define <2 x i64> @test_vclzq_u64(<2 x i64> %a) nounwind readnone ssp {
117 define <2 x i64> @test_vclzq_s64(<2 x i64> %a) nounwind readnone ssp {