Lines Matching defs:x
11 #define SDIV(x) ((x) & 0x7) argument
12 #define PDIV(x) (((x) & 0x3f) << 8) argument
13 #define MDIV(x) (((x) & 0x3ff) << 16) argument
14 #define FSEL(x) (((x) & 0x1) << 27) argument
16 #define PLL_ENABLE(x) (((x) & 0x1) << 31) argument
19 #define MUX_APLL_SEL(x) ((x) & 0x1) argument
20 #define MUX_CORE_SEL(x) (((x) & 0x1) << 16) argument
21 #define MUX_HPM_SEL(x) (((x) & 0x1) << 20) argument
22 #define MUX_MPLL_USER_SEL_C(x) (((x) & 0x1) << 24) argument
27 #define APLL_SEL(x) ((x) & 0x7) argument
28 #define CORE_SEL(x) (((x) & 0x7) << 16) argument
29 #define HPM_SEL(x) (((x) & 0x7) << 20) argument
30 #define MPLL_USER_SEL_C(x) (((x) & 0x7) << 24) argument
37 #define CORE_RATIO(x) ((x) & 0x7) argument
38 #define COREM0_RATIO(x) (((x) & 0x7) << 4) argument
39 #define COREM1_RATIO(x) (((x) & 0x7) << 8) argument
40 #define PERIPH_RATIO(x) (((x) & 0x7) << 12) argument
41 #define ATB_RATIO(x) (((x) & 0x7) << 16) argument
42 #define PCLK_DBG_RATIO(x) (((x) & 0x7) << 20) argument
43 #define APLL_RATIO(x) (((x) & 0x7) << 24) argument
44 #define CORE2_RATIO(x) (((x) & 0x7) << 28) argument
47 #define DIV_CORE(x) ((x) & 0x1) argument
48 #define DIV_COREM0(x) (((x) & 0x1) << 4) argument
49 #define DIV_COREM1(x) (((x) & 0x1) << 8) argument
50 #define DIV_PERIPH(x) (((x) & 0x1) << 12) argument
51 #define DIV_ATB(x) (((x) & 0x1) << 16) argument
52 #define DIV_PCLK_DBG(x) (((x) & 0x1) << 20) argument
53 #define DIV_APLL(x) (((x) & 0x1) << 24) argument
54 #define DIV_CORE2(x) (((x) & 0x1) << 28) argument
67 #define COPY_RATIO(x) ((x) & 0x7) argument
68 #define HPM_RATIO(x) (((x) & 0x7) << 4) argument
69 #define CORES_RATIO(x) (((x) & 0x7) << 8) argument
72 #define DIV_COPY(x) ((x) & 0x7) argument
73 #define DIV_HPM(x) (((x) & 0x1) << 4) argument
74 #define DIV_CORES(x) (((x) & 0x1) << 8) argument
81 #define MUX_C2C_SEL(x) ((x) & 0x1) argument
82 #define MUX_DMC_BUS_SEL(x) (((x) & 0x1) << 4) argument
83 #define MUX_DPHY_SEL(x) (((x) & 0x1) << 8) argument
84 #define MUX_MPLL_SEL(x) (((x) & 0x1) << 12) argument
85 #define MUX_PWI_SEL(x) (((x) & 0xf) << 16) argument
86 #define MUX_G2D_ACP0_SEL(x) (((x) & 0x1) << 20) argument
87 #define MUX_G2D_ACP1_SEL(x) (((x) & 0x1) << 24) argument
88 #define MUX_G2D_ACP_SEL(x) (((x) & 0x1) << 28) argument
91 #define C2C_SEL(x) (((x)) & 0x7) argument
92 #define DMC_BUS_SEL(x) (((x) & 0x7) << 4) argument
93 #define DPHY_SEL(x) (((x) & 0x7) << 8) argument
94 #define MPLL_SEL(x) (((x) & 0x7) << 12) argument
96 #define G2D_ACP0_SEL(x) (((x) & 0x7) << 20) argument
97 #define G2D_ACP1_SEL(x) (((x) & 0x7) << 24) argument
98 #define G2D_ACP_SEL(x) (((x) & 0x7) << 28) argument
109 #define ACP_RATIO(x) ((x) & 0x7) argument
110 #define ACP_PCLK_RATIO(x) (((x) & 0x7) << 4) argument
111 #define DPHY_RATIO(x) (((x) & 0x7) << 8) argument
112 #define DMC_RATIO(x) (((x) & 0x7) << 12) argument
113 #define DMCD_RATIO(x) (((x) & 0x7) << 16) argument
114 #define DMCP_RATIO(x) (((x) & 0x7) << 20) argument
117 #define DIV_ACP(x) ((x) & 0x1) argument
118 #define DIV_ACP_PCLK(x) (((x) & 0x1) << 4) argument
119 #define DIV_DPHY(x) (((x) & 0x1) << 8) argument
120 #define DIV_DMC(x) (((x) & 0x1) << 12) argument
121 #define DIV_DMCD(x) (((x) & 0x1) << 16) argument
122 #define DIV_DMCP(x) (((x) & 0x1) << 20) argument
132 #define G2D_ACP_RATIO(x) ((x) & 0xf) argument
133 #define C2C_RATIO(x) (((x) & 0x7) << 4) argument
134 #define PWI_RATIO(x) (((x) & 0xf) << 8) argument
135 #define C2C_ACLK_RATIO(x) (((x) & 0x7) << 12) argument
136 #define DVSEM_RATIO(x) (((x) & 0x7f) << 16) argument
137 #define DPM_RATIO(x) (((x) & 0x7f) << 24) argument
140 #define DIV_G2D_ACP(x) ((x) & 0x1) argument
141 #define DIV_C2C(x) (((x) & 0x1) << 4) argument
142 #define DIV_PWI(x) (((x) & 0x1) << 8) argument
143 #define DIV_C2C_ACLK(x) (((x) & 0x1) << 12) argument
144 #define DIV_DVSEM(x) (((x) & 0x1) << 16) argument
145 #define DIV_DPM(x) (((x) & 0x1) << 24) argument
155 #define UART4_SEL(x) (((x) & 0xf) << 16) argument
156 #define UART3_SEL(x) (((x) & 0xf) << 12) argument
157 #define UART2_SEL(x) (((x) & 0xf) << 8) argument
158 #define UART1_SEL(x) (((x) & 0xf) << 4) argument
159 #define UART0_SEL(x) ((x) & 0xf) argument
162 #define UART4_RATIO(x) (((x) & 0xf) << 16) argument
163 #define UART3_RATIO(x) (((x) & 0xf) << 12) argument
164 #define UART2_RATIO(x) (((x) & 0xf) << 8) argument
165 #define UART1_RATIO(x) (((x) & 0xf) << 4) argument
166 #define UART0_RATIO(x) ((x) & 0xf) argument
169 #define DIV_UART4(x) (((x) & 0x1) << 16) argument
170 #define DIV_UART3(x) (((x) & 0x1) << 12) argument
171 #define DIV_UART2(x) (((x) & 0x1) << 8) argument
172 #define DIV_UART1(x) (((x) & 0x1) << 4) argument
173 #define DIV_UART0(x) ((x) & 0x1) argument
182 #define MMC0_RATIO(x) ((x) & 0xf) argument
183 #define MMC0_PRE_RATIO(x) (((x) & 0xff) << 8) argument
184 #define MMC1_RATIO(x) (((x) & 0xf) << 16) argument
185 #define MMC1_PRE_RATIO(x) (((x) & 0xff) << 24) argument
188 #define DIV_MMC0(x) ((x) & 1) argument
189 #define DIV_MMC0_PRE(x) (((x) & 1) << 8) argument
190 #define DIV_MMC1(x) (((x) & 1) << 16) argument
191 #define DIV_MMC1_PRE(x) (((x) & 1) << 24) argument
199 #define MMC2_RATIO(x) ((x) & 0xf) argument
200 #define MMC2_PRE_RATIO(x) (((x) & 0xff) << 8) argument
201 #define MMC3_RATIO(x) (((x) & 0xf) << 16) argument
202 #define MMC3_PRE_RATIO(x) (((x) & 0xff) << 24) argument
205 #define DIV_MMC2(x) ((x) & 0x1) argument
206 #define DIV_MMC2_PRE(x) (((x) & 0x1) << 8) argument
207 #define DIV_MMC3(x) (((x) & 0x1) << 16) argument
208 #define DIV_MMC3_PRE(x) (((x) & 0x1) << 24) argument
216 #define MMC4_RATIO(x) ((x) & 0x7) argument
217 #define MMC4_PRE_RATIO(x) (((x) & 0xff) << 8) argument
220 #define DIV_MMC4(x) ((x) & 0x1) argument
221 #define DIV_MMC4_PRE(x) (((x) & 0x1) << 8) argument