Lines Matching defs:i2c_regs
10 struct i2c_regs { struct
11 u32 ic_con; /* 0x00 */
12 u32 ic_tar; /* 0x04 */
13 u32 ic_sar; /* 0x08 */
14 u32 ic_hs_maddr; /* 0x0c */
15 u32 ic_cmd_data; /* 0x10 */
16 u32 ic_ss_scl_hcnt; /* 0x14 */
17 u32 ic_ss_scl_lcnt; /* 0x18 */
18 u32 ic_fs_scl_hcnt; /* 0x1c */
19 u32 ic_fs_scl_lcnt; /* 0x20 */
20 u32 ic_hs_scl_hcnt; /* 0x24 */
21 u32 ic_hs_scl_lcnt; /* 0x28 */
22 u32 ic_intr_stat; /* 0x2c */
23 u32 ic_intr_mask; /* 0x30 */
24 u32 ic_raw_intr_stat; /* 0x34 */
25 u32 ic_rx_tl; /* 0x38 */
26 u32 ic_tx_tl; /* 0x3c */
27 u32 ic_clr_intr; /* 0x40 */
28 u32 ic_clr_rx_under; /* 0x44 */
29 u32 ic_clr_rx_over; /* 0x48 */
30 u32 ic_clr_tx_over; /* 0x4c */
31 u32 ic_clr_rd_req; /* 0x50 */
32 u32 ic_clr_tx_abrt; /* 0x54 */
33 u32 ic_clr_rx_done; /* 0x58 */
34 u32 ic_clr_activity; /* 0x5c */
35 u32 ic_clr_stop_det; /* 0x60 */
36 u32 ic_clr_start_det; /* 0x64 */
37 u32 ic_clr_gen_call; /* 0x68 */
38 u32 ic_enable; /* 0x6c */
39 u32 ic_status; /* 0x70 */
40 u32 ic_txflr; /* 0x74 */
41 u32 ic_rxflr; /* 0x78 */
42 u32 ic_sda_hold; /* 0x7c */
43 u32 ic_tx_abrt_source; /* 0x80 */
44 u8 res1[0x18]; /* 0x84 */
45 u32 ic_enable_status; /* 0x9c */