Lines Matching refs:DI_REG
330 #define DI_REG(di) ((struct ipu_di *)(IPU_CTRL_BASE_ADDR + \ macro
333 #define DI_GENERAL(di) (&DI_REG(di)->general)
334 #define DI_BS_CLKGEN0(di) (&DI_REG(di)->bs_clkgen0)
335 #define DI_BS_CLKGEN1(di) (&DI_REG(di)->bs_clkgen1)
337 #define DI_SW_GEN0(di, gen) (&DI_REG(di)->sw_gen0[gen - 1])
338 #define DI_SW_GEN1(di, gen) (&DI_REG(di)->sw_gen1[gen - 1])
339 #define DI_STP_REP(di, gen) (&DI_REG(di)->stp_rep[(gen - 1) / 2])
340 #define DI_STP_REP9(di) (&DI_REG(di)->stp_rep9)
341 #define DI_SYNC_AS_GEN(di) (&DI_REG(di)->sync_as)
342 #define DI_DW_GEN(di, gen) (&DI_REG(di)->dw_gen[gen])
343 #define DI_DW_SET(di, gen, set) (&DI_REG(di)->dw_set[gen + 12 * set])
344 #define DI_POL(di) (&DI_REG(di)->pol)
345 #define DI_SCR_CONF(di) (&DI_REG(di)->scr_conf)