Lines Matching refs:x

79 #define ANDES_PCU_REV_NUMBER_PCS(x)	(((x) >> 0) & 0xff)  argument
80 #define ANDES_PCU_REV_VER(x) (((x) >> 16) & 0xffff) argument
85 #define ANDES_PCU_SPINFO_SIZE(x) (((x) >> 0) & 0xff) argument
86 #define ANDES_PCU_SPINFO_OFFSET(x) (((x) >> 8) & 0xf) argument
91 #define ANDES_PCU_SOC_ID_VER_MINOR(x) (((x) >> 0) & 0xf) argument
92 #define ANDES_PCU_SOC_ID_VER_MAJOR(x) (((x) >> 4) & 0xfff) argument
93 #define ANDES_PCU_SOC_ID_DEVICEID(x) (((x) >> 16) & 0xffff) argument
98 #define ANDES_PCU_SOC_AHB_AHBC(x) ((x) << 0) argument
99 #define ANDES_PCU_SOC_AHB_APBREG(x) ((x) << 1) argument
100 #define ANDES_PCU_SOC_AHB_APB(x) ((x) << 2) argument
101 #define ANDES_PCU_SOC_AHB_DLM1(x) ((x) << 3) argument
102 #define ANDES_PCU_SOC_AHB_SPIROM(x) ((x) << 4) argument
103 #define ANDES_PCU_SOC_AHB_DDR2C(x) ((x) << 5) argument
104 #define ANDES_PCU_SOC_AHB_DDR2MEM(x) ((x) << 6) argument
105 #define ANDES_PCU_SOC_AHB_DMAC(x) ((x) << 7) argument
106 #define ANDES_PCU_SOC_AHB_DLM2(x) ((x) << 8) argument
107 #define ANDES_PCU_SOC_AHB_GPU(x) ((x) << 9) argument
108 #define ANDES_PCU_SOC_AHB_GMAC(x) ((x) << 12) argument
109 #define ANDES_PCU_SOC_AHB_IDE(x) ((x) << 13) argument
110 #define ANDES_PCU_SOC_AHB_USBOTG(x) ((x) << 14) argument
111 #define ANDES_PCU_SOC_AHB_INTC(x) ((x) << 15) argument
112 #define ANDES_PCU_SOC_AHB_LPCIO(x) ((x) << 16) argument
113 #define ANDES_PCU_SOC_AHB_LPCREG(x) ((x) << 17) argument
114 #define ANDES_PCU_SOC_AHB_PCIIO(x) ((x) << 18) argument
115 #define ANDES_PCU_SOC_AHB_PCIMEM(x) ((x) << 19) argument
116 #define ANDES_PCU_SOC_AHB_L2CC(x) ((x) << 20) argument
117 #define ANDES_PCU_SOC_AHB_AHB2AHBREG(x) ((x) << 27) argument
118 #define ANDES_PCU_SOC_AHB_AHB2AHBMEM0(x) ((x) << 28) argument
119 #define ANDES_PCU_SOC_AHB_AHB2AHBMEM1(x) ((x) << 29) argument
120 #define ANDES_PCU_SOC_AHB_AHB2AHBMEM2(x) ((x) << 30) argument
121 #define ANDES_PCU_SOC_AHB_AHB2AHBMEM3(x) ((x) << 31) argument
126 #define ANDES_PCU_SOC_APB_CFC(x) ((x) << 1) argument
127 #define ANDES_PCU_SOC_APB_SSP(x) ((x) << 2) argument
128 #define ANDES_PCU_SOC_APB_UART1(x) ((x) << 3) argument
129 #define ANDES_PCU_SOC_APB_SDC(x) ((x) << 5) argument
130 #define ANDES_PCU_SOC_APB_AC97I2S(x) ((x) << 6) argument
131 #define ANDES_PCU_SOC_APB_UART2(x) ((x) << 8) argument
132 #define ANDES_PCU_SOC_APB_PCU(x) ((x) << 16) argument
133 #define ANDES_PCU_SOC_APB_TMR(x) ((x) << 17) argument
134 #define ANDES_PCU_SOC_APB_WDT(x) ((x) << 18) argument
135 #define ANDES_PCU_SOC_APB_RTC(x) ((x) << 19) argument
136 #define ANDES_PCU_SOC_APB_GPIO(x) ((x) << 20) argument
137 #define ANDES_PCU_SOC_APB_I2C(x) ((x) << 22) argument
138 #define ANDES_PCU_SOC_APB_PWM(x) ((x) << 23) argument
143 #define ANDES_PCU_DCSRCR0_TRIAHB(x) (((x) & 0x1f) << 0) argument
144 #define ANDES_PCU_DCSRCR0_LPC(x) (((x) & 0xf) << 8) argument
145 #define ANDES_PCU_DCSRCR0_ULPI(x) (((x) & 0xf) << 12) argument
146 #define ANDES_PCU_DCSRCR0_GMAC(x) (((x) & 0xf) << 16) argument
147 #define ANDES_PCU_DCSRCR0_GPU(x) (((x) & 0xf) << 20) argument
152 #define ANDES_PCU_DCSRCR1_I2C(x) (((x) & 0xf) << 0) argument
157 #define ANDES_PCU_DCSRCR2_UART1(x) (((x) & 0xf) << 0) argument
158 #define ANDES_PCU_DCSRCR2_UART2(x) (((x) & 0xf) << 4) argument
159 #define ANDES_PCU_DCSRCR2_AC97(x) (((x) & 0xf) << 8) argument
160 #define ANDES_PCU_DCSRCR2_SPI(x) (((x) & 0xf) << 12) argument
161 #define ANDES_PCU_DCSRCR2_SD(x) (((x) & 0xf) << 16) argument
162 #define ANDES_PCU_DCSRCR2_CFC(x) (((x) & 0xf) << 20) argument
163 #define ANDES_PCU_DCSRCR2_GPIO(x) (((x) & 0xf) << 24) argument
164 #define ANDES_PCU_DCSRCR2_PCU(x) (((x) & 0xf) << 28) argument
169 #define ANDES_PCU_MFPSR0_PCIMODE(x) ((x) << 0) argument
170 #define ANDES_PCU_MFPSR0_IDEMODE(x) ((x) << 1) argument
171 #define ANDES_PCU_MFPSR0_MINI_TC01(x) ((x) << 2) argument
172 #define ANDES_PCU_MFPSR0_AHB_DEBUG(x) ((x) << 3) argument
173 #define ANDES_PCU_MFPSR0_AHB_TARGET(x) ((x) << 4) argument
174 #define ANDES_PCU_MFPSR0_DEFAULT_IVB(x) (((x) & 0x7) << 28) argument
175 #define ANDES_PCU_MFPSR0_DEFAULT_ENDIAN(x) ((x) << 31) argument
180 #define ANDES_PCU_MFPSR1_SUSPEND(x) ((x) << 0) argument
181 #define ANDES_PCU_MFPSR1_PWM0(x) ((x) << 1) argument
182 #define ANDES_PCU_MFPSR1_PWM1(x) ((x) << 2) argument
183 #define ANDES_PCU_MFPSR1_AC97CLKOUT(x) ((x) << 3) argument
184 #define ANDES_PCU_MFPSR1_PWREN(x) ((x) << 4) argument
185 #define ANDES_PCU_MFPSR1_PME(x) ((x) << 5) argument
186 #define ANDES_PCU_MFPSR1_I2C(x) ((x) << 6) argument
187 #define ANDES_PCU_MFPSR1_UART1(x) ((x) << 7) argument
188 #define ANDES_PCU_MFPSR1_UART2(x) ((x) << 8) argument
189 #define ANDES_PCU_MFPSR1_SPI(x) ((x) << 9) argument
190 #define ANDES_PCU_MFPSR1_SD(x) ((x) << 10) argument
191 #define ANDES_PCU_MFPSR1_GPUPLLSRC(x) ((x) << 27) argument
192 #define ANDES_PCU_MFPSR1_DVOMODE(x) ((x) << 28) argument
193 #define ANDES_PCU_MFPSR1_HSMP_FAST_REQ(x) ((x) << 29) argument
194 #define ANDES_PCU_MFPSR1_AHB_FAST_REQ(x) ((x) << 30) argument
195 #define ANDES_PCU_MFPSR1_PMUR_EXT_INT(x) ((x) << 31) argument
200 #define ANDES_PCU_DMAES_AC97RX(x) ((x) << 2) argument
201 #define ANDES_PCU_DMAES_AC97TX(x) ((x) << 3) argument
202 #define ANDES_PCU_DMAES_UART1RX(x) ((x) << 4) argument
203 #define ANDES_PCU_DMAES_UART1TX(x) ((x) << 5) argument
204 #define ANDES_PCU_DMAES_UART2RX(x) ((x) << 6) argument
205 #define ANDES_PCU_DMAES_UART2TX(x) ((x) << 7) argument
206 #define ANDES_PCU_DMAES_SDDMA(x) ((x) << 8) argument
207 #define ANDES_PCU_DMAES_CFCDMA(x) ((x) << 9) argument
212 #define ANDES_PCU_OSCC_OSCH_OFF(x) ((x) << 0) argument
213 #define ANDES_PCU_OSCC_OSCH_STABLE(x) ((x) << 1) argument
214 #define ANDES_PCU_OSCC_OSCH_TRI(x) ((x) << 2) argument
215 #define ANDES_PCU_OSCC_OSCH_RANGE(x) (((x) & 0x3) << 4) argument
216 #define ANDES_PCU_OSCC_OSCH2_RANGE(x) (((x) & 0x3) << 6) argument
217 #define ANDES_PCU_OSCC_OSCH3_RANGE(x) (((x) & 0x3) << 8) argument
222 #define ANDES_PCU_PWMCD_PWMDIV(x) (((x) & 0xf) << 0) argument
227 #define ANDES_PCU_SOCMISC_RSCPUA(x) ((x) << 0) argument
228 #define ANDES_PCU_SOCMISC_RSCPUB(x) ((x) << 1) argument
229 #define ANDES_PCU_SOCMISC_RSPCI(x) ((x) << 2) argument
230 #define ANDES_PCU_SOCMISC_USBWAKE(x) ((x) << 3) argument
231 #define ANDES_PCU_SOCMISC_EXLM_WAITA(x) (((x) & 0x3) << 4) argument
232 #define ANDES_PCU_SOCMISC_EXLM_WAITB(x) (((x) & 0x3) << 6) argument
233 #define ANDES_PCU_SOCMISC_DDRPLL_BYPASS(x) (((x) << 8) argument
234 #define ANDES_PCU_SOCMISC_300MHZSEL(x) (((x) << 9) argument
235 #define ANDES_PCU_SOCMISC_DDRDLL_SRST(x) (((x) << 10) argument
236 #define ANDES_PCU_SOCMISC_DDRDDQ_TEST(x) (((x) << 11) argument
237 #define ANDES_PCU_SOCMISC_DDRDLL_TEST(x) (((x) << 12) argument
238 #define ANDES_PCU_SOCMISC_GPUPLL_BYPASS(x) (((x) << 13) argument
239 #define ANDES_PCU_SOCMISC_ENCPUA(x) (((x) << 14) argument
240 #define ANDES_PCU_SOCMISC_ENCPUB(x) (((x) << 15) argument
241 #define ANDES_PCU_SOCMISC_PWON_PWBTN(x) (((x) << 16) argument
242 #define ANDES_PCU_SOCMISC_PWON_GPIO1(x) (((x) << 17) argument
243 #define ANDES_PCU_SOCMISC_PWON_GPIO2(x) (((x) << 18) argument
244 #define ANDES_PCU_SOCMISC_PWON_GPIO3(x) (((x) << 19) argument
245 #define ANDES_PCU_SOCMISC_PWON_GPIO4(x) (((x) << 20) argument
246 #define ANDES_PCU_SOCMISC_PWON_GPIO5(x) (((x) << 21) argument
247 #define ANDES_PCU_SOCMISC_PWON_WOL(x) (((x) << 22) argument
248 #define ANDES_PCU_SOCMISC_PWON_RTC(x) (((x) << 23) argument
249 #define ANDES_PCU_SOCMISC_PWON_RTCALM(x) (((x) << 24) argument
250 #define ANDES_PCU_SOCMISC_PWON_XDBGIN(x) (((x) << 25) argument
251 #define ANDES_PCU_SOCMISC_PWON_PME(x) (((x) << 26) argument
252 #define ANDES_PCU_SOCMISC_PWON_PWFAIL(x) (((x) << 27) argument
253 #define ANDES_PCU_SOCMISC_CPUA_SRSTED(x) (((x) << 28) argument
254 #define ANDES_PCU_SOCMISC_CPUB_SRSTED(x) (((x) << 29) argument
255 #define ANDES_PCU_SOCMISC_WD_RESET(x) (((x) << 30) argument
256 #define ANDES_PCU_SOCMISC_HW_RESET(x) (((x) << 31) argument
261 #define ANDES_PCU_BSMCR_LINK0(x) (((x) & 0xf) << 0) argument
262 #define ANDES_PCU_BSMCR_LINK1(x) (((x) & 0xf) << 4) argument
263 #define ANDES_PCU_BSMCR_SYNCSRC(x) (((x) & 0xf) << 24) argument
264 #define ANDES_PCU_BSMCR_CMD(x) (((x) & 0x7) << 28) argument
265 #define ANDES_PCU_BSMCR_IE(x) ((x) << 31) argument
270 #define ANDES_PCU_BSMSR_CI0(x) (((x) & 0xf) << 0) argument
271 #define ANDES_PCU_BSMSR_CI1(x) (((x) & 0xf) << 4) argument
272 #define ANDES_PCU_BSMSR_SYNCSRC(x) (((x) & 0xf) << 24) argument
273 #define ANDES_PCU_BSMSR_BSMST(x) (((x) & 0xf) << 28) argument
278 #define ANDES_PCU_WESR_POLOR(x) (((x) & 0xff) << 0) argument
283 #define ANDES_PCU_WEST_SIG(x) (((x) & 0xff) << 0) argument
288 #define ANDES_PCU_RSTTIMING_RG0(x) (((x) & 0xff) << 0) argument
289 #define ANDES_PCU_RSTTIMING_RG1(x) (((x) & 0xff) << 8) argument
290 #define ANDES_PCU_RSTTIMING_RG2(x) (((x) & 0xff) << 16) argument
291 #define ANDES_PCU_RSTTIMING_RG3(x) (((x) & 0xff) << 24) argument
296 #define ANDES_PCU_INTR_ST_BSM(x) ((x) << 0) argument
297 #define ANDES_PCU_INTR_ST_PCS1(x) ((x) << 1) argument
298 #define ANDES_PCU_INTR_ST_PCS2(x) ((x) << 2) argument
299 #define ANDES_PCU_INTR_ST_PCS3(x) ((x) << 3) argument
300 #define ANDES_PCU_INTR_ST_PCS4(x) ((x) << 4) argument
301 #define ANDES_PCU_INTR_ST_PCS5(x) ((x) << 5) argument
302 #define ANDES_PCU_INTR_ST_PCS6(x) ((x) << 6) argument
303 #define ANDES_PCU_INTR_ST_PCS7(x) ((x) << 7) argument
304 #define ANDES_PCU_INTR_ST_PCS8(x) ((x) << 8) argument
305 #define ANDES_PCU_INTR_ST_PCS9(x) ((x) << 9) argument
310 #define ANDES_PCU_PCSX_CR_WAKEUP_EN(x) (((x) & 0xff) << 0) argument
311 #define ANDES_PCU_PCSX_CR_LW(x) (((x) & 0xf) << 16) argument
312 #define ANDES_PCU_PCSX_CR_LS(x) (((x) & 0xf) << 20) argument
313 #define ANDES_PCU_PCSX_CR_TYPE(x) (((x) >> 28) & 0x7) /* (ro) */ argument
318 #define ANDES_PCU_PCSX_PARM_NEXT(x) (((x) & 0xffffff) << 0) argument
319 #define ANDES_PCU_PCSX_PARM_SYNCSRC(x) (((x) & 0xf) << 24) argument
320 #define ANDES_PCU_PCSX_PARM_PCSCMD(x) (((x) & 0x7) << 28) argument
321 #define ANDES_PCU_PCSX_PARM_IE(x) (((x) << 31) argument
326 #define ANDES_PCU_PCSX_STAT1_ERRNO(x) (((x) & 0xf) << 0) argument
327 #define ANDES_PCU_PCSX_STAT1_ST(x) (((x) & 0x7) << 28) argument
332 #define ANDES_PCU_PCSX_STAT2_CRNTPARM(x) (((x) & 0xffffff) << 0) argument
333 #define ANDES_PCU_PCSX_STAT2_SYNCSRC(x) (((x) & 0xf) << 24) argument
339 #define ANDES_PCU_PCS8_PDD_1BYTE(x) (((x) & 0xff) << 0) argument
340 #define ANDES_PCU_PCS8_PDD_2BYTE(x) (((x) & 0xff) << 8) argument
341 #define ANDES_PCU_PCS8_PDD_3BYTE(x) (((x) & 0xff) << 16) argument
342 #define ANDES_PCU_PCS8_PDD_4BYTE(x) (((x) & 0xff) << 24) argument
344 #define ANDES_PCU_PCS9_PDD_TIME1(x) (((x) & 0x3f) << 0) argument
345 #define ANDES_PCU_PCS9_PDD_TIME2(x) (((x) & 0x3f) << 6) argument
346 #define ANDES_PCU_PCS9_PDD_TIME3(x) (((x) & 0x3f) << 12) argument
347 #define ANDES_PCU_PCS9_PDD_TIME4(x) (((x) & 0x3f) << 18) argument
348 #define ANDES_PCU_PCS9_PDD_TICKTYPE(x) ((x) << 24) argument
349 #define ANDES_PCU_PCS9_PDD_GPU_SRST(x) ((x) << 27) argument
350 #define ANDES_PCU_PCS9_PDD_PWOFFTIME(x) (((x) & 0x3) << 28) argument
351 #define ANDES_PCU_PCS9_PDD_SUS2DRAM(x) ((x) << 30) argument
352 #define ANDES_PCU_PCS9_PDD_CLRPWOFF_FLAG(x) ((x) << 31) argument