Home
last modified time | relevance | path

Searched refs:tmp9 (Results 1 – 25 of 799) sorted by relevance

12345678910>>...32

/external/swiftshader/third_party/LLVM/test/CodeGen/X86/
Dlea-recursion.ll18 %tmp9 = add i32 %tmp4, 1 ; <i32> [#uses=1]
19 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=2]
22 %tmp9.1 = add i32 %tmp10, 1 ; <i32> [#uses=1]
23 %tmp10.1 = add i32 %tmp9.1, %tmp8.1 ; <i32> [#uses=2]
26 %tmp9.2 = add i32 %tmp10.1, 1 ; <i32> [#uses=1]
27 %tmp10.2 = add i32 %tmp9.2, %tmp8.2 ; <i32> [#uses=2]
30 %tmp9.3 = add i32 %tmp10.2, 1 ; <i32> [#uses=1]
31 %tmp10.3 = add i32 %tmp9.3, %tmp8.3 ; <i32> [#uses=2]
34 %tmp9.4 = add i32 %tmp10.3, 1 ; <i32> [#uses=1]
35 %tmp10.4 = add i32 %tmp9.4, %tmp8.4 ; <i32> [#uses=2]
[all …]
Dvec_shift.ll9 …%tmp9 = tail call <8 x i16> @llvm.x86.sse2.psll.w( <8 x i16> %tmp8, <8 x i16> %tmp6 ) nounwind rea…
10 %tmp10 = bitcast <8 x i16> %tmp9 to <2 x i64> ; <<2 x i64>> [#uses=1]
19 …%tmp9 = tail call <8 x i16> @llvm.x86.sse2.psra.w( <8 x i16> %tmp2, <8 x i16> %tmp8 ) ; <<8 x i16…
20 %tmp11 = bitcast <8 x i16> %tmp9 to <2 x i64> ; <<2 x i64>> [#uses=1]
28 …%tmp9 = tail call <2 x i64> @llvm.x86.sse2.psrl.q( <2 x i64> %b1, <2 x i64> %c ) nounwind readnone…
29 ret <2 x i64> %tmp9
Dfold-and-shift.ll9 %tmp9 = load i32* %tmp78, align 4 ; <i32> [#uses=1]
10 ret i32 %tmp9
19 %tmp9 = load i32* %tmp78, align 4 ; <i32> [#uses=1]
20 ret i32 %tmp9
D2009-11-16-MachineLICM.ll20 %tmp9 = shl i64 %indvar, 2 ; <i64> [#uses=4]
21 %tmp1016 = or i64 %tmp9, 1 ; <i64> [#uses=1]
23 %tmp1117 = or i64 %tmp9, 2 ; <i64> [#uses=1]
25 %tmp1318 = or i64 %tmp9, 3 ; <i64> [#uses=1]
27 %x_addr.03 = getelementptr float* %x, i64 %tmp9 ; <float*> [#uses=1]
D2006-05-08-CoalesceSubRegClass.ll20 %tmp9 = add i32 %tmp8, %tmp6 ; <i32> [#uses=1]
21 %tmp9.upgrd.3 = inttoptr i32 %tmp9 to i16* ; <i16*> [#uses=1]
22 store i16* %tmp9.upgrd.3, i16** @C
/external/swiftshader/third_party/llvm-7.0/llvm/test/CodeGen/X86/
Dlea-recursion.ll18 %tmp9 = add i32 %tmp4, 1 ; <i32> [#uses=1]
19 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=2]
22 %tmp9.1 = add i32 %tmp10, 1 ; <i32> [#uses=1]
23 %tmp10.1 = add i32 %tmp9.1, %tmp8.1 ; <i32> [#uses=2]
26 %tmp9.2 = add i32 %tmp10.1, 1 ; <i32> [#uses=1]
27 %tmp10.2 = add i32 %tmp9.2, %tmp8.2 ; <i32> [#uses=2]
30 %tmp9.3 = add i32 %tmp10.2, 1 ; <i32> [#uses=1]
31 %tmp10.3 = add i32 %tmp9.3, %tmp8.3 ; <i32> [#uses=2]
34 %tmp9.4 = add i32 %tmp10.3, 1 ; <i32> [#uses=1]
35 %tmp10.4 = add i32 %tmp9.4, %tmp8.4 ; <i32> [#uses=2]
[all …]
Dvec_shift.ll18 …%tmp9 = tail call <8 x i16> @llvm.x86.sse2.psll.w( <8 x i16> %tmp8, <8 x i16> %tmp6 ) nounwind rea…
19 %tmp10 = bitcast <8 x i16> %tmp9 to <2 x i64> ; <<2 x i64>> [#uses=1]
39 …%tmp9 = tail call <8 x i16> @llvm.x86.sse2.psra.w( <8 x i16> %tmp2, <8 x i16> %tmp8 ) ; <<8 x i16…
40 %tmp11 = bitcast <8 x i16> %tmp9 to <2 x i64> ; <<2 x i64>> [#uses=1]
57 …%tmp9 = tail call <2 x i64> @llvm.x86.sse2.psrl.q( <2 x i64> %b1, <2 x i64> %c ) nounwind readnone…
58 ret <2 x i64> %tmp9
D2006-05-08-CoalesceSubRegClass.ll20 %tmp9 = add i32 %tmp8, %tmp6 ; <i32> [#uses=1]
21 %tmp9.upgrd.3 = inttoptr i32 %tmp9 to i16* ; <i16*> [#uses=1]
22 store i16* %tmp9.upgrd.3, i16** @C
/external/llvm/test/CodeGen/X86/
Dlea-recursion.ll18 %tmp9 = add i32 %tmp4, 1 ; <i32> [#uses=1]
19 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=2]
22 %tmp9.1 = add i32 %tmp10, 1 ; <i32> [#uses=1]
23 %tmp10.1 = add i32 %tmp9.1, %tmp8.1 ; <i32> [#uses=2]
26 %tmp9.2 = add i32 %tmp10.1, 1 ; <i32> [#uses=1]
27 %tmp10.2 = add i32 %tmp9.2, %tmp8.2 ; <i32> [#uses=2]
30 %tmp9.3 = add i32 %tmp10.2, 1 ; <i32> [#uses=1]
31 %tmp10.3 = add i32 %tmp9.3, %tmp8.3 ; <i32> [#uses=2]
34 %tmp9.4 = add i32 %tmp10.3, 1 ; <i32> [#uses=1]
35 %tmp10.4 = add i32 %tmp9.4, %tmp8.4 ; <i32> [#uses=2]
[all …]
Dvec_shift.ll18 …%tmp9 = tail call <8 x i16> @llvm.x86.sse2.psll.w( <8 x i16> %tmp8, <8 x i16> %tmp6 ) nounwind rea…
19 %tmp10 = bitcast <8 x i16> %tmp9 to <2 x i64> ; <<2 x i64>> [#uses=1]
39 …%tmp9 = tail call <8 x i16> @llvm.x86.sse2.psra.w( <8 x i16> %tmp2, <8 x i16> %tmp8 ) ; <<8 x i16…
40 %tmp11 = bitcast <8 x i16> %tmp9 to <2 x i64> ; <<2 x i64>> [#uses=1]
57 …%tmp9 = tail call <2 x i64> @llvm.x86.sse2.psrl.q( <2 x i64> %b1, <2 x i64> %c ) nounwind readnone…
58 ret <2 x i64> %tmp9
D2006-05-08-CoalesceSubRegClass.ll20 %tmp9 = add i32 %tmp8, %tmp6 ; <i32> [#uses=1]
21 %tmp9.upgrd.3 = inttoptr i32 %tmp9 to i16* ; <i16*> [#uses=1]
22 store i16* %tmp9.upgrd.3, i16** @C
D2009-11-16-MachineLICM.ll20 %tmp9 = shl i64 %indvar, 2 ; <i64> [#uses=4]
21 %tmp1016 = or i64 %tmp9, 1 ; <i64> [#uses=1]
23 %tmp1117 = or i64 %tmp9, 2 ; <i64> [#uses=1]
25 %tmp1318 = or i64 %tmp9, 3 ; <i64> [#uses=1]
27 %x_addr.03 = getelementptr float, float* %x, i64 %tmp9 ; <float*> [#uses=1]
/external/swiftshader/third_party/llvm-7.0/llvm/test/Transforms/SimplifyCFG/
Dphi-undef-loadstore.ll24 %tmp9 = load i32, i32* %x.0
25 ret i32 %tmp9
53 %tmp9 = load i32, i32* %x.0
54 ret i32 %tmp9
84 %tmp9 = load i32, i32* %x.0
85 ret i32 %tmp9
112 %tmp9 = load i32, i32* %x.0
113 ret i32 %tmp9
142 %tmp9 = load i32, i32* %x.0
143 ret i32 %tmp9
[all …]
/external/swiftshader/third_party/llvm-7.0/llvm/test/Transforms/LowerExpectIntrinsic/
Dphi_merge.ll16 %tmp9 = icmp sgt i32 %tmp8, %arg
17 br i1 %tmp9, label %bb10, label %bb18
58 %tmp9 = icmp sgt i32 %tmp8, %arg
59 br i1 %tmp9, label %bb10, label %bb18
60 ; CHECK: br i1 %tmp9
102 %tmp9 = icmp sgt i32 %tmp8, %arg
103 br i1 %tmp9, label %bb10, label %bb18
142 %tmp9 = icmp sgt i32 %tmp8, %arg
143 br i1 %tmp9, label %bb10, label %bb18
144 ; CHECK: br i1 %tmp9
[all …]
Dphi_or.ll18 %tmp9 = icmp slt i32 %arg, %tmp8
19 br i1 %tmp9, label %bb14, label %bb10
20 ; CHECK: br i1 %tmp9
21 ; CHECK-NOT: br i1 %tmp9{{.*}}!prof
62 %tmp9 = icmp slt i32 %tmp7, %tmp8
63 br i1 %tmp9, label %bb14, label %bb10
64 ; CHECK: br i1 %tmp9{{.*}}!prof [[WEIGHT2:![0-9]+]]
/external/llvm/test/Transforms/SimplifyCFG/
Dphi-undef-loadstore.ll24 %tmp9 = load i32, i32* %x.0
25 ret i32 %tmp9
53 %tmp9 = load i32, i32* %x.0
54 ret i32 %tmp9
82 %tmp9 = load i32, i32* %x.0
83 ret i32 %tmp9
109 %tmp9 = load i32, i32* %gep
110 %tmp10 = or i32 %tmp9, 1
112 ret i32 %tmp9
/external/swiftshader/third_party/llvm-7.0/llvm/test/Transforms/TailCallElim/
Ddont_reorder_load.ll24 %tmp9 = load i32, i32* @extern_weak_global ; <i32> [#uses=1]
25 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
43 %tmp9 = load i32, i32* %a_arg ; <i32> [#uses=1]
44 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
61 %tmp9 = load volatile i32, i32* %a_arg ; <i32> [#uses=1]
62 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
79 %tmp9 = load i32, i32* %a_arg ; <i32> [#uses=1]
80 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
Dreorder_load.ll33 %tmp9 = load i32, i32* %a_arg ; <i32> [#uses=1]
34 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
64 %tmp9 = load i32, i32* @global ; <i32> [#uses=1]
65 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
88 %tmp9 = load i32, i32* @extern_weak_global ; <i32> [#uses=1]
89 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
145 %tmp9 = load i32, i32* %a_arg ; <i32> [#uses=1]
146 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
171 %tmp9 = load i32, i32* %s ; <i32> [#uses=1]
172 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
/external/llvm/test/Transforms/TailCallElim/
Ddont_reorder_load.ll24 %tmp9 = load i32, i32* @extern_weak_global ; <i32> [#uses=1]
25 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
43 %tmp9 = load i32, i32* %a_arg ; <i32> [#uses=1]
44 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
61 %tmp9 = load volatile i32, i32* %a_arg ; <i32> [#uses=1]
62 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
79 %tmp9 = load i32, i32* %a_arg ; <i32> [#uses=1]
80 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
/external/swiftshader/third_party/LLVM/test/Transforms/IndVarSimplify/
Dgep-with-mul-base.ll28 %tmp9 = getelementptr double* %p, i64 %i.01 ; <double*> [#uses=1]
29 %tmp10 = load double* %tmp9, align 8 ; <double> [#uses=1]
31 store double %tmp11, double* %tmp9, align 8
55 %tmp9 = getelementptr double* %p, i64 %i.01 ; <double*> [#uses=1]
56 %tmp10 = load double* %tmp9, align 8 ; <double> [#uses=1]
58 store double %tmp11, double* %tmp9, align 8
/external/swiftshader/third_party/LLVM/test/Transforms/TailCallElim/
Ddont_reorder_load.ll24 %tmp9 = load i32* @extern_weak_global ; <i32> [#uses=1]
25 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
43 %tmp9 = load i32* %a_arg ; <i32> [#uses=1]
44 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
61 %tmp9 = volatile load i32* %a_arg ; <i32> [#uses=1]
62 %tmp10 = add i32 %tmp9, %tmp8 ; <i32> [#uses=1]
/external/swiftshader/third_party/llvm-7.0/llvm/test/Transforms/CodeExtractor/
DBlockAddressSelfReference.ll22 %tmp9 = phi i64 [ 0, %bb3 ], [ %tmp22, %bb18 ]
26 %tmp11 = getelementptr inbounds i32, i32* %arg1, i64 %tmp9
33 %tmp15 = getelementptr inbounds i32, i32* %arg1, i64 %tmp9
40 %tmp19 = getelementptr inbounds i32, i32* %arg1, i64 %tmp9
44 %tmp22 = add nuw nsw i64 %tmp9, 1
/external/llvm/test/Transforms/Reassociate/
Drepeats.ll139 %tmp9 = mul i4 %tmp8, %x
140 ret i4 %tmp9
159 %tmp9 = mul i4 %tmp8, %x
160 %tmp10 = mul i4 %tmp9, %x
178 %tmp9 = mul i4 %tmp8, %x
179 %tmp10 = mul i4 %tmp9, %x
199 %tmp9 = mul i4 %tmp8, %x
200 %tmp10 = mul i4 %tmp9, %x
221 %tmp9 = mul i4 %tmp8, %x
222 %tmp10 = mul i4 %tmp9, %x
[all …]
/external/swiftshader/third_party/llvm-7.0/llvm/test/Transforms/Reassociate/
Drepeats.ll139 %tmp9 = mul i4 %tmp8, %x
140 ret i4 %tmp9
159 %tmp9 = mul i4 %tmp8, %x
160 %tmp10 = mul i4 %tmp9, %x
178 %tmp9 = mul i4 %tmp8, %x
179 %tmp10 = mul i4 %tmp9, %x
199 %tmp9 = mul i4 %tmp8, %x
200 %tmp10 = mul i4 %tmp9, %x
221 %tmp9 = mul i4 %tmp8, %x
222 %tmp10 = mul i4 %tmp9, %x
[all …]
/external/swiftshader/third_party/LLVM/test/Transforms/SimplifyCFG/
Dphi-undef-loadstore.ll24 %tmp9 = load i32* %x.0
25 ret i32 %tmp9
53 %tmp9 = load i32* %x.0
54 ret i32 %tmp9
82 %tmp9 = load i32* %x.0
83 ret i32 %tmp9

12345678910>>...32