Home
last modified time | relevance | path

Searched refs:vqdmulh (Results 1 – 25 of 39) sorted by relevance

12

/external/llvm/test/MC/ARM/
Dneon-mul-encoding.s50 vqdmulh.s16 d16, d16, d17
51 vqdmulh.s32 d16, d16, d17
52 vqdmulh.s16 q8, q8, q9
53 vqdmulh.s32 q8, q8, q9
54 vqdmulh.s16 d16, d17
55 vqdmulh.s32 d16, d17
56 vqdmulh.s16 q8, q9
57 vqdmulh.s32 q8, q9
58 vqdmulh.s16 d11, d2, d3[0]
60 @ CHECK: vqdmulh.s16 d16, d16, d17 @ encoding: [0xa1,0x0b,0x50,0xf2]
[all …]
Dneont2-mul-encoding.s30 vqdmulh.s16 d16, d16, d17
31 vqdmulh.s32 d16, d16, d17
32 vqdmulh.s16 q8, q8, q9
33 vqdmulh.s32 q8, q8, q9
34 vqdmulh.s16 d11, d2, d3[0]
36 @ CHECK: vqdmulh.s16 d16, d16, d17 @ encoding: [0x50,0xef,0xa1,0x0b]
37 @ CHECK: vqdmulh.s32 d16, d16, d17 @ encoding: [0x60,0xef,0xa1,0x0b]
38 @ CHECK: vqdmulh.s16 q8, q8, q9 @ encoding: [0x50,0xef,0xe2,0x0b]
39 @ CHECK: vqdmulh.s32 q8, q8, q9 @ encoding: [0x60,0xef,0xe2,0x0b]
40 @ CHECK: vqdmulh.s16 d11, d2, d3[0] @ encoding: [0x92,0xef,0x43,0xbc]
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/ARM/
Dneon-mul-encoding.s50 vqdmulh.s16 d16, d16, d17
51 vqdmulh.s32 d16, d16, d17
52 vqdmulh.s16 q8, q8, q9
53 vqdmulh.s32 q8, q8, q9
54 vqdmulh.s16 d16, d17
55 vqdmulh.s32 d16, d17
56 vqdmulh.s16 q8, q9
57 vqdmulh.s32 q8, q9
58 vqdmulh.s16 d11, d2, d3[0]
60 @ CHECK: vqdmulh.s16 d16, d16, d17 @ encoding: [0xa1,0x0b,0x50,0xf2]
[all …]
Dneont2-mul-encoding.s30 vqdmulh.s16 d16, d16, d17
31 vqdmulh.s32 d16, d16, d17
32 vqdmulh.s16 q8, q8, q9
33 vqdmulh.s32 q8, q8, q9
34 vqdmulh.s16 d11, d2, d3[0]
36 @ CHECK: vqdmulh.s16 d16, d16, d17 @ encoding: [0x50,0xef,0xa1,0x0b]
37 @ CHECK: vqdmulh.s32 d16, d16, d17 @ encoding: [0x60,0xef,0xa1,0x0b]
38 @ CHECK: vqdmulh.s16 q8, q8, q9 @ encoding: [0x50,0xef,0xe2,0x0b]
39 @ CHECK: vqdmulh.s32 q8, q8, q9 @ encoding: [0x60,0xef,0xe2,0x0b]
40 @ CHECK: vqdmulh.s16 d11, d2, d3[0] @ encoding: [0x92,0xef,0x43,0xbc]
/external/capstone/suite/MC/ARM/
Dneon-mul-encoding.s.cs23 0xa1,0x0b,0x50,0xf2 = vqdmulh.s16 d16, d16, d17
24 0xa1,0x0b,0x60,0xf2 = vqdmulh.s32 d16, d16, d17
25 0xe2,0x0b,0x50,0xf2 = vqdmulh.s16 q8, q8, q9
26 0xe2,0x0b,0x60,0xf2 = vqdmulh.s32 q8, q8, q9
27 0xa1,0x0b,0x50,0xf2 = vqdmulh.s16 d16, d16, d17
28 0xa1,0x0b,0x60,0xf2 = vqdmulh.s32 d16, d16, d17
29 0xe2,0x0b,0x50,0xf2 = vqdmulh.s16 q8, q8, q9
30 0xe2,0x0b,0x60,0xf2 = vqdmulh.s32 q8, q8, q9
31 0x43,0xbc,0x92,0xf2 = vqdmulh.s16 d11, d2, d3[0]
Dneont2-mul-encoding.s.cs13 0x50,0xef,0xa1,0x0b = vqdmulh.s16 d16, d16, d17
14 0x60,0xef,0xa1,0x0b = vqdmulh.s32 d16, d16, d17
15 0x50,0xef,0xe2,0x0b = vqdmulh.s16 q8, q8, q9
16 0x60,0xef,0xe2,0x0b = vqdmulh.s32 q8, q8, q9
17 0x92,0xef,0x43,0xbc = vqdmulh.s16 d11, d2, d3[0]
/external/swiftshader/third_party/LLVM/test/MC/ARM/
Dneont2-mul-encoding.s25 @ CHECK: vqdmulh.s16 d16, d16, d17 @ encoding: [0x50,0xef,0xa1,0x0b]
26 vqdmulh.s16 d16, d16, d17
27 @ CHECK: vqdmulh.s32 d16, d16, d17 @ encoding: [0x60,0xef,0xa1,0x0b]
28 vqdmulh.s32 d16, d16, d17
29 @ CHECK: vqdmulh.s16 q8, q8, q9 @ encoding: [0x50,0xef,0xe2,0x0b]
30 vqdmulh.s16 q8, q8, q9
31 @ CHECK: vqdmulh.s32 q8, q8, q9 @ encoding: [0x60,0xef,0xe2,0x0b]
32 vqdmulh.s32 q8, q8, q9
/external/swiftshader/third_party/LLVM/test/CodeGen/ARM/
Dvqdmul.ll7 ;CHECK: vqdmulh.s16
10 %tmp3 = call <4 x i16> @llvm.arm.neon.vqdmulh.v4i16(<4 x i16> %tmp1, <4 x i16> %tmp2)
16 ;CHECK: vqdmulh.s32
19 %tmp3 = call <2 x i32> @llvm.arm.neon.vqdmulh.v2i32(<2 x i32> %tmp1, <2 x i32> %tmp2)
25 ;CHECK: vqdmulh.s16
28 %tmp3 = call <8 x i16> @llvm.arm.neon.vqdmulh.v8i16(<8 x i16> %tmp1, <8 x i16> %tmp2)
34 ;CHECK: vqdmulh.s32
37 %tmp3 = call <4 x i32> @llvm.arm.neon.vqdmulh.v4i32(<4 x i32> %tmp1, <4 x i32> %tmp2)
44 ; CHECK: vqdmulh.s16 q0, q0, d2[1]
46 …%1 = tail call <8 x i16> @llvm.arm.neon.vqdmulh.v8i16(<8 x i16> %arg0_int16x8_t, <8 x i16> %0) ; <…
[all …]
/external/swiftshader/third_party/llvm-7.0/llvm/test/CodeGen/ARM/
Dvqdmul.ll7 ;CHECK: vqdmulh.s16
10 %tmp3 = call <4 x i16> @llvm.arm.neon.vqdmulh.v4i16(<4 x i16> %tmp1, <4 x i16> %tmp2)
16 ;CHECK: vqdmulh.s32
19 %tmp3 = call <2 x i32> @llvm.arm.neon.vqdmulh.v2i32(<2 x i32> %tmp1, <2 x i32> %tmp2)
25 ;CHECK: vqdmulh.s16
28 %tmp3 = call <8 x i16> @llvm.arm.neon.vqdmulh.v8i16(<8 x i16> %tmp1, <8 x i16> %tmp2)
34 ;CHECK: vqdmulh.s32
37 %tmp3 = call <4 x i32> @llvm.arm.neon.vqdmulh.v4i32(<4 x i32> %tmp1, <4 x i32> %tmp2)
44 ; CHECK: vqdmulh.s16 q0, q0, d2[1]
46 …%1 = tail call <8 x i16> @llvm.arm.neon.vqdmulh.v8i16(<8 x i16> %arg0_int16x8_t, <8 x i16> %0) ; <…
[all …]
/external/llvm/test/CodeGen/ARM/
Dvqdmul.ll7 ;CHECK: vqdmulh.s16
10 %tmp3 = call <4 x i16> @llvm.arm.neon.vqdmulh.v4i16(<4 x i16> %tmp1, <4 x i16> %tmp2)
16 ;CHECK: vqdmulh.s32
19 %tmp3 = call <2 x i32> @llvm.arm.neon.vqdmulh.v2i32(<2 x i32> %tmp1, <2 x i32> %tmp2)
25 ;CHECK: vqdmulh.s16
28 %tmp3 = call <8 x i16> @llvm.arm.neon.vqdmulh.v8i16(<8 x i16> %tmp1, <8 x i16> %tmp2)
34 ;CHECK: vqdmulh.s32
37 %tmp3 = call <4 x i32> @llvm.arm.neon.vqdmulh.v4i32(<4 x i32> %tmp1, <4 x i32> %tmp2)
44 ; CHECK: vqdmulh.s16 q0, q0, d2[1]
46 …%1 = tail call <8 x i16> @llvm.arm.neon.vqdmulh.v8i16(<8 x i16> %arg0_int16x8_t, <8 x i16> %0) ; <…
[all …]
/external/arm-neon-tests/
Dref_vqdmulh_n.c34 #define INSN vqdmulh
Dref_vqdmulh_lane.c34 #define INSN vqdmulh
Dref_vqdmulh.c34 #define INSN vqdmulh
DMakefile.gcc51 vshr_n vsra_n vtrn vuzp vzip vreinterpret vqdmulh vqrdmulh \
DMakefile45 vshr_n vsra_n vtrn vuzp vzip vreinterpret vqdmulh vqrdmulh \
/external/libjpeg-turbo/simd/arm/
Djsimd_neon.S760 vqdmulh.s16 q4, q2, XFIX_1_414213562
761 vqdmulh.s16 q6, q1, XFIX_2_613125930
765 vqdmulh.s16 q4, q1, XFIX_1_847759065
768 vqdmulh.s16 q6, q2, XFIX_1_414213562
770 vqdmulh.s16 q4, q5, XFIX_1_082392200
814 vqdmulh.s16 q4, q2, XFIX_1_414213562
815 vqdmulh.s16 q6, q1, XFIX_2_613125930
819 vqdmulh.s16 q4, q1, XFIX_1_847759065
822 vqdmulh.s16 q6, q2, XFIX_1_414213562
824 vqdmulh.s16 q4, q5, XFIX_1_082392200
[all …]
/external/vixl/src/aarch32/
Dassembler-aarch32.h5276 void vqdmulh(
5278 void vqdmulh(DataType dt, DRegister rd, DRegister rn, DRegister rm) { in vqdmulh() function
5279 vqdmulh(al, dt, rd, rn, rm); in vqdmulh()
5282 void vqdmulh(
5284 void vqdmulh(DataType dt, QRegister rd, QRegister rn, QRegister rm) { in vqdmulh() function
5285 vqdmulh(al, dt, rd, rn, rm); in vqdmulh()
5288 void vqdmulh(Condition cond,
5293 void vqdmulh(DataType dt, DRegister rd, DRegister rn, DRegisterLane rm) { in vqdmulh() function
5294 vqdmulh(al, dt, rd, rn, rm); in vqdmulh()
5297 void vqdmulh(Condition cond,
[all …]
Ddisasm-aarch32.h2177 void vqdmulh(
2180 void vqdmulh(
2183 void vqdmulh(Condition cond,
2189 void vqdmulh(Condition cond,
/external/clang/include/clang/Basic/
Darm_neon.td375 def OP_QDMULH_LN : Op<(call "vqdmulh", $p0, (splat $p1, $p2))>;
478 def OP_SCALAR_QDMULH_LN : ScalarMulOp<"vqdmulh">;
525 def VQDMULH : SInst<"vqdmulh", "ddd", "siQsQi">;
1434 def SCALAR_SQDMULH : SInst<"vqdmulh", "sss", "SsSi">;
/external/swiftshader/third_party/LLVM/test/MC/Disassembler/ARM/
Dneont2.txt675 # CHECK: vqdmulh.s16 d16, d16, d17
677 # CHECK: vqdmulh.s32 d16, d16, d17
679 # CHECK: vqdmulh.s16 q8, q8, q9
681 # CHECK: vqdmulh.s32 q8, q8, q9
Dneon.txt779 # CHECK: vqdmulh.s16 d16, d16, d17
781 # CHECK: vqdmulh.s32 d16, d16, d17
783 # CHECK: vqdmulh.s16 q8, q8, q9
785 # CHECK: vqdmulh.s32 q8, q8, q9
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/Disassembler/ARM/
Dneont2.txt675 # CHECK: vqdmulh.s16 d16, d16, d17
677 # CHECK: vqdmulh.s32 d16, d16, d17
679 # CHECK: vqdmulh.s16 q8, q8, q9
681 # CHECK: vqdmulh.s32 q8, q8, q9
Dneon.txt779 # CHECK: vqdmulh.s16 d16, d16, d17
781 # CHECK: vqdmulh.s32 d16, d16, d17
783 # CHECK: vqdmulh.s16 q8, q8, q9
785 # CHECK: vqdmulh.s32 q8, q8, q9
/external/llvm/test/MC/Disassembler/ARM/
Dneont2.txt675 # CHECK: vqdmulh.s16 d16, d16, d17
677 # CHECK: vqdmulh.s32 d16, d16, d17
679 # CHECK: vqdmulh.s16 q8, q8, q9
681 # CHECK: vqdmulh.s32 q8, q8, q9
Dneon.txt779 # CHECK: vqdmulh.s16 d16, d16, d17
781 # CHECK: vqdmulh.s32 d16, d16, d17
783 # CHECK: vqdmulh.s16 q8, q8, q9
785 # CHECK: vqdmulh.s32 q8, q8, q9

12