/external/llvm/test/MC/ARM/ |
D | neon-mul-encoding.s | 50 vqdmulh.s16 d16, d16, d17 51 vqdmulh.s32 d16, d16, d17 52 vqdmulh.s16 q8, q8, q9 53 vqdmulh.s32 q8, q8, q9 54 vqdmulh.s16 d16, d17 55 vqdmulh.s32 d16, d17 56 vqdmulh.s16 q8, q9 57 vqdmulh.s32 q8, q9 58 vqdmulh.s16 d11, d2, d3[0] 60 @ CHECK: vqdmulh.s16 d16, d16, d17 @ encoding: [0xa1,0x0b,0x50,0xf2] [all …]
|
D | neont2-mul-encoding.s | 30 vqdmulh.s16 d16, d16, d17 31 vqdmulh.s32 d16, d16, d17 32 vqdmulh.s16 q8, q8, q9 33 vqdmulh.s32 q8, q8, q9 34 vqdmulh.s16 d11, d2, d3[0] 36 @ CHECK: vqdmulh.s16 d16, d16, d17 @ encoding: [0x50,0xef,0xa1,0x0b] 37 @ CHECK: vqdmulh.s32 d16, d16, d17 @ encoding: [0x60,0xef,0xa1,0x0b] 38 @ CHECK: vqdmulh.s16 q8, q8, q9 @ encoding: [0x50,0xef,0xe2,0x0b] 39 @ CHECK: vqdmulh.s32 q8, q8, q9 @ encoding: [0x60,0xef,0xe2,0x0b] 40 @ CHECK: vqdmulh.s16 d11, d2, d3[0] @ encoding: [0x92,0xef,0x43,0xbc]
|
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/ARM/ |
D | neon-mul-encoding.s | 50 vqdmulh.s16 d16, d16, d17 51 vqdmulh.s32 d16, d16, d17 52 vqdmulh.s16 q8, q8, q9 53 vqdmulh.s32 q8, q8, q9 54 vqdmulh.s16 d16, d17 55 vqdmulh.s32 d16, d17 56 vqdmulh.s16 q8, q9 57 vqdmulh.s32 q8, q9 58 vqdmulh.s16 d11, d2, d3[0] 60 @ CHECK: vqdmulh.s16 d16, d16, d17 @ encoding: [0xa1,0x0b,0x50,0xf2] [all …]
|
D | neont2-mul-encoding.s | 30 vqdmulh.s16 d16, d16, d17 31 vqdmulh.s32 d16, d16, d17 32 vqdmulh.s16 q8, q8, q9 33 vqdmulh.s32 q8, q8, q9 34 vqdmulh.s16 d11, d2, d3[0] 36 @ CHECK: vqdmulh.s16 d16, d16, d17 @ encoding: [0x50,0xef,0xa1,0x0b] 37 @ CHECK: vqdmulh.s32 d16, d16, d17 @ encoding: [0x60,0xef,0xa1,0x0b] 38 @ CHECK: vqdmulh.s16 q8, q8, q9 @ encoding: [0x50,0xef,0xe2,0x0b] 39 @ CHECK: vqdmulh.s32 q8, q8, q9 @ encoding: [0x60,0xef,0xe2,0x0b] 40 @ CHECK: vqdmulh.s16 d11, d2, d3[0] @ encoding: [0x92,0xef,0x43,0xbc]
|
/external/capstone/suite/MC/ARM/ |
D | neon-mul-encoding.s.cs | 23 0xa1,0x0b,0x50,0xf2 = vqdmulh.s16 d16, d16, d17 24 0xa1,0x0b,0x60,0xf2 = vqdmulh.s32 d16, d16, d17 25 0xe2,0x0b,0x50,0xf2 = vqdmulh.s16 q8, q8, q9 26 0xe2,0x0b,0x60,0xf2 = vqdmulh.s32 q8, q8, q9 27 0xa1,0x0b,0x50,0xf2 = vqdmulh.s16 d16, d16, d17 28 0xa1,0x0b,0x60,0xf2 = vqdmulh.s32 d16, d16, d17 29 0xe2,0x0b,0x50,0xf2 = vqdmulh.s16 q8, q8, q9 30 0xe2,0x0b,0x60,0xf2 = vqdmulh.s32 q8, q8, q9 31 0x43,0xbc,0x92,0xf2 = vqdmulh.s16 d11, d2, d3[0]
|
D | neont2-mul-encoding.s.cs | 13 0x50,0xef,0xa1,0x0b = vqdmulh.s16 d16, d16, d17 14 0x60,0xef,0xa1,0x0b = vqdmulh.s32 d16, d16, d17 15 0x50,0xef,0xe2,0x0b = vqdmulh.s16 q8, q8, q9 16 0x60,0xef,0xe2,0x0b = vqdmulh.s32 q8, q8, q9 17 0x92,0xef,0x43,0xbc = vqdmulh.s16 d11, d2, d3[0]
|
/external/swiftshader/third_party/LLVM/test/MC/ARM/ |
D | neont2-mul-encoding.s | 25 @ CHECK: vqdmulh.s16 d16, d16, d17 @ encoding: [0x50,0xef,0xa1,0x0b] 26 vqdmulh.s16 d16, d16, d17 27 @ CHECK: vqdmulh.s32 d16, d16, d17 @ encoding: [0x60,0xef,0xa1,0x0b] 28 vqdmulh.s32 d16, d16, d17 29 @ CHECK: vqdmulh.s16 q8, q8, q9 @ encoding: [0x50,0xef,0xe2,0x0b] 30 vqdmulh.s16 q8, q8, q9 31 @ CHECK: vqdmulh.s32 q8, q8, q9 @ encoding: [0x60,0xef,0xe2,0x0b] 32 vqdmulh.s32 q8, q8, q9
|
/external/swiftshader/third_party/LLVM/test/CodeGen/ARM/ |
D | vqdmul.ll | 7 ;CHECK: vqdmulh.s16 10 %tmp3 = call <4 x i16> @llvm.arm.neon.vqdmulh.v4i16(<4 x i16> %tmp1, <4 x i16> %tmp2) 16 ;CHECK: vqdmulh.s32 19 %tmp3 = call <2 x i32> @llvm.arm.neon.vqdmulh.v2i32(<2 x i32> %tmp1, <2 x i32> %tmp2) 25 ;CHECK: vqdmulh.s16 28 %tmp3 = call <8 x i16> @llvm.arm.neon.vqdmulh.v8i16(<8 x i16> %tmp1, <8 x i16> %tmp2) 34 ;CHECK: vqdmulh.s32 37 %tmp3 = call <4 x i32> @llvm.arm.neon.vqdmulh.v4i32(<4 x i32> %tmp1, <4 x i32> %tmp2) 44 ; CHECK: vqdmulh.s16 q0, q0, d2[1] 46 …%1 = tail call <8 x i16> @llvm.arm.neon.vqdmulh.v8i16(<8 x i16> %arg0_int16x8_t, <8 x i16> %0) ; <… [all …]
|
/external/swiftshader/third_party/llvm-7.0/llvm/test/CodeGen/ARM/ |
D | vqdmul.ll | 7 ;CHECK: vqdmulh.s16 10 %tmp3 = call <4 x i16> @llvm.arm.neon.vqdmulh.v4i16(<4 x i16> %tmp1, <4 x i16> %tmp2) 16 ;CHECK: vqdmulh.s32 19 %tmp3 = call <2 x i32> @llvm.arm.neon.vqdmulh.v2i32(<2 x i32> %tmp1, <2 x i32> %tmp2) 25 ;CHECK: vqdmulh.s16 28 %tmp3 = call <8 x i16> @llvm.arm.neon.vqdmulh.v8i16(<8 x i16> %tmp1, <8 x i16> %tmp2) 34 ;CHECK: vqdmulh.s32 37 %tmp3 = call <4 x i32> @llvm.arm.neon.vqdmulh.v4i32(<4 x i32> %tmp1, <4 x i32> %tmp2) 44 ; CHECK: vqdmulh.s16 q0, q0, d2[1] 46 …%1 = tail call <8 x i16> @llvm.arm.neon.vqdmulh.v8i16(<8 x i16> %arg0_int16x8_t, <8 x i16> %0) ; <… [all …]
|
/external/llvm/test/CodeGen/ARM/ |
D | vqdmul.ll | 7 ;CHECK: vqdmulh.s16 10 %tmp3 = call <4 x i16> @llvm.arm.neon.vqdmulh.v4i16(<4 x i16> %tmp1, <4 x i16> %tmp2) 16 ;CHECK: vqdmulh.s32 19 %tmp3 = call <2 x i32> @llvm.arm.neon.vqdmulh.v2i32(<2 x i32> %tmp1, <2 x i32> %tmp2) 25 ;CHECK: vqdmulh.s16 28 %tmp3 = call <8 x i16> @llvm.arm.neon.vqdmulh.v8i16(<8 x i16> %tmp1, <8 x i16> %tmp2) 34 ;CHECK: vqdmulh.s32 37 %tmp3 = call <4 x i32> @llvm.arm.neon.vqdmulh.v4i32(<4 x i32> %tmp1, <4 x i32> %tmp2) 44 ; CHECK: vqdmulh.s16 q0, q0, d2[1] 46 …%1 = tail call <8 x i16> @llvm.arm.neon.vqdmulh.v8i16(<8 x i16> %arg0_int16x8_t, <8 x i16> %0) ; <… [all …]
|
/external/arm-neon-tests/ |
D | ref_vqdmulh_n.c | 34 #define INSN vqdmulh
|
D | ref_vqdmulh_lane.c | 34 #define INSN vqdmulh
|
D | ref_vqdmulh.c | 34 #define INSN vqdmulh
|
D | Makefile.gcc | 51 vshr_n vsra_n vtrn vuzp vzip vreinterpret vqdmulh vqrdmulh \
|
D | Makefile | 45 vshr_n vsra_n vtrn vuzp vzip vreinterpret vqdmulh vqrdmulh \
|
/external/libjpeg-turbo/simd/arm/ |
D | jsimd_neon.S | 760 vqdmulh.s16 q4, q2, XFIX_1_414213562 761 vqdmulh.s16 q6, q1, XFIX_2_613125930 765 vqdmulh.s16 q4, q1, XFIX_1_847759065 768 vqdmulh.s16 q6, q2, XFIX_1_414213562 770 vqdmulh.s16 q4, q5, XFIX_1_082392200 814 vqdmulh.s16 q4, q2, XFIX_1_414213562 815 vqdmulh.s16 q6, q1, XFIX_2_613125930 819 vqdmulh.s16 q4, q1, XFIX_1_847759065 822 vqdmulh.s16 q6, q2, XFIX_1_414213562 824 vqdmulh.s16 q4, q5, XFIX_1_082392200 [all …]
|
/external/vixl/src/aarch32/ |
D | assembler-aarch32.h | 5276 void vqdmulh( 5278 void vqdmulh(DataType dt, DRegister rd, DRegister rn, DRegister rm) { in vqdmulh() function 5279 vqdmulh(al, dt, rd, rn, rm); in vqdmulh() 5282 void vqdmulh( 5284 void vqdmulh(DataType dt, QRegister rd, QRegister rn, QRegister rm) { in vqdmulh() function 5285 vqdmulh(al, dt, rd, rn, rm); in vqdmulh() 5288 void vqdmulh(Condition cond, 5293 void vqdmulh(DataType dt, DRegister rd, DRegister rn, DRegisterLane rm) { in vqdmulh() function 5294 vqdmulh(al, dt, rd, rn, rm); in vqdmulh() 5297 void vqdmulh(Condition cond, [all …]
|
D | disasm-aarch32.h | 2177 void vqdmulh( 2180 void vqdmulh( 2183 void vqdmulh(Condition cond, 2189 void vqdmulh(Condition cond,
|
/external/clang/include/clang/Basic/ |
D | arm_neon.td | 375 def OP_QDMULH_LN : Op<(call "vqdmulh", $p0, (splat $p1, $p2))>; 478 def OP_SCALAR_QDMULH_LN : ScalarMulOp<"vqdmulh">; 525 def VQDMULH : SInst<"vqdmulh", "ddd", "siQsQi">; 1434 def SCALAR_SQDMULH : SInst<"vqdmulh", "sss", "SsSi">;
|
/external/swiftshader/third_party/LLVM/test/MC/Disassembler/ARM/ |
D | neont2.txt | 675 # CHECK: vqdmulh.s16 d16, d16, d17 677 # CHECK: vqdmulh.s32 d16, d16, d17 679 # CHECK: vqdmulh.s16 q8, q8, q9 681 # CHECK: vqdmulh.s32 q8, q8, q9
|
D | neon.txt | 779 # CHECK: vqdmulh.s16 d16, d16, d17 781 # CHECK: vqdmulh.s32 d16, d16, d17 783 # CHECK: vqdmulh.s16 q8, q8, q9 785 # CHECK: vqdmulh.s32 q8, q8, q9
|
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/Disassembler/ARM/ |
D | neont2.txt | 675 # CHECK: vqdmulh.s16 d16, d16, d17 677 # CHECK: vqdmulh.s32 d16, d16, d17 679 # CHECK: vqdmulh.s16 q8, q8, q9 681 # CHECK: vqdmulh.s32 q8, q8, q9
|
D | neon.txt | 779 # CHECK: vqdmulh.s16 d16, d16, d17 781 # CHECK: vqdmulh.s32 d16, d16, d17 783 # CHECK: vqdmulh.s16 q8, q8, q9 785 # CHECK: vqdmulh.s32 q8, q8, q9
|
/external/llvm/test/MC/Disassembler/ARM/ |
D | neont2.txt | 675 # CHECK: vqdmulh.s16 d16, d16, d17 677 # CHECK: vqdmulh.s32 d16, d16, d17 679 # CHECK: vqdmulh.s16 q8, q8, q9 681 # CHECK: vqdmulh.s32 q8, q8, q9
|
D | neon.txt | 779 # CHECK: vqdmulh.s16 d16, d16, d17 781 # CHECK: vqdmulh.s32 d16, d16, d17 783 # CHECK: vqdmulh.s16 q8, q8, q9 785 # CHECK: vqdmulh.s32 q8, q8, q9
|