Lines Matching refs:ARM_INS_LDR
421 { /* ARM_LDR_POST_IMM, ARM_INS_LDR: ldr${p} $rt, $addr, $offset */
424 { /* ARM_LDR_POST_REG, ARM_INS_LDR: ldr${p} $rt, $addr, $offset */
427 { /* ARM_LDR_PRE_IMM, ARM_INS_LDR: ldr${p} $rt, $addr! */
430 { /* ARM_LDR_PRE_REG, ARM_INS_LDR: ldr${p} $rt, $addr! */
433 { /* ARM_LDRcp, ARM_INS_LDR: ldr${p} $rt, $addr */
436 { /* ARM_LDRi12, ARM_INS_LDR: ldr${p} $rt, $addr */
439 { /* ARM_LDRrs, ARM_INS_LDR: ldr${p} $rt, $shift */
5677 { /* ARM_t2LDR_POST, ARM_INS_LDR: ldr${p} $rt, $rn$offset */
5680 { /* ARM_t2LDR_PRE, ARM_INS_LDR: ldr${p} $rt, $addr! */
5683 { /* ARM_t2LDRi12, ARM_INS_LDR: ldr${p}.w $rt, $addr */
5686 { /* ARM_t2LDRi8, ARM_INS_LDR: ldr${p} $rt, $addr */
5689 { /* ARM_t2LDRpci, ARM_INS_LDR: ldr${p}.w $rt, $addr */
5692 { /* ARM_t2LDRs, ARM_INS_LDR: ldr${p}.w $rt, $addr */
6529 { /* ARM_tLDRi, ARM_INS_LDR: ldr${p} $rt, $addr */
6532 { /* ARM_tLDRpci, ARM_INS_LDR: ldr${p} $rt, $addr */
6535 { /* ARM_tLDRr, ARM_INS_LDR: ldr${p} $rt, $addr */
6538 { /* ARM_tLDRspi, ARM_INS_LDR: ldr${p} $rt, $addr */