Lines Matching full:64

6 define <64 x i8> @test_00(<64 x i8> %v0, <64 x i8> %v1) #0 {
7 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 0, i32 1, i32 2, i32 3, i32 4, i3…
8 ret <64 x i8> %t0
14 define <64 x i8> @test_01(<64 x i8> %v0, <64 x i8> %v1) #0 {
15 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 1, i32 2, i32 3, i32 4, i32 5, i3…
16 ret <64 x i8> %t0
22 define <64 x i8> @test_02(<64 x i8> %v0, <64 x i8> %v1) #0 {
23 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 2, i32 3, i32 4, i32 5, i32 6, i3…
24 ret <64 x i8> %t0
30 define <64 x i8> @test_03(<64 x i8> %v0, <64 x i8> %v1) #0 {
31 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 3, i32 4, i32 5, i32 6, i32 7, i3…
32 ret <64 x i8> %t0
38 define <64 x i8> @test_04(<64 x i8> %v0, <64 x i8> %v1) #0 {
39 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 4, i32 5, i32 6, i32 7, i32 8, i3…
40 ret <64 x i8> %t0
46 define <64 x i8> @test_05(<64 x i8> %v0, <64 x i8> %v1) #0 {
47 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 5, i32 6, i32 7, i32 8, i32 9, i3…
48 ret <64 x i8> %t0
54 define <64 x i8> @test_06(<64 x i8> %v0, <64 x i8> %v1) #0 {
55 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 6, i32 7, i32 8, i32 9, i32 10, i…
56 ret <64 x i8> %t0
62 define <64 x i8> @test_07(<64 x i8> %v0, <64 x i8> %v1) #0 {
63 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 7, i32 8, i32 9, i32 10, i32 11, …
64 ret <64 x i8> %t0
71 define <64 x i8> @test_08(<64 x i8> %v0, <64 x i8> %v1) #0 {
72 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 8, i32 9, i32 10, i32 11, i32 12,…
73 ret <64 x i8> %t0
80 define <64 x i8> @test_09(<64 x i8> %v0, <64 x i8> %v1) #0 {
81 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 9, i32 10, i32 11, i32 12, i32 13…
82 ret <64 x i8> %t0
89 define <64 x i8> @test_10(<64 x i8> %v0, <64 x i8> %v1) #0 {
90 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 10, i32 11, i32 12, i32 13, i32 1…
91 ret <64 x i8> %t0
98 define <64 x i8> @test_11(<64 x i8> %v0, <64 x i8> %v1) #0 {
99 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 11, i32 12, i32 13, i32 14, i32 1…
100 ret <64 x i8> %t0
107 define <64 x i8> @test_12(<64 x i8> %v0, <64 x i8> %v1) #0 {
108 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 12, i32 13, i32 14, i32 15, i32 1…
109 ret <64 x i8> %t0
116 define <64 x i8> @test_13(<64 x i8> %v0, <64 x i8> %v1) #0 {
117 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 13, i32 14, i32 15, i32 16, i32 1…
118 ret <64 x i8> %t0
125 define <64 x i8> @test_14(<64 x i8> %v0, <64 x i8> %v1) #0 {
126 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 14, i32 15, i32 16, i32 17, i32 1…
127 ret <64 x i8> %t0
134 define <64 x i8> @test_15(<64 x i8> %v0, <64 x i8> %v1) #0 {
135 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 15, i32 16, i32 17, i32 18, i32 1…
136 ret <64 x i8> %t0
143 define <64 x i8> @test_16(<64 x i8> %v0, <64 x i8> %v1) #0 {
144 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 16, i32 17, i32 18, i32 19, i32 2…
145 ret <64 x i8> %t0
152 define <64 x i8> @test_17(<64 x i8> %v0, <64 x i8> %v1) #0 {
153 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 17, i32 18, i32 19, i32 20, i32 2…
154 ret <64 x i8> %t0
161 define <64 x i8> @test_18(<64 x i8> %v0, <64 x i8> %v1) #0 {
162 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 18, i32 19, i32 20, i32 21, i32 2…
163 ret <64 x i8> %t0
170 define <64 x i8> @test_19(<64 x i8> %v0, <64 x i8> %v1) #0 {
171 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 19, i32 20, i32 21, i32 22, i32 2…
172 ret <64 x i8> %t0
179 define <64 x i8> @test_20(<64 x i8> %v0, <64 x i8> %v1) #0 {
180 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 20, i32 21, i32 22, i32 23, i32 2…
181 ret <64 x i8> %t0
188 define <64 x i8> @test_21(<64 x i8> %v0, <64 x i8> %v1) #0 {
189 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 21, i32 22, i32 23, i32 24, i32 2…
190 ret <64 x i8> %t0
197 define <64 x i8> @test_22(<64 x i8> %v0, <64 x i8> %v1) #0 {
198 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 22, i32 23, i32 24, i32 25, i32 2…
199 ret <64 x i8> %t0
206 define <64 x i8> @test_23(<64 x i8> %v0, <64 x i8> %v1) #0 {
207 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 23, i32 24, i32 25, i32 26, i32 2…
208 ret <64 x i8> %t0
215 define <64 x i8> @test_24(<64 x i8> %v0, <64 x i8> %v1) #0 {
216 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 24, i32 25, i32 26, i32 27, i32 2…
217 ret <64 x i8> %t0
224 define <64 x i8> @test_25(<64 x i8> %v0, <64 x i8> %v1) #0 {
225 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 25, i32 26, i32 27, i32 28, i32 2…
226 ret <64 x i8> %t0
233 define <64 x i8> @test_26(<64 x i8> %v0, <64 x i8> %v1) #0 {
234 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 26, i32 27, i32 28, i32 29, i32 3…
235 ret <64 x i8> %t0
242 define <64 x i8> @test_27(<64 x i8> %v0, <64 x i8> %v1) #0 {
243 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 27, i32 28, i32 29, i32 30, i32 3…
244 ret <64 x i8> %t0
251 define <64 x i8> @test_28(<64 x i8> %v0, <64 x i8> %v1) #0 {
252 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 28, i32 29, i32 30, i32 31, i32 3…
253 ret <64 x i8> %t0
260 define <64 x i8> @test_29(<64 x i8> %v0, <64 x i8> %v1) #0 {
261 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 29, i32 30, i32 31, i32 32, i32 3…
262 ret <64 x i8> %t0
269 define <64 x i8> @test_30(<64 x i8> %v0, <64 x i8> %v1) #0 {
270 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 30, i32 31, i32 32, i32 33, i32 3…
271 ret <64 x i8> %t0
278 define <64 x i8> @test_31(<64 x i8> %v0, <64 x i8> %v1) #0 {
279 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 31, i32 32, i32 33, i32 34, i32 3…
280 ret <64 x i8> %t0
287 define <64 x i8> @test_32(<64 x i8> %v0, <64 x i8> %v1) #0 {
28864 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 32, i32 33, i32 34, i32 35, i32 36, i32 37, i32 38, i3…
289 ret <64 x i8> %t0
296 define <64 x i8> @test_33(<64 x i8> %v0, <64 x i8> %v1) #0 {
29764 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 33, i32 34, i32 35, i32 36, i32 37, i32 38, i32 39, i3…
298 ret <64 x i8> %t0
305 define <64 x i8> @test_34(<64 x i8> %v0, <64 x i8> %v1) #0 {
30664 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 34, i32 35, i32 36, i32 37, i32 38, i32 39, i32 40, i3…
307 ret <64 x i8> %t0
314 define <64 x i8> @test_35(<64 x i8> %v0, <64 x i8> %v1) #0 {
31564 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 35, i32 36, i32 37, i32 38, i32 39, i32 40, i32 41, i3…
316 ret <64 x i8> %t0
323 define <64 x i8> @test_36(<64 x i8> %v0, <64 x i8> %v1) #0 {
32464 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 36, i32 37, i32 38, i32 39, i32 40, i32 41, i32 42, i3…
325 ret <64 x i8> %t0
332 define <64 x i8> @test_37(<64 x i8> %v0, <64 x i8> %v1) #0 {
33364 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 37, i32 38, i32 39, i32 40, i32 41, i32 42, i32 43, i3…
334 ret <64 x i8> %t0
341 define <64 x i8> @test_38(<64 x i8> %v0, <64 x i8> %v1) #0 {
34264 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 38, i32 39, i32 40, i32 41, i32 42, i32 43, i32 44, i3…
343 ret <64 x i8> %t0
350 define <64 x i8> @test_39(<64 x i8> %v0, <64 x i8> %v1) #0 {
35164 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 39, i32 40, i32 41, i32 42, i32 43, i32 44, i32 45, i3…
352 ret <64 x i8> %t0
359 define <64 x i8> @test_40(<64 x i8> %v0, <64 x i8> %v1) #0 {
36064 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 40, i32 41, i32 42, i32 43, i32 44, i32 45, i32 46, i3…
361 ret <64 x i8> %t0
368 define <64 x i8> @test_41(<64 x i8> %v0, <64 x i8> %v1) #0 {
36964 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 41, i32 42, i32 43, i32 44, i32 45, i32 46, i32 47, i3…
370 ret <64 x i8> %t0
377 define <64 x i8> @test_42(<64 x i8> %v0, <64 x i8> %v1) #0 {
37864 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 42, i32 43, i32 44, i32 45, i32 46, i32 47, i32 48, i3…
379 ret <64 x i8> %t0
386 define <64 x i8> @test_43(<64 x i8> %v0, <64 x i8> %v1) #0 {
38764 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 43, i32 44, i32 45, i32 46, i32 47, i32 48, i32 49, i3…
388 ret <64 x i8> %t0
395 define <64 x i8> @test_44(<64 x i8> %v0, <64 x i8> %v1) #0 {
39664 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 44, i32 45, i32 46, i32 47, i32 48, i32 49, i32 50, i3…
397 ret <64 x i8> %t0
404 define <64 x i8> @test_45(<64 x i8> %v0, <64 x i8> %v1) #0 {
40564 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 45, i32 46, i32 47, i32 48, i32 49, i32 50, i32 51, i3…
406 ret <64 x i8> %t0
413 define <64 x i8> @test_46(<64 x i8> %v0, <64 x i8> %v1) #0 {
41464 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 46, i32 47, i32 48, i32 49, i32 50, i32 51, i32 52, i3…
415 ret <64 x i8> %t0
422 define <64 x i8> @test_47(<64 x i8> %v0, <64 x i8> %v1) #0 {
42364 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 47, i32 48, i32 49, i32 50, i32 51, i32 52, i32 53, i3…
424 ret <64 x i8> %t0
431 define <64 x i8> @test_48(<64 x i8> %v0, <64 x i8> %v1) #0 {
43264 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 48, i32 49, i32 50, i32 51, i32 52, i32 53, i32 54, i3…
433 ret <64 x i8> %t0
440 define <64 x i8> @test_49(<64 x i8> %v0, <64 x i8> %v1) #0 {
44164 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 49, i32 50, i32 51, i32 52, i32 53, i32 54, i32 55, i3…
442 ret <64 x i8> %t0
449 define <64 x i8> @test_50(<64 x i8> %v0, <64 x i8> %v1) #0 {
45064 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 50, i32 51, i32 52, i32 53, i32 54, i32 55, i32 56, i3…
451 ret <64 x i8> %t0
458 define <64 x i8> @test_51(<64 x i8> %v0, <64 x i8> %v1) #0 {
459 …<64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 51, i32 52, i32 53, i32 54, i32 55, i32 56, i32 57, i…
460 ret <64 x i8> %t0
467 define <64 x i8> @test_52(<64 x i8> %v0, <64 x i8> %v1) #0 {
468 …tor <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 52, i32 53, i32 54, i32 55, i32 56, i32 57, i32 5…
469 ret <64 x i8> %t0
476 define <64 x i8> @test_53(<64 x i8> %v0, <64 x i8> %v1) #0 {
477 …evector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 53, i32 54, i32 55, i32 56, i32 57, i32 58, i…
478 ret <64 x i8> %t0
485 define <64 x i8> @test_54(<64 x i8> %v0, <64 x i8> %v1) #0 {
486 …ufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 54, i32 55, i32 56, i32 57, i32 58, i32 5…
487 ret <64 x i8> %t0
494 define <64 x i8> @test_55(<64 x i8> %v0, <64 x i8> %v1) #0 {
495 …= shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 55, i32 56, i32 57, i32 58, i32 59, i…
496 ret <64 x i8> %t0
503 define <64 x i8> @test_56(<64 x i8> %v0, <64 x i8> %v1) #0 {
504 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 56, i32 57, i32 58, i32 59, i32 6…
505 ret <64 x i8> %t0
511 define <64 x i8> @test_57(<64 x i8> %v0, <64 x i8> %v1) #0 {
512 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 57, i32 58, i32 59, i32 60, i32 6…
513 ret <64 x i8> %t0
519 define <64 x i8> @test_58(<64 x i8> %v0, <64 x i8> %v1) #0 {
520 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 58, i32 59, i32 60, i32 61, i32 6…
521 ret <64 x i8> %t0
527 define <64 x i8> @test_59(<64 x i8> %v0, <64 x i8> %v1) #0 {
528 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 59, i32 60, i32 61, i32 62, i32 6…
529 ret <64 x i8> %t0
535 define <64 x i8> @test_60(<64 x i8> %v0, <64 x i8> %v1) #0 {
536 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 60, i32 61, i32 62, i32 63, i32 6…
537 ret <64 x i8> %t0
543 define <64 x i8> @test_61(<64 x i8> %v0, <64 x i8> %v1) #0 {
544 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 61, i32 62, i32 63, i32 64, i32 6…
545 ret <64 x i8> %t0
551 define <64 x i8> @test_62(<64 x i8> %v0, <64 x i8> %v1) #0 {
552 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 62, i32 63, i32 64, i32 65, i32 6…
553 ret <64 x i8> %t0
559 define <64 x i8> @test_63(<64 x i8> %v0, <64 x i8> %v1) #0 {
560 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 63, i32 64, i32 65, i32 66, i32 6…
561 ret <64 x i8> %t0
567 define <64 x i8> @test_64(<64 x i8> %v0, <64 x i8> %v1) #0 {
568 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 64, i32 65, i32 66, i32 67, i32 6…
569 ret <64 x i8> %t0
575 define <64 x i8> @test_65(<64 x i8> %v0, <64 x i8> %v1) #0 {
576 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 65, i32 66, i32 67, i32 68, i32 6…
577 ret <64 x i8> %t0
583 define <64 x i8> @test_66(<64 x i8> %v0, <64 x i8> %v1) #0 {
584 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 66, i32 67, i32 68, i32 69, i32 7…
585 ret <64 x i8> %t0
591 define <64 x i8> @test_67(<64 x i8> %v0, <64 x i8> %v1) #0 {
592 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 67, i32 68, i32 69, i32 70, i32 7…
593 ret <64 x i8> %t0
599 define <64 x i8> @test_68(<64 x i8> %v0, <64 x i8> %v1) #0 {
600 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 68, i32 69, i32 70, i32 71, i32 7…
601 ret <64 x i8> %t0
607 define <64 x i8> @test_69(<64 x i8> %v0, <64 x i8> %v1) #0 {
608 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 69, i32 70, i32 71, i32 72, i32 7…
609 ret <64 x i8> %t0
615 define <64 x i8> @test_70(<64 x i8> %v0, <64 x i8> %v1) #0 {
616 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 70, i32 71, i32 72, i32 73, i32 7…
617 ret <64 x i8> %t0
623 define <64 x i8> @test_71(<64 x i8> %v0, <64 x i8> %v1) #0 {
624 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 71, i32 72, i32 73, i32 74, i32 7…
625 ret <64 x i8> %t0
632 define <64 x i8> @test_72(<64 x i8> %v0, <64 x i8> %v1) #0 {
633 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 72, i32 73, i32 74, i32 75, i32 7…
634 ret <64 x i8> %t0
641 define <64 x i8> @test_73(<64 x i8> %v0, <64 x i8> %v1) #0 {
642 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 73, i32 74, i32 75, i32 76, i32 7…
643 ret <64 x i8> %t0
650 define <64 x i8> @test_74(<64 x i8> %v0, <64 x i8> %v1) #0 {
651 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 74, i32 75, i32 76, i32 77, i32 7…
652 ret <64 x i8> %t0
659 define <64 x i8> @test_75(<64 x i8> %v0, <64 x i8> %v1) #0 {
660 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 75, i32 76, i32 77, i32 78, i32 7…
661 ret <64 x i8> %t0
668 define <64 x i8> @test_76(<64 x i8> %v0, <64 x i8> %v1) #0 {
669 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 76, i32 77, i32 78, i32 79, i32 8…
670 ret <64 x i8> %t0
677 define <64 x i8> @test_77(<64 x i8> %v0, <64 x i8> %v1) #0 {
678 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 77, i32 78, i32 79, i32 80, i32 8…
679 ret <64 x i8> %t0
686 define <64 x i8> @test_78(<64 x i8> %v0, <64 x i8> %v1) #0 {
687 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 78, i32 79, i32 80, i32 81, i32 8…
688 ret <64 x i8> %t0
695 define <64 x i8> @test_79(<64 x i8> %v0, <64 x i8> %v1) #0 {
696 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 79, i32 80, i32 81, i32 82, i32 8…
697 ret <64 x i8> %t0
704 define <64 x i8> @test_80(<64 x i8> %v0, <64 x i8> %v1) #0 {
705 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 80, i32 81, i32 82, i32 83, i32 8…
706 ret <64 x i8> %t0
713 define <64 x i8> @test_81(<64 x i8> %v0, <64 x i8> %v1) #0 {
714 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 81, i32 82, i32 83, i32 84, i32 8…
715 ret <64 x i8> %t0
722 define <64 x i8> @test_82(<64 x i8> %v0, <64 x i8> %v1) #0 {
723 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 82, i32 83, i32 84, i32 85, i32 8…
724 ret <64 x i8> %t0
731 define <64 x i8> @test_83(<64 x i8> %v0, <64 x i8> %v1) #0 {
732 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 83, i32 84, i32 85, i32 86, i32 8…
733 ret <64 x i8> %t0
740 define <64 x i8> @test_84(<64 x i8> %v0, <64 x i8> %v1) #0 {
741 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 84, i32 85, i32 86, i32 87, i32 8…
742 ret <64 x i8> %t0
749 define <64 x i8> @test_85(<64 x i8> %v0, <64 x i8> %v1) #0 {
750 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 85, i32 86, i32 87, i32 88, i32 8…
751 ret <64 x i8> %t0
758 define <64 x i8> @test_86(<64 x i8> %v0, <64 x i8> %v1) #0 {
759 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 86, i32 87, i32 88, i32 89, i32 9…
760 ret <64 x i8> %t0
767 define <64 x i8> @test_87(<64 x i8> %v0, <64 x i8> %v1) #0 {
768 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 87, i32 88, i32 89, i32 90, i32 9…
769 ret <64 x i8> %t0
776 define <64 x i8> @test_88(<64 x i8> %v0, <64 x i8> %v1) #0 {
777 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 88, i32 89, i32 90, i32 91, i32 9…
778 ret <64 x i8> %t0
785 define <64 x i8> @test_89(<64 x i8> %v0, <64 x i8> %v1) #0 {
786 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 89, i32 90, i32 91, i32 92, i32 9…
787 ret <64 x i8> %t0
794 define <64 x i8> @test_90(<64 x i8> %v0, <64 x i8> %v1) #0 {
795 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 90, i32 91, i32 92, i32 93, i32 9…
796 ret <64 x i8> %t0
803 define <64 x i8> @test_91(<64 x i8> %v0, <64 x i8> %v1) #0 {
804 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 91, i32 92, i32 93, i32 94, i32 9…
805 ret <64 x i8> %t0
812 define <64 x i8> @test_92(<64 x i8> %v0, <64 x i8> %v1) #0 {
813 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 92, i32 93, i32 94, i32 95, i32 9…
814 ret <64 x i8> %t0
821 define <64 x i8> @test_93(<64 x i8> %v0, <64 x i8> %v1) #0 {
822 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 93, i32 94, i32 95, i32 96, i32 9…
823 ret <64 x i8> %t0
830 define <64 x i8> @test_94(<64 x i8> %v0, <64 x i8> %v1) #0 {
831 …%t0 = shufflevector <64 x i8> %v0, <64 x i8> %v1, <64 x i32><i32 94, i32 95, i32 96, i32 97, i32 9…
832 ret <64 x i8> %t0