Lines Matching refs:T0
35 ; M2: mflo $[[T0:[0-9]+]]
36 ; M2: andi $[[T0]], $[[T0]], 1
37 ; M2: negu $2, $[[T0]]
39 ; 32R1-R5: mul $[[T0:[0-9]+]], $4, $5
40 ; 32R1-R5: andi $[[T0]], $[[T0]], 1
41 ; 32R1-R5: negu $2, $[[T0]]
43 ; 32R6: mul $[[T0:[0-9]+]], $4, $5
44 ; 32R6: andi $[[T0]], $[[T0]], 1
45 ; 32R6: negu $2, $[[T0]]
48 ; M4: mflo $[[T0:[0-9]+]]
49 ; M4: andi $[[T0]], $[[T0]], 1
50 ; M4: negu $2, $[[T0]]
52 ; 64R1-R5: mul $[[T0:[0-9]+]], $4, $5
53 ; 64R1-R5: andi $[[T0]], $[[T0]], 1
54 ; 64R1-R5: negu $2, $[[T0]]
56 ; 64R6: mul $[[T0:[0-9]+]], $4, $5
57 ; 64R6: andi $[[T0]], $[[T0]], 1
58 ; 64R6: negu $2, $[[T0]]
60 ; MM32: mul $[[T0:[0-9]+]], $4, $5
61 ; MM32: andi16 $[[T0]], $[[T0]], 1
63 ; MM32: subu16 $2, $[[T1]], $[[T0]]
74 ; M2: mflo $[[T0:[0-9]+]]
75 ; M2: sll $[[T0]], $[[T0]], 24
76 ; M2: sra $2, $[[T0]], 24
78 ; 32R1: mul $[[T0:[0-9]+]], $4, $5
79 ; 32R1: sll $[[T0]], $[[T0]], 24
80 ; 32R1: sra $2, $[[T0]], 24
82 ; 32R2-R5: mul $[[T0:[0-9]+]], $4, $5
83 ; 32R2-R5: seb $2, $[[T0]]
85 ; 32R6: mul $[[T0:[0-9]+]], $4, $5
86 ; 32R6: seb $2, $[[T0]]
89 ; M4: mflo $[[T0:[0-9]+]]
90 ; M4: sll $[[T0]], $[[T0]], 24
91 ; M4: sra $2, $[[T0]], 24
93 ; 64R1: mul $[[T0:[0-9]+]], $4, $5
94 ; 64R1: sll $[[T0]], $[[T0]], 24
95 ; 64R1: sra $2, $[[T0]], 24
97 ; 64R2: mul $[[T0:[0-9]+]], $4, $5
98 ; 64R2: seb $2, $[[T0]]
100 ; 64R6: mul $[[T0:[0-9]+]], $4, $5
101 ; 64R6: seb $2, $[[T0]]
103 ; MM32: mul $[[T0:[0-9]+]], $4, $5
104 ; MM32: seb $2, $[[T0]]
115 ; M2: mflo $[[T0:[0-9]+]]
116 ; M2: sll $[[T0]], $[[T0]], 16
117 ; M2: sra $2, $[[T0]], 16
119 ; 32R1: mul $[[T0:[0-9]+]], $4, $5
120 ; 32R1: sll $[[T0]], $[[T0]], 16
121 ; 32R1: sra $2, $[[T0]], 16
123 ; 32R2-R5: mul $[[T0:[0-9]+]], $4, $5
124 ; 32R2-R5: seh $2, $[[T0]]
126 ; 32R6: mul $[[T0:[0-9]+]], $4, $5
127 ; 32R6: seh $2, $[[T0]]
130 ; M4: mflo $[[T0:[0-9]+]]
131 ; M4: sll $[[T0]], $[[T0]], 16
132 ; M4: sra $2, $[[T0]], 16
134 ; 64R1: mul $[[T0:[0-9]+]], $4, $5
135 ; 64R1: sll $[[T0]], $[[T0]], 16
136 ; 64R1: sra $2, $[[T0]], 16
138 ; 64R2: mul $[[T0:[0-9]+]], $4, $5
139 ; 64R2: seh $2, $[[T0]]
141 ; 64R6: mul $[[T0:[0-9]+]], $4, $5
142 ; 64R6: seh $2, $[[T0]]
144 ; MM32: mul $[[T0:[0-9]+]], $4, $5
145 ; MM32: seh $2, $[[T0]]
178 ; M2: mflo $[[T0:[0-9]+]]
185 ; M2: addu $2, $[[T2]], $[[T0]]
189 ; 32R1-R5: mfhi $[[T0:[0-9]+]]
191 ; 32R1-R5: addu $[[T0]], $[[T0]], $[[T1:[0-9]+]]
193 ; 32R1-R5: addu $2, $[[T0]], $[[T2]]
195 ; 32R6-DAG: mul $[[T0:[0-9]+]], $5, $6
197 ; 32R6: addu $[[T0]], $[[T1]], $[[T0]]
199 ; 32R6: addu $2, $[[T0]], $[[T2]]
210 ; MM32R3: multu $[[T0:[0-9]+]], $7
213 ; MM32R3: mul $[[T0]], $[[T0]], $6
214 ; MM32R3: addu16 $2, $[[T2]], $[[T0]]
218 ; MM32R6: mul $[[T0:[0-9]+]], $5, $6
220 ; MM32R6: addu16 $[[T2:[0-9]+]], $[[T1]], $[[T0]]
236 ; GP64-NOT-R6: mflo $[[T0:[0-9]+]]
243 ; GP64-NOT-R6: daddu $2, $[[T3:[0-9]+]], $[[T0]]
248 ; 64R6-DAG: dmul $[[T0:[0-9]+]], $4, $7
249 ; 64R6: daddu $2, $[[T1]], $[[T0]]