Lines Matching refs:pinsrb

318 ; SSE41-32-NEXT:    pinsrb $1, {{[0-9]+}}(%esp), %xmm0
319 ; SSE41-32-NEXT: pinsrb $2, {{[0-9]+}}(%esp), %xmm0
320 ; SSE41-32-NEXT: pinsrb $3, {{[0-9]+}}(%esp), %xmm0
321 ; SSE41-32-NEXT: pinsrb $4, {{[0-9]+}}(%esp), %xmm0
322 ; SSE41-32-NEXT: pinsrb $5, {{[0-9]+}}(%esp), %xmm0
323 ; SSE41-32-NEXT: pinsrb $6, {{[0-9]+}}(%esp), %xmm0
324 ; SSE41-32-NEXT: pinsrb $7, {{[0-9]+}}(%esp), %xmm0
325 ; SSE41-32-NEXT: pinsrb $8, {{[0-9]+}}(%esp), %xmm0
326 ; SSE41-32-NEXT: pinsrb $9, {{[0-9]+}}(%esp), %xmm0
327 ; SSE41-32-NEXT: pinsrb $10, {{[0-9]+}}(%esp), %xmm0
328 ; SSE41-32-NEXT: pinsrb $11, {{[0-9]+}}(%esp), %xmm0
329 ; SSE41-32-NEXT: pinsrb $12, {{[0-9]+}}(%esp), %xmm0
330 ; SSE41-32-NEXT: pinsrb $13, {{[0-9]+}}(%esp), %xmm0
331 ; SSE41-32-NEXT: pinsrb $14, {{[0-9]+}}(%esp), %xmm0
332 ; SSE41-32-NEXT: pinsrb $15, {{[0-9]+}}(%esp), %xmm0
338 ; SSE41-64-NEXT: pinsrb $1, %esi, %xmm0
339 ; SSE41-64-NEXT: pinsrb $2, %edx, %xmm0
340 ; SSE41-64-NEXT: pinsrb $3, %ecx, %xmm0
341 ; SSE41-64-NEXT: pinsrb $4, %r8d, %xmm0
342 ; SSE41-64-NEXT: pinsrb $5, %r9d, %xmm0
343 ; SSE41-64-NEXT: pinsrb $6, {{[0-9]+}}(%rsp), %xmm0
344 ; SSE41-64-NEXT: pinsrb $7, {{[0-9]+}}(%rsp), %xmm0
345 ; SSE41-64-NEXT: pinsrb $8, {{[0-9]+}}(%rsp), %xmm0
346 ; SSE41-64-NEXT: pinsrb $9, {{[0-9]+}}(%rsp), %xmm0
347 ; SSE41-64-NEXT: pinsrb $10, {{[0-9]+}}(%rsp), %xmm0
348 ; SSE41-64-NEXT: pinsrb $11, {{[0-9]+}}(%rsp), %xmm0
349 ; SSE41-64-NEXT: pinsrb $12, {{[0-9]+}}(%rsp), %xmm0
350 ; SSE41-64-NEXT: pinsrb $13, {{[0-9]+}}(%rsp), %xmm0
351 ; SSE41-64-NEXT: pinsrb $14, {{[0-9]+}}(%rsp), %xmm0
352 ; SSE41-64-NEXT: pinsrb $15, {{[0-9]+}}(%rsp), %xmm0