Lines Matching refs:AVX2
4 …riple=i686-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefix=AVX-32 --check-prefix=AVX2-32
5 …ple=x86_64-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefix=AVX-64 --check-prefix=AVX2-64
70 ; AVX2-64-LABEL: test_buildvector_v4i64:
71 ; AVX2-64: # %bb.0:
72 ; AVX2-64-NEXT: vmovq %rcx, %xmm0
73 ; AVX2-64-NEXT: vmovq %rdx, %xmm1
74 ; AVX2-64-NEXT: vpunpcklqdq {{.*#+}} xmm0 = xmm1[0],xmm0[0]
75 ; AVX2-64-NEXT: vmovq %rsi, %xmm1
76 ; AVX2-64-NEXT: vmovq %rdi, %xmm2
77 ; AVX2-64-NEXT: vpunpcklqdq {{.*#+}} xmm1 = xmm2[0],xmm1[0]
78 ; AVX2-64-NEXT: vinserti128 $1, %xmm0, %ymm1, %ymm0
79 ; AVX2-64-NEXT: retq
106 ; AVX2-64-LABEL: test_buildvector_v8i32:
107 ; AVX2-64: # %bb.0:
108 ; AVX2-64-NEXT: vmovd %edi, %xmm0
109 ; AVX2-64-NEXT: vpinsrd $1, %esi, %xmm0, %xmm0
110 ; AVX2-64-NEXT: vpinsrd $2, %edx, %xmm0, %xmm0
111 ; AVX2-64-NEXT: vpinsrd $3, %ecx, %xmm0, %xmm0
112 ; AVX2-64-NEXT: vmovd %r8d, %xmm1
113 ; AVX2-64-NEXT: vpinsrd $1, %r9d, %xmm1, %xmm1
114 ; AVX2-64-NEXT: vpinsrd $2, {{[0-9]+}}(%rsp), %xmm1, %xmm1
115 ; AVX2-64-NEXT: vpinsrd $3, {{[0-9]+}}(%rsp), %xmm1, %xmm1
116 ; AVX2-64-NEXT: vinserti128 $1, %xmm1, %ymm0, %ymm0
117 ; AVX2-64-NEXT: retq
172 ; AVX2-32-LABEL: test_buildvector_v16i16:
173 ; AVX2-32: # %bb.0:
174 ; AVX2-32-NEXT: vmovd {{.*#+}} xmm0 = mem[0],zero,zero,zero
175 ; AVX2-32-NEXT: vpinsrw $1, {{[0-9]+}}(%esp), %xmm0, %xmm0
176 ; AVX2-32-NEXT: vpinsrw $2, {{[0-9]+}}(%esp), %xmm0, %xmm0
177 ; AVX2-32-NEXT: vpinsrw $3, {{[0-9]+}}(%esp), %xmm0, %xmm0
178 ; AVX2-32-NEXT: vpinsrw $4, {{[0-9]+}}(%esp), %xmm0, %xmm0
179 ; AVX2-32-NEXT: vpinsrw $5, {{[0-9]+}}(%esp), %xmm0, %xmm0
180 ; AVX2-32-NEXT: vpinsrw $6, {{[0-9]+}}(%esp), %xmm0, %xmm0
181 ; AVX2-32-NEXT: vpinsrw $7, {{[0-9]+}}(%esp), %xmm0, %xmm0
182 ; AVX2-32-NEXT: vmovd {{.*#+}} xmm1 = mem[0],zero,zero,zero
183 ; AVX2-32-NEXT: vpinsrw $1, {{[0-9]+}}(%esp), %xmm1, %xmm1
184 ; AVX2-32-NEXT: vpinsrw $2, {{[0-9]+}}(%esp), %xmm1, %xmm1
185 ; AVX2-32-NEXT: vpinsrw $3, {{[0-9]+}}(%esp), %xmm1, %xmm1
186 ; AVX2-32-NEXT: vpinsrw $4, {{[0-9]+}}(%esp), %xmm1, %xmm1
187 ; AVX2-32-NEXT: vpinsrw $5, {{[0-9]+}}(%esp), %xmm1, %xmm1
188 ; AVX2-32-NEXT: vpinsrw $6, {{[0-9]+}}(%esp), %xmm1, %xmm1
189 ; AVX2-32-NEXT: vpinsrw $7, {{[0-9]+}}(%esp), %xmm1, %xmm1
190 ; AVX2-32-NEXT: vinserti128 $1, %xmm1, %ymm0, %ymm0
191 ; AVX2-32-NEXT: retl
193 ; AVX2-64-LABEL: test_buildvector_v16i16:
194 ; AVX2-64: # %bb.0:
195 ; AVX2-64-NEXT: vmovd %edi, %xmm0
196 ; AVX2-64-NEXT: vpinsrw $1, %esi, %xmm0, %xmm0
197 ; AVX2-64-NEXT: vpinsrw $2, %edx, %xmm0, %xmm0
198 ; AVX2-64-NEXT: vpinsrw $3, %ecx, %xmm0, %xmm0
199 ; AVX2-64-NEXT: vpinsrw $4, %r8d, %xmm0, %xmm0
200 ; AVX2-64-NEXT: vpinsrw $5, %r9d, %xmm0, %xmm0
201 ; AVX2-64-NEXT: vpinsrw $6, {{[0-9]+}}(%rsp), %xmm0, %xmm0
202 ; AVX2-64-NEXT: vpinsrw $7, {{[0-9]+}}(%rsp), %xmm0, %xmm0
203 ; AVX2-64-NEXT: vmovd {{.*#+}} xmm1 = mem[0],zero,zero,zero
204 ; AVX2-64-NEXT: vpinsrw $1, {{[0-9]+}}(%rsp), %xmm1, %xmm1
205 ; AVX2-64-NEXT: vpinsrw $2, {{[0-9]+}}(%rsp), %xmm1, %xmm1
206 ; AVX2-64-NEXT: vpinsrw $3, {{[0-9]+}}(%rsp), %xmm1, %xmm1
207 ; AVX2-64-NEXT: vpinsrw $4, {{[0-9]+}}(%rsp), %xmm1, %xmm1
208 ; AVX2-64-NEXT: vpinsrw $5, {{[0-9]+}}(%rsp), %xmm1, %xmm1
209 ; AVX2-64-NEXT: vpinsrw $6, {{[0-9]+}}(%rsp), %xmm1, %xmm1
210 ; AVX2-64-NEXT: vpinsrw $7, {{[0-9]+}}(%rsp), %xmm1, %xmm1
211 ; AVX2-64-NEXT: vinserti128 $1, %xmm1, %ymm0, %ymm0
212 ; AVX2-64-NEXT: retq
307 ; AVX2-32-LABEL: test_buildvector_v32i8:
308 ; AVX2-32: # %bb.0:
309 ; AVX2-32-NEXT: vmovd {{.*#+}} xmm0 = mem[0],zero,zero,zero
310 ; AVX2-32-NEXT: vpinsrb $1, {{[0-9]+}}(%esp), %xmm0, %xmm0
311 ; AVX2-32-NEXT: vpinsrb $2, {{[0-9]+}}(%esp), %xmm0, %xmm0
312 ; AVX2-32-NEXT: vpinsrb $3, {{[0-9]+}}(%esp), %xmm0, %xmm0
313 ; AVX2-32-NEXT: vpinsrb $4, {{[0-9]+}}(%esp), %xmm0, %xmm0
314 ; AVX2-32-NEXT: vpinsrb $5, {{[0-9]+}}(%esp), %xmm0, %xmm0
315 ; AVX2-32-NEXT: vpinsrb $6, {{[0-9]+}}(%esp), %xmm0, %xmm0
316 ; AVX2-32-NEXT: vpinsrb $7, {{[0-9]+}}(%esp), %xmm0, %xmm0
317 ; AVX2-32-NEXT: vpinsrb $8, {{[0-9]+}}(%esp), %xmm0, %xmm0
318 ; AVX2-32-NEXT: vpinsrb $9, {{[0-9]+}}(%esp), %xmm0, %xmm0
319 ; AVX2-32-NEXT: vpinsrb $10, {{[0-9]+}}(%esp), %xmm0, %xmm0
320 ; AVX2-32-NEXT: vpinsrb $11, {{[0-9]+}}(%esp), %xmm0, %xmm0
321 ; AVX2-32-NEXT: vpinsrb $12, {{[0-9]+}}(%esp), %xmm0, %xmm0
322 ; AVX2-32-NEXT: vpinsrb $13, {{[0-9]+}}(%esp), %xmm0, %xmm0
323 ; AVX2-32-NEXT: vpinsrb $14, {{[0-9]+}}(%esp), %xmm0, %xmm0
324 ; AVX2-32-NEXT: vpinsrb $15, {{[0-9]+}}(%esp), %xmm0, %xmm0
325 ; AVX2-32-NEXT: vmovd {{.*#+}} xmm1 = mem[0],zero,zero,zero
326 ; AVX2-32-NEXT: vpinsrb $1, {{[0-9]+}}(%esp), %xmm1, %xmm1
327 ; AVX2-32-NEXT: vpinsrb $2, {{[0-9]+}}(%esp), %xmm1, %xmm1
328 ; AVX2-32-NEXT: vpinsrb $3, {{[0-9]+}}(%esp), %xmm1, %xmm1
329 ; AVX2-32-NEXT: vpinsrb $4, {{[0-9]+}}(%esp), %xmm1, %xmm1
330 ; AVX2-32-NEXT: vpinsrb $5, {{[0-9]+}}(%esp), %xmm1, %xmm1
331 ; AVX2-32-NEXT: vpinsrb $6, {{[0-9]+}}(%esp), %xmm1, %xmm1
332 ; AVX2-32-NEXT: vpinsrb $7, {{[0-9]+}}(%esp), %xmm1, %xmm1
333 ; AVX2-32-NEXT: vpinsrb $8, {{[0-9]+}}(%esp), %xmm1, %xmm1
334 ; AVX2-32-NEXT: vpinsrb $9, {{[0-9]+}}(%esp), %xmm1, %xmm1
335 ; AVX2-32-NEXT: vpinsrb $10, {{[0-9]+}}(%esp), %xmm1, %xmm1
336 ; AVX2-32-NEXT: vpinsrb $11, {{[0-9]+}}(%esp), %xmm1, %xmm1
337 ; AVX2-32-NEXT: vpinsrb $12, {{[0-9]+}}(%esp), %xmm1, %xmm1
338 ; AVX2-32-NEXT: vpinsrb $13, {{[0-9]+}}(%esp), %xmm1, %xmm1
339 ; AVX2-32-NEXT: vpinsrb $14, {{[0-9]+}}(%esp), %xmm1, %xmm1
340 ; AVX2-32-NEXT: vpinsrb $15, {{[0-9]+}}(%esp), %xmm1, %xmm1
341 ; AVX2-32-NEXT: vinserti128 $1, %xmm1, %ymm0, %ymm0
342 ; AVX2-32-NEXT: retl
344 ; AVX2-64-LABEL: test_buildvector_v32i8:
345 ; AVX2-64: # %bb.0:
346 ; AVX2-64-NEXT: vmovd %edi, %xmm0
347 ; AVX2-64-NEXT: vpinsrb $1, %esi, %xmm0, %xmm0
348 ; AVX2-64-NEXT: vpinsrb $2, %edx, %xmm0, %xmm0
349 ; AVX2-64-NEXT: vpinsrb $3, %ecx, %xmm0, %xmm0
350 ; AVX2-64-NEXT: vpinsrb $4, %r8d, %xmm0, %xmm0
351 ; AVX2-64-NEXT: vpinsrb $5, %r9d, %xmm0, %xmm0
352 ; AVX2-64-NEXT: vpinsrb $6, {{[0-9]+}}(%rsp), %xmm0, %xmm0
353 ; AVX2-64-NEXT: vpinsrb $7, {{[0-9]+}}(%rsp), %xmm0, %xmm0
354 ; AVX2-64-NEXT: vpinsrb $8, {{[0-9]+}}(%rsp), %xmm0, %xmm0
355 ; AVX2-64-NEXT: vpinsrb $9, {{[0-9]+}}(%rsp), %xmm0, %xmm0
356 ; AVX2-64-NEXT: vpinsrb $10, {{[0-9]+}}(%rsp), %xmm0, %xmm0
357 ; AVX2-64-NEXT: vpinsrb $11, {{[0-9]+}}(%rsp), %xmm0, %xmm0
358 ; AVX2-64-NEXT: vpinsrb $12, {{[0-9]+}}(%rsp), %xmm0, %xmm0
359 ; AVX2-64-NEXT: vpinsrb $13, {{[0-9]+}}(%rsp), %xmm0, %xmm0
360 ; AVX2-64-NEXT: vpinsrb $14, {{[0-9]+}}(%rsp), %xmm0, %xmm0
361 ; AVX2-64-NEXT: vpinsrb $15, {{[0-9]+}}(%rsp), %xmm0, %xmm0
362 ; AVX2-64-NEXT: vmovd {{.*#+}} xmm1 = mem[0],zero,zero,zero
363 ; AVX2-64-NEXT: vpinsrb $1, {{[0-9]+}}(%rsp), %xmm1, %xmm1
364 ; AVX2-64-NEXT: vpinsrb $2, {{[0-9]+}}(%rsp), %xmm1, %xmm1
365 ; AVX2-64-NEXT: vpinsrb $3, {{[0-9]+}}(%rsp), %xmm1, %xmm1
366 ; AVX2-64-NEXT: vpinsrb $4, {{[0-9]+}}(%rsp), %xmm1, %xmm1
367 ; AVX2-64-NEXT: vpinsrb $5, {{[0-9]+}}(%rsp), %xmm1, %xmm1
368 ; AVX2-64-NEXT: vpinsrb $6, {{[0-9]+}}(%rsp), %xmm1, %xmm1
369 ; AVX2-64-NEXT: vpinsrb $7, {{[0-9]+}}(%rsp), %xmm1, %xmm1
370 ; AVX2-64-NEXT: vpinsrb $8, {{[0-9]+}}(%rsp), %xmm1, %xmm1
371 ; AVX2-64-NEXT: vpinsrb $9, {{[0-9]+}}(%rsp), %xmm1, %xmm1
372 ; AVX2-64-NEXT: vpinsrb $10, {{[0-9]+}}(%rsp), %xmm1, %xmm1
373 ; AVX2-64-NEXT: vpinsrb $11, {{[0-9]+}}(%rsp), %xmm1, %xmm1
374 ; AVX2-64-NEXT: vpinsrb $12, {{[0-9]+}}(%rsp), %xmm1, %xmm1
375 ; AVX2-64-NEXT: vpinsrb $13, {{[0-9]+}}(%rsp), %xmm1, %xmm1
376 ; AVX2-64-NEXT: vpinsrb $14, {{[0-9]+}}(%rsp), %xmm1, %xmm1
377 ; AVX2-64-NEXT: vpinsrb $15, {{[0-9]+}}(%rsp), %xmm1, %xmm1
378 ; AVX2-64-NEXT: vinserti128 $1, %xmm1, %ymm0, %ymm0
379 ; AVX2-64-NEXT: retq
434 ; AVX2-32-LABEL: test_buildvector_v8i32_splat_sext_i8:
435 ; AVX2-32: # %bb.0:
436 ; AVX2-32-NEXT: movsbl {{[0-9]+}}(%esp), %eax
437 ; AVX2-32-NEXT: vmovd %eax, %xmm0
438 ; AVX2-32-NEXT: vpbroadcastd %xmm0, %ymm0
439 ; AVX2-32-NEXT: retl
441 ; AVX2-64-LABEL: test_buildvector_v8i32_splat_sext_i8:
442 ; AVX2-64: # %bb.0:
443 ; AVX2-64-NEXT: movsbl %dil, %eax
444 ; AVX2-64-NEXT: vmovd %eax, %xmm0
445 ; AVX2-64-NEXT: vpbroadcastd %xmm0, %ymm0
446 ; AVX2-64-NEXT: retq
470 ; AVX2-32-LABEL: test_buildvector_v8i32_splat_zext_i8:
471 ; AVX2-32: # %bb.0:
472 ; AVX2-32-NEXT: movzbl {{[0-9]+}}(%esp), %eax
473 ; AVX2-32-NEXT: vmovd %eax, %xmm0
474 ; AVX2-32-NEXT: vpbroadcastd %xmm0, %ymm0
475 ; AVX2-32-NEXT: retl
477 ; AVX2-64-LABEL: test_buildvector_v8i32_splat_zext_i8:
478 ; AVX2-64: # %bb.0:
479 ; AVX2-64-NEXT: movzbl %dil, %eax
480 ; AVX2-64-NEXT: vmovd %eax, %xmm0
481 ; AVX2-64-NEXT: vpbroadcastd %xmm0, %ymm0
482 ; AVX2-64-NEXT: retq