Home
last modified time | relevance | path

Searched +full:0 +full:xeb (Results 1 – 25 of 1045) sorted by relevance

12345678910>>...42

/external/libdrm/tests/amdgpu/
Dframe.h28 0xeb, 0xeb, 0xeb, 0xeb, 0xeb, 0xeb, 0xeb, 0xeb, 0xeb, 0xeb, 0xeb, 0xeb, 0xeb, 0xeb, 0xeb, 0xeb,
29 0xeb, 0xeb, 0xeb, 0xeb, 0xeb, 0xeb, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2,
30 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xd2, 0xaa, 0xaa, 0xaa,
31 0xaa, 0xaa, 0xaa, 0xaa, 0xaa, 0xaa, 0xaa, 0xaa, 0xaa, 0xaa, 0xaa, 0xaa, 0xaa, 0xaa, 0xaa, 0xaa,
32 0xaa, 0xaa, 0xaa, 0xaa, 0x91, 0x91, 0x91, 0x91, 0x91, 0x91, 0x91, 0x91, 0x91, 0x91, 0x91, 0x91,
33 0x91, 0x91, 0x91, 0x91, 0x91, 0x91, 0x91, 0x91, 0x91, 0x91, 0x91, 0x6a, 0x6a, 0x6a, 0x6a, 0x6a,
34 0x6a, 0x6a, 0x6a, 0x6a, 0x6a, 0x6a, 0x6a, 0x6a, 0x6a, 0x6a, 0x6a, 0x6a, 0x6a, 0x6a, 0x6a, 0x6a,
35 0x6a, 0x6a, 0x51, 0x51, 0x51, 0x51, 0x51, 0x51, 0x51, 0x51, 0x51, 0x51, 0x51, 0x51, 0x51, 0x51,
36 0x51, 0x51, 0x51, 0x51, 0x51, 0x51, 0x51, 0x51, 0x51, 0x29, 0x29, 0x29, 0x29, 0x29, 0x29, 0x29,
37 0x29, 0x29, 0x29, 0x29, 0x29, 0x29, 0x29, 0x29, 0x29, 0x29, 0x29, 0x29, 0x29, 0x29, 0x29, 0x29,
[all …]
/external/vixl/test/aarch32/traces/
Dassembler-cond-rd-operand-rn-shift-amount-1to31-cmn-t32.h38 0x1e, 0xeb, 0x78, 0x5f // cmn al r14 r8 ROR 21
41 0x15, 0xeb, 0x3d, 0x1f // cmn al r5 r13 ROR 4
44 0x10, 0xeb, 0x33, 0x1f // cmn al r0 r3 ROR 4
47 0x13, 0xeb, 0xfe, 0x1f // cmn al r3 r14 ROR 7
50 0x12, 0xeb, 0x86, 0x7f // cmn al r2 r6 LSL 30
53 0x1b, 0xeb, 0x84, 0x6f // cmn al r11 r4 LSL 26
56 0x17, 0xeb, 0x80, 0x7f // cmn al r7 r0 LSL 30
59 0x10, 0xeb, 0x79, 0x4f // cmn al r0 r9 ROR 17
62 0x1b, 0xeb, 0xf3, 0x7f // cmn al r11 r3 ROR 31
65 0x18, 0xeb, 0x38, 0x5f // cmn al r8 r8 ROR 20
[all …]
Dassembler-cond-rd-operand-rn-shift-amount-1to31-cmp-t32.h38 0xbe, 0xeb, 0x78, 0x5f // cmp al r14 r8 ROR 21
41 0xb5, 0xeb, 0x3d, 0x1f // cmp al r5 r13 ROR 4
44 0xb0, 0xeb, 0x33, 0x1f // cmp al r0 r3 ROR 4
47 0xb3, 0xeb, 0xfe, 0x1f // cmp al r3 r14 ROR 7
50 0xb2, 0xeb, 0x86, 0x7f // cmp al r2 r6 LSL 30
53 0xbb, 0xeb, 0x84, 0x6f // cmp al r11 r4 LSL 26
56 0xb7, 0xeb, 0x80, 0x7f // cmp al r7 r0 LSL 30
59 0xb0, 0xeb, 0x79, 0x4f // cmp al r0 r9 ROR 17
62 0xbb, 0xeb, 0xf3, 0x7f // cmp al r11 r3 ROR 31
65 0xb8, 0xeb, 0x38, 0x5f // cmp al r8 r8 ROR 20
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to32-subs-t32.h38 0xbd, 0xeb, 0x6a, 0x2b // subs al r11 r13 r10 ASR 9
41 0xb5, 0xeb, 0xa2, 0x07 // subs al r7 r5 r2 ASR 2
44 0xb2, 0xeb, 0x5b, 0x15 // subs al r5 r2 r11 LSR 5
47 0xb6, 0xeb, 0x1a, 0x0e // subs al r14 r6 r10 LSR 32
50 0xb6, 0xeb, 0x53, 0x39 // subs al r9 r6 r3 LSR 13
53 0xb4, 0xeb, 0xd6, 0x7e // subs al r14 r4 r6 LSR 31
56 0xb1, 0xeb, 0x97, 0x32 // subs al r2 r1 r7 LSR 14
59 0xb9, 0xeb, 0x1c, 0x62 // subs al r2 r9 r12 LSR 24
62 0xbc, 0xeb, 0xa4, 0x0a // subs al r10 r12 r4 ASR 2
65 0xba, 0xeb, 0x10, 0x26 // subs al r6 r10 r0 LSR 8
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to32-rsbs-t32.h38 0xdd, 0xeb, 0x6a, 0x2b // rsbs al r11 r13 r10 ASR 9
41 0xd5, 0xeb, 0xa2, 0x07 // rsbs al r7 r5 r2 ASR 2
44 0xd2, 0xeb, 0x5b, 0x15 // rsbs al r5 r2 r11 LSR 5
47 0xd6, 0xeb, 0x1a, 0x0e // rsbs al r14 r6 r10 LSR 32
50 0xd6, 0xeb, 0x53, 0x39 // rsbs al r9 r6 r3 LSR 13
53 0xd4, 0xeb, 0xd6, 0x7e // rsbs al r14 r4 r6 LSR 31
56 0xd1, 0xeb, 0x97, 0x32 // rsbs al r2 r1 r7 LSR 14
59 0xd9, 0xeb, 0x1c, 0x62 // rsbs al r2 r9 r12 LSR 24
62 0xdc, 0xeb, 0xa4, 0x0a // rsbs al r10 r12 r4 ASR 2
65 0xda, 0xeb, 0x10, 0x26 // rsbs al r6 r10 r0 LSR 8
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to32-adc-t32.h38 0x4d, 0xeb, 0x6a, 0x2b // adc al r11 r13 r10 ASR 9
41 0x45, 0xeb, 0xa2, 0x07 // adc al r7 r5 r2 ASR 2
44 0x42, 0xeb, 0x5b, 0x15 // adc al r5 r2 r11 LSR 5
47 0x46, 0xeb, 0x1a, 0x0e // adc al r14 r6 r10 LSR 32
50 0x46, 0xeb, 0x53, 0x39 // adc al r9 r6 r3 LSR 13
53 0x44, 0xeb, 0xd6, 0x7e // adc al r14 r4 r6 LSR 31
56 0x41, 0xeb, 0x97, 0x32 // adc al r2 r1 r7 LSR 14
59 0x49, 0xeb, 0x1c, 0x62 // adc al r2 r9 r12 LSR 24
62 0x4c, 0xeb, 0xa4, 0x0a // adc al r10 r12 r4 ASR 2
65 0x4a, 0xeb, 0x10, 0x26 // adc al r6 r10 r0 LSR 8
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to32-adcs-t32.h38 0x5d, 0xeb, 0x6a, 0x2b // adcs al r11 r13 r10 ASR 9
41 0x55, 0xeb, 0xa2, 0x07 // adcs al r7 r5 r2 ASR 2
44 0x52, 0xeb, 0x5b, 0x15 // adcs al r5 r2 r11 LSR 5
47 0x56, 0xeb, 0x1a, 0x0e // adcs al r14 r6 r10 LSR 32
50 0x56, 0xeb, 0x53, 0x39 // adcs al r9 r6 r3 LSR 13
53 0x54, 0xeb, 0xd6, 0x7e // adcs al r14 r4 r6 LSR 31
56 0x51, 0xeb, 0x97, 0x32 // adcs al r2 r1 r7 LSR 14
59 0x59, 0xeb, 0x1c, 0x62 // adcs al r2 r9 r12 LSR 24
62 0x5c, 0xeb, 0xa4, 0x0a // adcs al r10 r12 r4 ASR 2
65 0x5a, 0xeb, 0x10, 0x26 // adcs al r6 r10 r0 LSR 8
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to32-add-t32.h38 0x0d, 0xeb, 0x6a, 0x2b // add al r11 r13 r10 ASR 9
41 0x05, 0xeb, 0xa2, 0x07 // add al r7 r5 r2 ASR 2
44 0x02, 0xeb, 0x5b, 0x15 // add al r5 r2 r11 LSR 5
47 0x06, 0xeb, 0x1a, 0x0e // add al r14 r6 r10 LSR 32
50 0x06, 0xeb, 0x53, 0x39 // add al r9 r6 r3 LSR 13
53 0x04, 0xeb, 0xd6, 0x7e // add al r14 r4 r6 LSR 31
56 0x01, 0xeb, 0x97, 0x32 // add al r2 r1 r7 LSR 14
59 0x09, 0xeb, 0x1c, 0x62 // add al r2 r9 r12 LSR 24
62 0x0c, 0xeb, 0xa4, 0x0a // add al r10 r12 r4 ASR 2
65 0x0a, 0xeb, 0x10, 0x26 // add al r6 r10 r0 LSR 8
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to32-adds-t32.h38 0x1d, 0xeb, 0x6a, 0x2b // adds al r11 r13 r10 ASR 9
41 0x15, 0xeb, 0xa2, 0x07 // adds al r7 r5 r2 ASR 2
44 0x12, 0xeb, 0x5b, 0x15 // adds al r5 r2 r11 LSR 5
47 0x16, 0xeb, 0x1a, 0x0e // adds al r14 r6 r10 LSR 32
50 0x16, 0xeb, 0x53, 0x39 // adds al r9 r6 r3 LSR 13
53 0x14, 0xeb, 0xd6, 0x7e // adds al r14 r4 r6 LSR 31
56 0x11, 0xeb, 0x97, 0x32 // adds al r2 r1 r7 LSR 14
59 0x19, 0xeb, 0x1c, 0x62 // adds al r2 r9 r12 LSR 24
62 0x1c, 0xeb, 0xa4, 0x0a // adds al r10 r12 r4 ASR 2
65 0x1a, 0xeb, 0x10, 0x26 // adds al r6 r10 r0 LSR 8
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to32-sub-t32.h38 0xad, 0xeb, 0x6a, 0x2b // sub al r11 r13 r10 ASR 9
41 0xa5, 0xeb, 0xa2, 0x07 // sub al r7 r5 r2 ASR 2
44 0xa2, 0xeb, 0x5b, 0x15 // sub al r5 r2 r11 LSR 5
47 0xa6, 0xeb, 0x1a, 0x0e // sub al r14 r6 r10 LSR 32
50 0xa6, 0xeb, 0x53, 0x39 // sub al r9 r6 r3 LSR 13
53 0xa4, 0xeb, 0xd6, 0x7e // sub al r14 r4 r6 LSR 31
56 0xa1, 0xeb, 0x97, 0x32 // sub al r2 r1 r7 LSR 14
59 0xa9, 0xeb, 0x1c, 0x62 // sub al r2 r9 r12 LSR 24
62 0xac, 0xeb, 0xa4, 0x0a // sub al r10 r12 r4 ASR 2
65 0xaa, 0xeb, 0x10, 0x26 // sub al r6 r10 r0 LSR 8
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to32-rsb-t32.h38 0xcd, 0xeb, 0x6a, 0x2b // rsb al r11 r13 r10 ASR 9
41 0xc5, 0xeb, 0xa2, 0x07 // rsb al r7 r5 r2 ASR 2
44 0xc2, 0xeb, 0x5b, 0x15 // rsb al r5 r2 r11 LSR 5
47 0xc6, 0xeb, 0x1a, 0x0e // rsb al r14 r6 r10 LSR 32
50 0xc6, 0xeb, 0x53, 0x39 // rsb al r9 r6 r3 LSR 13
53 0xc4, 0xeb, 0xd6, 0x7e // rsb al r14 r4 r6 LSR 31
56 0xc1, 0xeb, 0x97, 0x32 // rsb al r2 r1 r7 LSR 14
59 0xc9, 0xeb, 0x1c, 0x62 // rsb al r2 r9 r12 LSR 24
62 0xcc, 0xeb, 0xa4, 0x0a // rsb al r10 r12 r4 ASR 2
65 0xca, 0xeb, 0x10, 0x26 // rsb al r6 r10 r0 LSR 8
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to32-sbcs-t32.h38 0x7d, 0xeb, 0x6a, 0x2b // sbcs al r11 r13 r10 ASR 9
41 0x75, 0xeb, 0xa2, 0x07 // sbcs al r7 r5 r2 ASR 2
44 0x72, 0xeb, 0x5b, 0x15 // sbcs al r5 r2 r11 LSR 5
47 0x76, 0xeb, 0x1a, 0x0e // sbcs al r14 r6 r10 LSR 32
50 0x76, 0xeb, 0x53, 0x39 // sbcs al r9 r6 r3 LSR 13
53 0x74, 0xeb, 0xd6, 0x7e // sbcs al r14 r4 r6 LSR 31
56 0x71, 0xeb, 0x97, 0x32 // sbcs al r2 r1 r7 LSR 14
59 0x79, 0xeb, 0x1c, 0x62 // sbcs al r2 r9 r12 LSR 24
62 0x7c, 0xeb, 0xa4, 0x0a // sbcs al r10 r12 r4 ASR 2
65 0x7a, 0xeb, 0x10, 0x26 // sbcs al r6 r10 r0 LSR 8
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to32-sbc-t32.h38 0x6d, 0xeb, 0x6a, 0x2b // sbc al r11 r13 r10 ASR 9
41 0x65, 0xeb, 0xa2, 0x07 // sbc al r7 r5 r2 ASR 2
44 0x62, 0xeb, 0x5b, 0x15 // sbc al r5 r2 r11 LSR 5
47 0x66, 0xeb, 0x1a, 0x0e // sbc al r14 r6 r10 LSR 32
50 0x66, 0xeb, 0x53, 0x39 // sbc al r9 r6 r3 LSR 13
53 0x64, 0xeb, 0xd6, 0x7e // sbc al r14 r4 r6 LSR 31
56 0x61, 0xeb, 0x97, 0x32 // sbc al r2 r1 r7 LSR 14
59 0x69, 0xeb, 0x1c, 0x62 // sbc al r2 r9 r12 LSR 24
62 0x6c, 0xeb, 0xa4, 0x0a // sbc al r10 r12 r4 ASR 2
65 0x6a, 0xeb, 0x10, 0x26 // sbc al r6 r10 r0 LSR 8
[all …]
Dassembler-cond-rd-operand-rn-shift-amount-1to32-cmp-t32.h38 0xb7, 0xeb, 0x57, 0x1f // cmp al r7 r7 LSR 5
41 0xb0, 0xeb, 0xa3, 0x7f // cmp al r0 r3 ASR 30
44 0xba, 0xeb, 0xe5, 0x7f // cmp al r10 r5 ASR 31
47 0xbc, 0xeb, 0x29, 0x4f // cmp al r12 r9 ASR 16
50 0xb5, 0xeb, 0xe3, 0x7f // cmp al r5 r3 ASR 31
53 0xba, 0xeb, 0xa8, 0x2f // cmp al r10 r8 ASR 10
56 0xb6, 0xeb, 0xd7, 0x2f // cmp al r6 r7 LSR 11
59 0xbd, 0xeb, 0xec, 0x7f // cmp al r13 r12 ASR 31
62 0xb4, 0xeb, 0xa0, 0x5f // cmp al r4 r0 ASR 22
65 0xb3, 0xeb, 0xea, 0x5f // cmp al r3 r10 ASR 23
[all …]
Dassembler-cond-rd-operand-rn-shift-amount-1to32-cmn-t32.h38 0x17, 0xeb, 0x57, 0x1f // cmn al r7 r7 LSR 5
41 0x10, 0xeb, 0xa3, 0x7f // cmn al r0 r3 ASR 30
44 0x1a, 0xeb, 0xe5, 0x7f // cmn al r10 r5 ASR 31
47 0x1c, 0xeb, 0x29, 0x4f // cmn al r12 r9 ASR 16
50 0x15, 0xeb, 0xe3, 0x7f // cmn al r5 r3 ASR 31
53 0x1a, 0xeb, 0xa8, 0x2f // cmn al r10 r8 ASR 10
56 0x16, 0xeb, 0xd7, 0x2f // cmn al r6 r7 LSR 11
59 0x1d, 0xeb, 0xec, 0x7f // cmn al r13 r12 ASR 31
62 0x14, 0xeb, 0xa0, 0x5f // cmn al r4 r0 ASR 22
65 0x13, 0xeb, 0xea, 0x5f // cmn al r3 r10 ASR 23
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to31-adds-t32.h38 0x14, 0xeb, 0xc7, 0x1c // adds al r12 r4 r7 LSL 7
41 0x18, 0xeb, 0x7a, 0x57 // adds al r7 r8 r10 ROR 21
44 0x15, 0xeb, 0x33, 0x35 // adds al r5 r5 r3 ROR 12
47 0x1d, 0xeb, 0x8a, 0x5e // adds al r14 r13 r10 LSL 22
50 0x1a, 0xeb, 0xbb, 0x09 // adds al r9 r10 r11 ROR 2
53 0x1b, 0xeb, 0xc5, 0x3e // adds al r14 r11 r5 LSL 15
56 0x12, 0xeb, 0x07, 0x72 // adds al r2 r2 r7 LSL 28
59 0x1b, 0xeb, 0x71, 0x22 // adds al r2 r11 r1 ROR 9
62 0x12, 0xeb, 0x08, 0x1b // adds al r11 r2 r8 LSL 4
65 0x1d, 0xeb, 0x73, 0x06 // adds al r6 r13 r3 ROR 1
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to31-subs-t32.h38 0xb4, 0xeb, 0xc7, 0x1c // subs al r12 r4 r7 LSL 7
41 0xb8, 0xeb, 0x7a, 0x57 // subs al r7 r8 r10 ROR 21
44 0xb5, 0xeb, 0x33, 0x35 // subs al r5 r5 r3 ROR 12
47 0xbd, 0xeb, 0x8a, 0x5e // subs al r14 r13 r10 LSL 22
50 0xba, 0xeb, 0xbb, 0x09 // subs al r9 r10 r11 ROR 2
53 0xbb, 0xeb, 0xc5, 0x3e // subs al r14 r11 r5 LSL 15
56 0xb2, 0xeb, 0x07, 0x72 // subs al r2 r2 r7 LSL 28
59 0xbb, 0xeb, 0x71, 0x22 // subs al r2 r11 r1 ROR 9
62 0xb2, 0xeb, 0x08, 0x1b // subs al r11 r2 r8 LSL 4
65 0xbd, 0xeb, 0x73, 0x06 // subs al r6 r13 r3 ROR 1
[all …]
Dassembler-cond-rd-rn-operand-rm-rsbs-t32.h38 0xd9, 0xeb, 0x0b, 0x0c // rsbs al r12 r9 r11
41 0xd4, 0xeb, 0x0a, 0x03 // rsbs al r3 r4 r10
44 0xd0, 0xeb, 0x0c, 0x02 // rsbs al r2 r0 r12
47 0xd9, 0xeb, 0x0d, 0x09 // rsbs al r9 r9 r13
50 0xd2, 0xeb, 0x04, 0x0b // rsbs al r11 r2 r4
53 0xd3, 0xeb, 0x07, 0x07 // rsbs al r7 r3 r7
56 0xd6, 0xeb, 0x09, 0x0b // rsbs al r11 r6 r9
59 0xd7, 0xeb, 0x0b, 0x08 // rsbs al r8 r7 r11
62 0xdc, 0xeb, 0x0e, 0x0e // rsbs al r14 r12 r14
65 0xd5, 0xeb, 0x08, 0x08 // rsbs al r8 r5 r8
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to31-adcs-t32.h38 0x54, 0xeb, 0xc7, 0x1c // adcs al r12 r4 r7 LSL 7
41 0x58, 0xeb, 0x7a, 0x57 // adcs al r7 r8 r10 ROR 21
44 0x55, 0xeb, 0x33, 0x35 // adcs al r5 r5 r3 ROR 12
47 0x5d, 0xeb, 0x8a, 0x5e // adcs al r14 r13 r10 LSL 22
50 0x5a, 0xeb, 0xbb, 0x09 // adcs al r9 r10 r11 ROR 2
53 0x5b, 0xeb, 0xc5, 0x3e // adcs al r14 r11 r5 LSL 15
56 0x52, 0xeb, 0x07, 0x72 // adcs al r2 r2 r7 LSL 28
59 0x5b, 0xeb, 0x71, 0x22 // adcs al r2 r11 r1 ROR 9
62 0x52, 0xeb, 0x08, 0x1b // adcs al r11 r2 r8 LSL 4
65 0x5d, 0xeb, 0x73, 0x06 // adcs al r6 r13 r3 ROR 1
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to31-sbcs-t32.h38 0x74, 0xeb, 0xc7, 0x1c // sbcs al r12 r4 r7 LSL 7
41 0x78, 0xeb, 0x7a, 0x57 // sbcs al r7 r8 r10 ROR 21
44 0x75, 0xeb, 0x33, 0x35 // sbcs al r5 r5 r3 ROR 12
47 0x7d, 0xeb, 0x8a, 0x5e // sbcs al r14 r13 r10 LSL 22
50 0x7a, 0xeb, 0xbb, 0x09 // sbcs al r9 r10 r11 ROR 2
53 0x7b, 0xeb, 0xc5, 0x3e // sbcs al r14 r11 r5 LSL 15
56 0x72, 0xeb, 0x07, 0x72 // sbcs al r2 r2 r7 LSL 28
59 0x7b, 0xeb, 0x71, 0x22 // sbcs al r2 r11 r1 ROR 9
62 0x72, 0xeb, 0x08, 0x1b // sbcs al r11 r2 r8 LSL 4
65 0x7d, 0xeb, 0x73, 0x06 // sbcs al r6 r13 r3 ROR 1
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to31-adc-t32.h38 0x44, 0xeb, 0xc7, 0x1c // adc al r12 r4 r7 LSL 7
41 0x48, 0xeb, 0x7a, 0x57 // adc al r7 r8 r10 ROR 21
44 0x45, 0xeb, 0x33, 0x35 // adc al r5 r5 r3 ROR 12
47 0x4d, 0xeb, 0x8a, 0x5e // adc al r14 r13 r10 LSL 22
50 0x4a, 0xeb, 0xbb, 0x09 // adc al r9 r10 r11 ROR 2
53 0x4b, 0xeb, 0xc5, 0x3e // adc al r14 r11 r5 LSL 15
56 0x42, 0xeb, 0x07, 0x72 // adc al r2 r2 r7 LSL 28
59 0x4b, 0xeb, 0x71, 0x22 // adc al r2 r11 r1 ROR 9
62 0x42, 0xeb, 0x08, 0x1b // adc al r11 r2 r8 LSL 4
65 0x4d, 0xeb, 0x73, 0x06 // adc al r6 r13 r3 ROR 1
[all …]
Dassembler-cond-rd-rn-operand-rm-sbc-t32.h38 0x69, 0xeb, 0x0b, 0x0c // sbc al r12 r9 r11
41 0x64, 0xeb, 0x0a, 0x03 // sbc al r3 r4 r10
44 0x60, 0xeb, 0x0c, 0x02 // sbc al r2 r0 r12
47 0x69, 0xeb, 0x0d, 0x09 // sbc al r9 r9 r13
50 0x62, 0xeb, 0x04, 0x0b // sbc al r11 r2 r4
53 0x63, 0xeb, 0x07, 0x07 // sbc al r7 r3 r7
56 0x66, 0xeb, 0x09, 0x0b // sbc al r11 r6 r9
59 0x67, 0xeb, 0x0b, 0x08 // sbc al r8 r7 r11
62 0x6c, 0xeb, 0x0e, 0x0e // sbc al r14 r12 r14
65 0x65, 0xeb, 0x08, 0x08 // sbc al r8 r5 r8
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to31-rsbs-t32.h38 0xd4, 0xeb, 0xc7, 0x1c // rsbs al r12 r4 r7 LSL 7
41 0xd8, 0xeb, 0x7a, 0x57 // rsbs al r7 r8 r10 ROR 21
44 0xd5, 0xeb, 0x33, 0x35 // rsbs al r5 r5 r3 ROR 12
47 0xdd, 0xeb, 0x8a, 0x5e // rsbs al r14 r13 r10 LSL 22
50 0xda, 0xeb, 0xbb, 0x09 // rsbs al r9 r10 r11 ROR 2
53 0xdb, 0xeb, 0xc5, 0x3e // rsbs al r14 r11 r5 LSL 15
56 0xd2, 0xeb, 0x07, 0x72 // rsbs al r2 r2 r7 LSL 28
59 0xdb, 0xeb, 0x71, 0x22 // rsbs al r2 r11 r1 ROR 9
62 0xd2, 0xeb, 0x08, 0x1b // rsbs al r11 r2 r8 LSL 4
65 0xdd, 0xeb, 0x73, 0x06 // rsbs al r6 r13 r3 ROR 1
[all …]
Dassembler-cond-rd-rn-operand-rm-shift-amount-1to31-add-t32.h38 0x04, 0xeb, 0xc7, 0x1c // add al r12 r4 r7 LSL 7
41 0x08, 0xeb, 0x7a, 0x57 // add al r7 r8 r10 ROR 21
44 0x05, 0xeb, 0x33, 0x35 // add al r5 r5 r3 ROR 12
47 0x0d, 0xeb, 0x8a, 0x5e // add al r14 r13 r10 LSL 22
50 0x0a, 0xeb, 0xbb, 0x09 // add al r9 r10 r11 ROR 2
53 0x0b, 0xeb, 0xc5, 0x3e // add al r14 r11 r5 LSL 15
56 0x02, 0xeb, 0x07, 0x72 // add al r2 r2 r7 LSL 28
59 0x0b, 0xeb, 0x71, 0x22 // add al r2 r11 r1 ROR 9
62 0x02, 0xeb, 0x08, 0x1b // add al r11 r2 r8 LSL 4
65 0x0d, 0xeb, 0x73, 0x06 // add al r6 r13 r3 ROR 1
[all …]
Dassembler-cond-rd-rn-operand-rm-adc-t32.h38 0x49, 0xeb, 0x0b, 0x0c // adc al r12 r9 r11
41 0x44, 0xeb, 0x0a, 0x03 // adc al r3 r4 r10
44 0x40, 0xeb, 0x0c, 0x02 // adc al r2 r0 r12
47 0x49, 0xeb, 0x0d, 0x09 // adc al r9 r9 r13
50 0x42, 0xeb, 0x04, 0x0b // adc al r11 r2 r4
53 0x43, 0xeb, 0x07, 0x07 // adc al r7 r3 r7
56 0x46, 0xeb, 0x09, 0x0b // adc al r11 r6 r9
59 0x47, 0xeb, 0x0b, 0x08 // adc al r8 r7 r11
62 0x4c, 0xeb, 0x0e, 0x0e // adc al r14 r12 r14
65 0x45, 0xeb, 0x08, 0x08 // adc al r8 r5 r8
[all …]

12345678910>>...42