/external/llvm-project/llvm/test/Transforms/LoopVectorize/PowerPC/ |
D | large-loop-rdx.ll | 32 …%sum.026 = phi double [ %add10.2, %for.cond1.preheader ], [ 0.000000e+00, %for.cond1.preheader.pre… 41 %add10 = fadd fast double %conv, %sum.026 50 %add10.1 = fadd fast double %conv.1, %add10 59 %add10.2 = fadd fast double %conv.2, %add10.1 66 %add10.2.lcssa = phi double [ %add10.2, %for.cond1.preheader ] 67 %phitmp = fptrunc double %add10.2.lcssa to float
|
/external/llvm/test/Transforms/LoopVectorize/PowerPC/ |
D | large-loop-rdx.ll | 32 …%sum.026 = phi double [ %add10.2, %for.cond1.preheader ], [ 0.000000e+00, %for.cond1.preheader.pre… 41 %add10 = fadd fast double %conv, %sum.026 50 %add10.1 = fadd fast double %conv.1, %add10 59 %add10.2 = fadd fast double %conv.2, %add10.1 66 %add10.2.lcssa = phi double [ %add10.2, %for.cond1.preheader ] 67 %phitmp = fptrunc double %add10.2.lcssa to float
|
/external/llvm-project/llvm/test/CodeGen/ARM/ParallelDSP/ |
D | aliasing.ll | 45 %add10 = add i32 %mul, %mac1.026 46 %add11 = add i32 %mul9, %add10 93 %add10 = add i32 %mul, %mac1.026 96 %add11 = add i32 %mul9, %add10 142 %add10 = add i32 %mul, %mac1.026 143 %add11 = add i32 %mul9, %add10 186 %add10 = add i32 %mul, %mac1.026 187 %add11 = add i32 %mul9, %add10 237 %add10 = add i32 %mul, %mac1.026 238 %add11 = add i32 %mul9, %add10 [all …]
|
D | smlald1.ll | 43 %add10 = add i64 %mul, %mac1.026 46 %add11 = add i64 %add10, %mul9 89 %add10 = add i64 %mul, %mac1.026 90 %add11 = add i64 %add10, %mul9
|
D | smlad1.ll | 43 %add10 = add i32 %mul, %mac1.026 46 %add11 = add i32 %add10, %mul9 89 %add10 = add i32 %mul, %mac1.026 90 %add11 = add i32 %add10, %mul9
|
/external/llvm-project/llvm/test/Transforms/Inline/AMDGPU/ |
D | amdgpu-inline-alloca-argument.ll | 19 %add10 = fadd float %add9, 1.0 20 store float %add10, float* %p, align 4 38 %add10 = fadd float %add9, 1.0 39 store float %add10, float addrspace(5)* %p, align 4
|
/external/llvm-project/llvm/test/Transforms/SLPVectorizer/X86/ |
D | vectorize-reorder-reuse.ll | 31 %add10 = add i32 %0, %a6 43 %cmp30 = icmp ult i32 %cond29, %add10 44 %cond34 = select i1 %cmp30, i32 %cond29, i32 %add10 86 %add10 = add i32 %3, %a6 97 %cmp30 = icmp ult i32 %cond29, %add10 98 %cond34 = select i1 %cmp30, i32 %cond29, i32 %add10 140 %add10 = add i32 %2, %a6 151 %cmp30 = icmp ult i32 %cond29, %add10 152 %cond34 = select i1 %cmp30, i32 %cond29, i32 %add10
|
/external/llvm/test/CodeGen/Mips/ |
D | addressing-mode.ll | 17 %i.021 = phi i32 [ 0, %entry ], [ %add10, %for.inc9 ] 34 %add10 = add nsw i32 %i.021, %n 35 %cmp = icmp slt i32 %add10, 64
|
/external/llvm-project/llvm/test/CodeGen/Mips/ |
D | addressing-mode.ll | 17 %i.021 = phi i32 [ 0, %entry ], [ %add10, %for.inc9 ] 34 %add10 = add nsw i32 %i.021, %n 35 %cmp = icmp slt i32 %add10, 64
|
/external/llvm/test/Analysis/DependenceAnalysis/ |
D | Invariant.ll | 15 %i.04 = phi i32 [ 0, %entry ], [ %add10, %for.inc9 ] 34 %add10 = add nsw i32 %i.04, 5 35 %cmp = icmp slt i32 %add10, 40
|
/external/llvm/test/Transforms/BBVectorize/X86/ |
D | loop1.ll | 28 %add10 = fadd double %add9, %0 29 %mul11 = fmul double %mul8, %add10 55 ; CHECK-UNRL: %add10 = fadd <2 x double> %add9, %2 56 ; CHECK-UNRL: %mul11 = fmul <2 x double> %mul8, %add10
|
/external/llvm-project/llvm/test/Transforms/LoopVectorize/ARM/ |
D | gather-cost.ll | 30 %r.057 = phi float [ 0.000000e+00, %for.body.lr.ph ], [ %add10, %for.body ] 50 %add10 = fadd fast float %r.057, %mul9 74 %add10.lcssa = phi float [ %add10, %for.body ] 75 %phitmp = fptoui float %add10.lcssa to i8
|
/external/llvm-project/llvm/test/Transforms/LoopVectorize/X86/ |
D | gather-cost.ll | 28 %r.057 = phi float [ 0.000000e+00, %for.body.lr.ph ], [ %add10, %for.body ] 48 %add10 = fadd fast float %r.057, %mul9 72 %add10.lcssa = phi float [ %add10, %for.body ] 73 %phitmp = fptoui float %add10.lcssa to i8
|
/external/llvm-project/llvm/test/Transforms/LoopVectorize/AArch64/ |
D | gather-cost.ll | 27 %r.057 = phi float [ 0.000000e+00, %for.body.lr.ph ], [ %add10, %for.body ] 47 %add10 = fadd fast float %r.057, %mul9 71 %add10.lcssa = phi float [ %add10, %for.body ] 72 %phitmp = fptoui float %add10.lcssa to i8
|
/external/llvm/test/Transforms/LoopVectorize/AArch64/ |
D | gather-cost.ll | 27 %r.057 = phi float [ 0.000000e+00, %for.body.lr.ph ], [ %add10, %for.body ] 47 %add10 = fadd fast float %r.057, %mul9 71 %add10.lcssa = phi float [ %add10, %for.body ] 72 %phitmp = fptoui float %add10.lcssa to i8
|
/external/llvm/test/Transforms/LoopVectorize/X86/ |
D | gather-cost.ll | 28 %r.057 = phi float [ 0.000000e+00, %for.body.lr.ph ], [ %add10, %for.body ] 48 %add10 = fadd fast float %r.057, %mul9 72 %add10.lcssa = phi float [ %add10, %for.body ] 73 %phitmp = fptoui float %add10.lcssa to i8
|
/external/llvm/test/Transforms/LoopVectorize/ARM/ |
D | gather-cost.ll | 30 %r.057 = phi float [ 0.000000e+00, %for.body.lr.ph ], [ %add10, %for.body ] 50 %add10 = fadd fast float %r.057, %mul9 74 %add10.lcssa = phi float [ %add10, %for.body ] 75 %phitmp = fptoui float %add10.lcssa to i8
|
/external/llvm-project/llvm/test/Analysis/DependenceAnalysis/ |
D | Invariant.ll | 18 %i.04 = phi i32 [ 0, %entry ], [ %add10, %for.inc9 ] 37 %add10 = add nsw i32 %i.04, 5 38 %cmp = icmp slt i32 %add10, 40
|
/external/llvm/test/Transforms/SLPVectorizer/X86/ |
D | long_chains.ll | 26 %add10 = fadd double %mul9, 1.000000e+00 29 %mul13 = fmul double %add10, %add10
|
D | hoist.ll | 32 %i.024 = phi i32 [ 0, %entry ], [ %add10, %for.body ] 52 %add10 = add nsw i32 %i.024, 4 53 %cmp = icmp slt i32 %add10, 10000
|
/external/llvm-project/polly/test/Isl/CodeGen/OpenMP/ |
D | reference_latest.ll | 4 ; After mapping "store double %add10" references the array "MemRef2". 23 %add10 = fadd double undef, undef 31 store double %add10, double* %arrayidx12, align 8
|
/external/llvm-project/llvm/test/Transforms/SLPVectorizer/PowerPC/ |
D | short-to-double.ll | 14 %retval.sroa.4.0.lcssa = phi double [ 0.000000e+00, %entry ], [ %add10, %for.body ] 21 %retval.sroa.4.019 = phi double [ %add10, %for.body ], [ 0.000000e+00, %entry ] 32 %add10 = fadd double %retval.sroa.4.019, %mul8
|
/external/llvm-project/llvm/test/Analysis/CostModel/X86/ |
D | interleaved-load-float.ll | 44 %add10 = or i32 %i.073, 2 45 %arrayidx11 = getelementptr inbounds [120 x float], [120 x float]* @src, i32 0, i32 %add10 48 %arrayidx14 = getelementptr inbounds [120 x float], [120 x float]* @dst, i32 0, i32 %add10 129 %add10 = add nuw nsw i32 %i.028, 2 130 %arrayidx11 = getelementptr inbounds [120 x float], [120 x float]* @src, i32 0, i32 %add10 133 %arrayidx14 = getelementptr inbounds [120 x float], [120 x float]* @dst, i32 0, i32 %add10
|
/external/llvm-project/llvm/test/Transforms/LoadStoreVectorizer/AMDGPU/ |
D | complex-index.ll | 30 %add10 = add i64 %mul9, %add 31 %arrayidx = getelementptr inbounds float, float addrspace(1)* %c, i64 %add10 41 %add23 = or i64 %add10, 1
|
/external/llvm-project/llvm/test/CodeGen/PowerPC/ |
D | VSX-DForm-Scalars.ll | 26 %add10 = fadd double %add9, %l 27 %add11 = fadd double %add10, %m 60 %add10 = fadd float %add9, %l 61 %add11 = fadd float %add10, %m
|