/external/rust/crates/flate2/src/ |
D | crc.rs | 13 amt: u32, field 30 amt: 0, in new() 43 self.amt in amount() 48 self.amt = self.amt.wrapping_add(data.len() as u32); in update() 54 self.amt = 0; in reset() 60 self.amt += additional_crc.amt; in combine() 104 let amt = self.inner.read(into)?; in read() localVariable 105 self.crc.update(&into[..amt]); in read() 106 Ok(amt) in read() 114 fn consume(&mut self, amt: usize) { in consume() [all …]
|
/external/llvm/test/CodeGen/X86/ |
D | vshift-1.ll | 15 define void @shift1b(<2 x i64> %val, <2 x i64>* %dst, i64 %amt) nounwind { 20 %0 = insertelement <2 x i64> undef, i64 %amt, i32 0 21 %1 = insertelement <2 x i64> %0, i64 %amt, i32 1 37 define void @shift2b(<4 x i32> %val, <4 x i32>* %dst, i32 %amt) nounwind { 42 %0 = insertelement <4 x i32> undef, i32 %amt, i32 0 43 %1 = insertelement <4 x i32> %0, i32 %amt, i32 1 44 %2 = insertelement <4 x i32> %1, i32 %amt, i32 2 45 %3 = insertelement <4 x i32> %2, i32 %amt, i32 3 61 define void @shift3b(<8 x i16> %val, <8 x i16>* %dst, i16 %amt) nounwind { 67 %0 = insertelement <8 x i16> undef, i16 %amt, i32 0 [all …]
|
D | vshift-2.ll | 15 define void @shift1b(<2 x i64> %val, <2 x i64>* %dst, i64 %amt) nounwind { 20 %0 = insertelement <2 x i64> undef, i64 %amt, i32 0 21 %1 = insertelement <2 x i64> %0, i64 %amt, i32 1 36 define void @shift2b(<4 x i32> %val, <4 x i32>* %dst, i32 %amt) nounwind { 41 %0 = insertelement <4 x i32> undef, i32 %amt, i32 0 42 %1 = insertelement <4 x i32> %0, i32 %amt, i32 1 43 %2 = insertelement <4 x i32> %1, i32 %amt, i32 2 44 %3 = insertelement <4 x i32> %2, i32 %amt, i32 3 61 define void @shift3b(<8 x i16> %val, <8 x i16>* %dst, i16 %amt) nounwind { 67 %0 = insertelement <8 x i16> undef, i16 %amt, i32 0 [all …]
|
D | vshift-3.ll | 26 define void @shift2b(<4 x i32> %val, <4 x i32>* %dst, i32 %amt) nounwind { 31 %0 = insertelement <4 x i32> undef, i32 %amt, i32 0 32 %1 = insertelement <4 x i32> %0, i32 %amt, i32 1 33 %2 = insertelement <4 x i32> %1, i32 %amt, i32 2 34 %3 = insertelement <4 x i32> %2, i32 %amt, i32 3 49 define void @shift3b(<8 x i16> %val, <8 x i16>* %dst, i16 %amt) nounwind { 55 %0 = insertelement <8 x i16> undef, i16 %amt, i32 0 56 %1 = insertelement <8 x i16> %0, i16 %amt, i32 1 57 %2 = insertelement <8 x i16> %1, i16 %amt, i32 2 58 %3 = insertelement <8 x i16> %2, i16 %amt, i32 3 [all …]
|
D | vshift-4.ll | 32 define void @shift2a(<4 x i32> %val, <4 x i32>* %dst, <2 x i32> %amt) nounwind { 36 %shamt = shufflevector <2 x i32> %amt, <2 x i32> undef, <4 x i32> <i32 1, i32 1, i32 1, i32 1> 42 define void @shift2b(<4 x i32> %val, <4 x i32>* %dst, <2 x i32> %amt) nounwind { 46 %shamt = shufflevector <2 x i32> %amt, <2 x i32> undef, <4 x i32> <i32 1, i32 undef, i32 1, i32 1> 52 define void @shift2c(<4 x i32> %val, <4 x i32>* %dst, <2 x i32> %amt) nounwind { 56 %shamt = shufflevector <2 x i32> %amt, <2 x i32> undef, <4 x i32> <i32 1, i32 1, i32 1, i32 1> 62 define void @shift3a(<8 x i16> %val, <8 x i16>* %dst, <8 x i16> %amt) nounwind { 67 …%shamt = shufflevector <8 x i16> %amt, <8 x i16> undef, <8 x i32> <i32 6, i32 6, i32 6, i32 6, i32… 73 define void @shift3b(<8 x i16> %val, <8 x i16>* %dst, i16 %amt) nounwind { 78 %0 = insertelement <8 x i16> undef, i16 %amt, i32 0 [all …]
|
/external/llvm/test/CodeGen/SystemZ/ |
D | shift-07.ll | 33 define i64 @f4(i64 %a, i64 %amt) { 37 %shift = ashr i64 %a, %amt 42 define i64 @f5(i64 %a, i64 %amt) { 46 %add = add i64 %amt, 10 52 define i64 @f6(i64 %a, i32 %amt) { 56 %add = add i32 %amt, 10 63 define i64 @f7(i64 %a, i32 %amt) { 67 %add = add i32 %amt, 10 75 define i64 @f8(i64 %a, i64 %amt) { 79 %add = add i64 %amt, 524287 [all …]
|
D | shift-05.ll | 33 define i64 @f4(i64 %a, i64 %amt) { 37 %shift = shl i64 %a, %amt 42 define i64 @f5(i64 %a, i64 %amt) { 46 %add = add i64 %amt, 10 52 define i64 @f6(i64 %a, i32 %amt) { 56 %add = add i32 %amt, 10 63 define i64 @f7(i64 %a, i32 %amt) { 67 %add = add i32 %amt, 10 75 define i64 @f8(i64 %a, i64 %amt) { 79 %add = add i64 %amt, 524287 [all …]
|
D | shift-06.ll | 33 define i64 @f4(i64 %a, i64 %amt) { 37 %shift = lshr i64 %a, %amt 42 define i64 @f5(i64 %a, i64 %amt) { 46 %add = add i64 %amt, 10 52 define i64 @f6(i64 %a, i32 %amt) { 56 %add = add i32 %amt, 10 63 define i64 @f7(i64 %a, i32 %amt) { 67 %add = add i32 %amt, 10 75 define i64 @f8(i64 %a, i64 %amt) { 79 %add = add i64 %amt, 524287 [all …]
|
D | shift-09.ll | 6 define i32 @f1(i32 %a, i32 %b, i32 %amt) { 10 %add = add i32 %amt, 15 16 define i32 @f2(i32 %a, i32 %amt) { 20 %add = add i32 %amt, 15 26 define i32 @f3(i32 %a, i32 %b, i32 %amt) { 30 %add = add i32 %amt, 15 36 define i32 @f4(i32 %a, i32 %amt) { 40 %add = add i32 %amt, 15 46 define i32 @f5(i32 %a, i32 %b, i32 %amt) { 50 %add = add i32 %amt, 15 [all …]
|
D | shift-08.ll | 39 define i64 @f4(i64 %a, i64 %amt) { 43 %amtb = sub i64 64, %amt 44 %parta = shl i64 %a, %amt 51 define i64 @f5(i64 %a, i64 %amt) { 55 %add = add i64 %amt, 10 64 define i64 @f6(i64 %a, i32 %amt) { 68 %add = add i32 %amt, 10 79 define i64 @f7(i64 %a, i32 %amt) { 83 %add = add i32 %amt, 10 95 define i64 @f8(i64 %a, i64 %amt) { [all …]
|
D | shift-04.ll | 39 define i32 @f4(i32 %a, i32 %amt) { 43 %amtb = sub i32 32, %amt 44 %parta = shl i32 %a, %amt 51 define i32 @f5(i32 %a, i32 %amt) { 55 %add = add i32 %amt, 10 64 define i32 @f6(i32 %a, i64 %amt) { 68 %add = add i64 %amt, 10 78 define i32 @f7(i32 %a, i64 %amt) { 82 %add = add i64 %amt, 10 94 define i32 @f8(i32 %a, i32 %amt) { [all …]
|
D | shift-01.ll | 33 define i32 @f4(i32 %a, i32 %amt) { 37 %sub = sub i32 %amt, 1 43 define i32 @f5(i32 %a, i32 %amt) { 47 %shift = shl i32 %a, %amt 52 define i32 @f6(i32 %a, i32 %amt) { 56 %add = add i32 %amt, 10 62 define i32 @f7(i32 %a, i64 %amt) { 66 %add = add i64 %amt, 10 74 define i32 @f8(i32 %a, i32 %amt) { 78 %add = add i32 %amt, 4095 [all …]
|
D | shift-03.ll | 33 define i32 @f4(i32 %a, i32 %amt) { 37 %sub = sub i32 %amt, 1 43 define i32 @f5(i32 %a, i32 %amt) { 47 %shift = ashr i32 %a, %amt 52 define i32 @f6(i32 %a, i32 %amt) { 56 %add = add i32 %amt, 10 62 define i32 @f7(i32 %a, i64 %amt) { 66 %add = add i64 %amt, 10 74 define i32 @f8(i32 %a, i32 %amt) { 78 %add = add i32 %amt, 4095 [all …]
|
D | shift-02.ll | 33 define i32 @f4(i32 %a, i32 %amt) { 37 %sub = sub i32 %amt, 1 43 define i32 @f5(i32 %a, i32 %amt) { 47 %shift = lshr i32 %a, %amt 52 define i32 @f6(i32 %a, i32 %amt) { 56 %add = add i32 %amt, 10 62 define i32 @f7(i32 %a, i64 %amt) { 66 %add = add i64 %amt, 10 74 define i32 @f8(i32 %a, i32 %amt) { 78 %add = add i32 %amt, 4095 [all …]
|
/external/llvm-project/llvm/test/CodeGen/SystemZ/ |
D | shift-05.ll | 36 define i64 @f4(i64 %a, i64 %amt) { 41 %shift = shl i64 %a, %amt 46 define i64 @f5(i64 %a, i64 %amt) { 51 %add = add i64 %amt, 10 57 define i64 @f6(i64 %a, i32 %amt) { 62 %add = add i32 %amt, 10 69 define i64 @f7(i64 %a, i32 %amt) { 74 %add = add i32 %amt, 10 82 define i64 @f8(i64 %a, i64 %amt) { 87 %add = add i64 %amt, 524287 [all …]
|
D | shift-06.ll | 36 define i64 @f4(i64 %a, i64 %amt) { 41 %shift = lshr i64 %a, %amt 46 define i64 @f5(i64 %a, i64 %amt) { 51 %add = add i64 %amt, 10 57 define i64 @f6(i64 %a, i32 %amt) { 62 %add = add i32 %amt, 10 69 define i64 @f7(i64 %a, i32 %amt) { 74 %add = add i32 %amt, 10 82 define i64 @f8(i64 %a, i64 %amt) { 87 %add = add i64 %amt, 524287 [all …]
|
D | shift-07.ll | 36 define i64 @f4(i64 %a, i64 %amt) { 41 %shift = ashr i64 %a, %amt 46 define i64 @f5(i64 %a, i64 %amt) { 51 %add = add i64 %amt, 10 57 define i64 @f6(i64 %a, i32 %amt) { 62 %add = add i32 %amt, 10 69 define i64 @f7(i64 %a, i32 %amt) { 74 %add = add i32 %amt, 10 82 define i64 @f8(i64 %a, i64 %amt) { 87 %add = add i64 %amt, 524287 [all …]
|
D | shift-09.ll | 7 define i32 @f1(i32 %a, i32 %b, i32 %amt) { 12 %add = add i32 %amt, 15 18 define i32 @f2(i32 %a, i32 %amt) { 23 %add = add i32 %amt, 15 29 define i32 @f3(i32 %a, i32 %b, i32 %amt) { 34 %add = add i32 %amt, 15 40 define i32 @f4(i32 %a, i32 %amt) { 45 %add = add i32 %amt, 15 51 define i32 @f5(i32 %a, i32 %b, i32 %amt) { 56 %add = add i32 %amt, 15 [all …]
|
D | shift-08.ll | 43 define i64 @f4(i64 %a, i64 %amt) { 48 %amtb = sub i64 64, %amt 49 %parta = shl i64 %a, %amt 56 define i64 @f5(i64 %a, i64 %amt) { 61 %add = add i64 %amt, 10 70 define i64 @f6(i64 %a, i32 %amt) { 75 %add = add i32 %amt, 10 86 define i64 @f7(i64 %a, i32 %amt) { 91 %add = add i32 %amt, 10 103 define i64 @f8(i64 %a, i64 %amt) { [all …]
|
D | shift-04.ll | 43 define i32 @f4(i32 %a, i32 %amt) { 48 %amtb = sub i32 32, %amt 49 %parta = shl i32 %a, %amt 56 define i32 @f5(i32 %a, i32 %amt) { 61 %add = add i32 %amt, 10 70 define i32 @f6(i32 %a, i64 %amt) { 75 %add = add i64 %amt, 10 85 define i32 @f7(i32 %a, i64 %amt) { 90 %add = add i64 %amt, 10 102 define i32 @f8(i32 %a, i32 %amt) { [all …]
|
D | shift-02.ll | 36 define i32 @f4(i32 %a, i32 %amt) { 42 %sub = sub i32 %amt, 1 48 define i32 @f5(i32 %a, i32 %amt) { 53 %shift = lshr i32 %a, %amt 58 define i32 @f6(i32 %a, i32 %amt) { 63 %add = add i32 %amt, 10 69 define i32 @f7(i32 %a, i64 %amt) { 74 %add = add i64 %amt, 10 82 define i32 @f8(i32 %a, i32 %amt) { 87 %add = add i32 %amt, 4095 [all …]
|
D | shift-03.ll | 36 define i32 @f4(i32 %a, i32 %amt) { 42 %sub = sub i32 %amt, 1 48 define i32 @f5(i32 %a, i32 %amt) { 53 %shift = ashr i32 %a, %amt 58 define i32 @f6(i32 %a, i32 %amt) { 63 %add = add i32 %amt, 10 69 define i32 @f7(i32 %a, i64 %amt) { 74 %add = add i64 %amt, 10 82 define i32 @f8(i32 %a, i32 %amt) { 87 %add = add i32 %amt, 4095 [all …]
|
/external/rust/crates/tokio/src/io/ |
D | async_buf_read.rs | 62 fn consume(self: Pin<&mut Self>, amt: usize); in consume() 71 fn consume(mut self: Pin<&mut Self>, amt: usize) { 72 Pin::new(&mut **self).consume(amt) 94 fn consume(self: Pin<&mut Self>, amt: usize) { in consume() 95 self.get_mut().as_mut().consume(amt) in consume() 104 fn consume(mut self: Pin<&mut Self>, amt: usize) { in consume() 105 *self = &self[amt..]; in consume() 114 fn consume(self: Pin<&mut Self>, amt: usize) { in consume() 115 io::BufRead::consume(self.get_mut(), amt) in consume()
|
/external/llvm-project/llvm/test/CodeGen/X86/ |
D | vshift-1.ll | 27 define void @shift1b(<2 x i64> %val, <2 x i64>* %dst, i64 %amt) nounwind { 43 %0 = insertelement <2 x i64> undef, i64 %amt, i32 0 44 %1 = insertelement <2 x i64> %0, i64 %amt, i32 1 70 define void @shift2b(<4 x i32> %val, <4 x i32>* %dst, i32 %amt) nounwind { 86 %0 = insertelement <4 x i32> undef, i32 %amt, i32 0 87 %1 = insertelement <4 x i32> %0, i32 %amt, i32 1 88 %2 = insertelement <4 x i32> %1, i32 %amt, i32 2 89 %3 = insertelement <4 x i32> %2, i32 %amt, i32 3 115 define void @shift3b(<8 x i16> %val, <8 x i16>* %dst, i16 %amt) nounwind { 133 %0 = insertelement <8 x i16> undef, i16 %amt, i32 0 [all …]
|
D | vshift-2.ll | 27 define void @shift1b(<2 x i64> %val, <2 x i64>* %dst, i64 %amt) nounwind { 43 %0 = insertelement <2 x i64> undef, i64 %amt, i32 0 44 %1 = insertelement <2 x i64> %0, i64 %amt, i32 1 69 define void @shift2b(<4 x i32> %val, <4 x i32>* %dst, i32 %amt) nounwind { 85 %0 = insertelement <4 x i32> undef, i32 %amt, i32 0 86 %1 = insertelement <4 x i32> %0, i32 %amt, i32 1 87 %2 = insertelement <4 x i32> %1, i32 %amt, i32 2 88 %3 = insertelement <4 x i32> %2, i32 %amt, i32 3 115 define void @shift3b(<8 x i16> %val, <8 x i16>* %dst, i16 %amt) nounwind { 133 %0 = insertelement <8 x i16> undef, i16 %amt, i32 0 [all …]
|