Home
last modified time | relevance | path

Searched refs:cmps (Results 1 – 25 of 52) sorted by relevance

123

/external/llvm-project/llvm/test/MC/VE/
DCMP.s14 # CHECK-INST: cmps.w.sx %s11, 63, (60)1
16 cmps.w.sx %s11, 63, (60)1
18 # CHECK-INST: cmps.w.zx %s11, -64, %s22
20 cmps.w.zx %s11, -64, %s22
22 # CHECK-INST: cmps.l %s11, -64, (22)0
24 cmps.l %s11, -64, (22)0
/external/llvm-project/llvm/test/CodeGen/VE/Scalar/
Dselect_cc.ll25 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
38 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
51 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
64 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
77 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
90 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
103 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
116 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
132 ; CHECK-NEXT: cmps.l %s0, %s0, (0)1
148 ; CHECK-NEXT: cmps.l %s0, %s0, (0)1
[all …]
Dsetcc.ll24 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
37 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
50 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
63 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
76 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
89 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
102 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
115 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
132 ; CHECK-NEXT: cmps.l %s0, %s0, (0)1
148 ; CHECK-NEXT: cmps.l %s0, %s0, (0)1
Dselectcci64c.ll10 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
26 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
38 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
50 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
62 ; CHECK-NEXT: cmps.l %s1, %s1, %s3
70 ; CHECK-NEXT: cmps.w.sx %s0, %s6, %s3
Dselectccf32c.ll10 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
26 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
38 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
50 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
62 ; CHECK-NEXT: cmps.l %s1, %s1, %s3
70 ; CHECK-NEXT: cmps.w.sx %s0, %s6, %s3
Dselectccf64c.ll10 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
26 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
38 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
50 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
62 ; CHECK-NEXT: cmps.l %s1, %s1, %s3
70 ; CHECK-NEXT: cmps.w.sx %s0, %s6, %s3
Dselectcci32c.ll10 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
26 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
38 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
50 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
62 ; CHECK-NEXT: cmps.l %s1, %s1, %s3
70 ; CHECK-NEXT: cmps.w.sx %s0, %s6, %s3
Dsetcci64.ll6 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
18 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
78 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
90 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
102 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
114 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
Dsetcci32.ll6 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
18 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
78 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
90 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
102 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
114 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
Dsetcci64i.ll7 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
20 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
85 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
98 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
111 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
124 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
Dsetcci32i.ll7 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
20 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
85 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
98 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
111 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
124 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
Dselectcci32.ll6 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
18 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
30 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
42 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
54 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
66 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
Dselectcci64i.ll7 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
20 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
33 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
46 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
59 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
72 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
Dselectcci64.ll6 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
18 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
30 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
42 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
54 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
66 ; CHECK-NEXT: cmps.l %s0, %s0, %s1
Dselectcci32i.ll7 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
20 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
33 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
46 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
59 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
72 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
Dbrind.ll8 ; CHECK-NEXT: cmps.w.sx %s1, %s0, %s1
17 ; CHECK-NEXT: cmps.w.sx %s0, %s0, %s1
Dctlz.ll12 ; CHECK-NEXT: cmps.l %s2, %s1, (0)1
181 ; CHECK-NEXT: cmps.l %s2, %s1, (0)1
/external/llvm-project/llvm/test/MC/Disassembler/X86/
Dprefixes-i386.txt27 0xf3 0xa6 #rep cmps
29 0xf3 0xa7 #repe cmps
35 0xf2 0xa6 #repne cmps
37 0xf2 0xa7 #repne cmps
Dprefixes.txt24 0xf3 0xa6 #rep cmps
26 0xf3 0xa7 #repe cmps
32 0xf2 0xa6 #repne cmps
34 0xf2 0xa7 #repne cmps
/external/llvm-project/llvm/test/Analysis/CostModel/AArch64/
Dcmp.ll5 define i32 @cmps() {
6 ; CHECK-THROUGHPUT-LABEL: 'cmps'
22 ; CHECK-SIZE-LABEL: 'cmps'
/external/llvm-project/llvm/test/Transforms/LoopVectorize/
Dloop-legality-checks.ll18 %cmps = icmp sgt i32 %inc, 16
19 br i1 %cmps, label %for.body, label %for.end
/external/llvm-project/llvm/test/Analysis/CostModel/ARM/
Dcmps.ll11 define i32 @cmps() {
12 ; CHECK-MVE-RECIP-LABEL: 'cmps'
28 ; CHECK-V8M-MAIN-RECIP-LABEL: 'cmps'
44 ; CHECK-V8M-BASE-RECIP-LABEL: 'cmps'
60 ; CHECK-V8R-RECIP-LABEL: 'cmps'
76 ; CHECK-MVE-SIZE-LABEL: 'cmps'
92 ; CHECK-V8M-MAIN-SIZE-LABEL: 'cmps'
108 ; CHECK-V8M-BASE-SIZE-LABEL: 'cmps'
124 ; CHECK-V8R-SIZE-LABEL: 'cmps'
/external/google-breakpad/src/third_party/libdisasm/
DTODO24 * stos, cmps, scas, movs, ins, outs, lods -> OP_PTR
/external/llvm-project/llvm/test/CodeGen/WebAssembly/
Dsimd-arith.ll1285 %cmps = fcmp ule <4 x float> %x, <float 5., float 5., float 5., float 5.>
1286 %a = select <4 x i1> %cmps, <4 x float> %x,
1298 %cmps = fcmp uge <4 x float> %x, <float 5., float 5., float 5., float 5.>
1299 %a = select <4 x i1> %cmps, <4 x float> %x,
1311 %cmps = fcmp ole <4 x float> <float 5., float 5., float 5., float 5.>, %x
1312 %a = select <4 x i1> %cmps,
1324 %cmps = fcmp oge <4 x float> <float 5., float 5., float 5., float 5.>, %x
1325 %a = select <4 x i1> %cmps,
1483 %cmps = fcmp ule <2 x double> %x, <double 5., double 5.>
1484 %a = select <2 x i1> %cmps, <2 x double> %x,
[all …]
/external/llvm-project/llvm/test/CodeGen/AArch64/
Dbr-cond-not-merge.ll61 ; Check that cmps in different blocks are handled correctly by FindMergedConditions.

123