Home
last modified time | relevance | path

Searched refs:v2 (Results 1 – 25 of 5773) sorted by relevance

12345678910>>...231

/external/llvm/test/MC/AMDGPU/
Dds.s9 ds_add_u32 v2, v4 offset:16
17 ds_write_src2_b32 v2 offset0:4 offset1:8
21 ds_write_src2_b64 v2 offset0:4 offset1:8
25 ds_write2_b32 v2, v4, v6 offset0:4
29 ds_write2_b32 v2, v4, v6 offset0:4 offset1:8
33 ds_write2_b32 v2, v4, v6 offset1:8
37 ds_read2_b32 v[8:9], v2 offset0:4
41 ds_read2_b32 v[8:9], v2 offset0:4 offset1:8
45 ds_read2_b32 v[8:9], v2 offset1:8
53 ds_add_u32 v2, v4
[all …]
Dvop1.s14 v_mov_b32_e32 v1, v2
35 v_mov_b32 v1, v2
38 v_readfirstlane_b32 s1, v2
44 v_cvt_f64_i32 v[1:2], v2
47 v_cvt_f32_i32 v1, v2
50 v_cvt_f32_u32 v1, v2
53 v_cvt_u32_f32 v1, v2
56 v_cvt_i32_f32 v1, v2
60 v_mov_fed_b32 v1, v2
63 v_cvt_f16_f32 v1, v2
[all …]
Dvop2.s19 v_add_f32_e32 v1, v2, v3
43 v_mul_i32_i24_e32 v1, v2, v3
47 v_mul_i32_i24_e64 v1, v2, v3
59 v_mul_i32_i24 v1, v2, 3
63 v_mul_i32_i24 v1, v2, -3
83 v_mul_i32_i24 v1, v2, s3
110 v_cndmask_b32 v1, v2, v3, vcc
113 v_cndmask_b32_e32 v1, v2, v3, vcc
117 v_readlane_b32 s1, v2, s3
125 v_add_f32 v1, v2, v3
[all …]
/external/llvm-project/llvm/test/MC/AMDGPU/
Dds.s14 ds_add_u32 v2, v4 offset:16
30 ds_write_src2_b32 v2 offset:2052
34 ds_write_src2_b64 v2 offset:2052
38 ds_write2_b32 v2, v4, v6 offset0:4
42 ds_write2_b32 v2, v4, v6 offset0:4 offset1:8
46 ds_write2_b32 v2, v4, v6 offset1:8
50 ds_read2_b32 v[8:9], v2 offset0:4
54 ds_read2_b32 v[8:9], v2 offset0:4 offset1:8
58 ds_read2_b32 v[8:9], v2 offset1:8
66 ds_add_u32 v2, v4
[all …]
Dvop3-convert.s11 v_mov_b32 [v1], [v2]
25 v_mov_b32 v1, v2
29 v_not_b32 v1, v2
33 v_bfrev_b32 v1, v2
37 v_ffbh_u32 v1, v2
41 v_ffbl_b32 v1, v2
45 v_ffbh_i32_e32 v1, v2
61 v_frexp_exp_i32_f32 v1, v2
65 v_frexp_mant_f32 v1, v2
73 v_movreld_b32 v1, v2
[all …]
Ddl-insts.s9 v_fmac_f32 v5, v1, v2
11 v_fmac_f32 v255, v1, v2
13 v_fmac_f32 v5, v255, v2
15 v_fmac_f32 v5, s1, v2
17 v_fmac_f32 v5, s101, v2
19 v_fmac_f32 v5, flat_scratch_lo, v2
21 v_fmac_f32 v5, flat_scratch_hi, v2
23 v_fmac_f32 v5, vcc_lo, v2
25 v_fmac_f32 v5, vcc_hi, v2
27 v_fmac_f32 v5, m0, v2
[all …]
Ddl-insts-err.s11 v_fmac_f32 v0, v1, v2
13 v_xnor_b32 v0, v1, v2
15 v_dot2_f32_f16 v0, v1, v2, v3
17 v_dot2_i32_i16 v0, v1, v2, v3
19 v_dot2_u32_u16 v0, v1, v2, v3
21 v_dot4_i32_i8 v0, v1, v2, v3
23 v_dot4_u32_u8 v0, v1, v2, v3
25 v_dot8_i32_i4 v0, v1, v2, v3
27 v_dot8_u32_u4 v0, v1, v2, v3
34 v_dot2_f32_f16 v0, v1, v2, v3 op_sel
[all …]
Dvop2.s20 v_add_f32_e32 v1, v2, v3
49 v_mul_i32_i24_e32 v1, v2, v3
54 v_mul_i32_i24_e64 v1, v2, v3
69 v_mul_i32_i24_e64 v1, v2, 3
74 v_mul_i32_i24_e64 v1, v2, -3
98 v_mul_i32_i24_e64 v1, v2, s3
128 v_cndmask_b32 v1, v2, v3, vcc
131 v_cndmask_b32_e32 v1, v2, v3, vcc
135 v_readlane_b32 s1, v2, s3
143 v_writelane_b32 v2, 1, s4
[all …]
Dvop1.s14 v_mov_b32_e32 v1, v2
35 v_mov_b32_e32 v1, v2
38 v_readfirstlane_b32 s1, v2
44 v_cvt_f64_i32_e32 v[1:2], v2
47 v_cvt_f32_i32_e32 v1, v2
50 v_cvt_f32_u32_e32 v1, v2
53 v_cvt_u32_f32_e32 v1, v2
56 v_cvt_i32_f32_e32 v1, v2
59 v_cvt_f16_f32_e32 v1, v2
62 v_cvt_f32_f16_e32 v1, v2
[all …]
Dvopc-vi.s5 v_cmp_class_f16 vcc, v2, v4
9 v_cmpx_class_f16 vcc, v2, v4
13 v_cmp_f_f16 vcc, v2, v4
17 v_cmp_lt_f16 vcc, v2, v4
21 v_cmp_eq_f16 vcc, v2, v4
25 v_cmp_le_f16 vcc, v2, v4
29 v_cmp_gt_f16 vcc, v2, v4
33 v_cmp_lg_f16 vcc, v2, v4
37 v_cmp_ge_f16 vcc, v2, v4
41 v_cmp_o_f16 vcc, v2, v4
[all …]
Dxdl-insts-gfx908.s4 v_dot2c_f32_f16 v5, v1, v2
7 v_dot2c_f32_f16 v255, v1, v2
10 v_dot2c_f32_f16_dpp v5, v1, v2 quad_perm:[0,1,2,3] row_mask:0x0 bank_mask:0x0
13 v_dot2c_f32_f16_dpp v255, v1, v2 quad_perm:[0,1,2,3] row_mask:0x0 bank_mask:0x0
16 v_dot2c_f32_f16_dpp v5, v255, v2 quad_perm:[0,1,2,3] row_mask:0x0 bank_mask:0x0
22 v_dot2c_f32_f16_dpp v5, v1, v2 quad_perm:[3,2,1,0] row_mask:0x0 bank_mask:0x0
25 v_dot2c_f32_f16_dpp v5, v1, v2 row_mirror row_mask:0x0 bank_mask:0x0
28 v_dot2c_f32_f16_dpp v5, v1, v2 row_half_mirror row_mask:0x0 bank_mask:0x0
31 v_dot2c_f32_f16_dpp v5, v1, v2 row_bcast:15 row_mask:0x0 bank_mask:0x0
34 v_dot2c_f32_f16_dpp v5, v1, v2 row_bcast:31 row_mask:0x0 bank_mask:0x0
[all …]
Dliteral16.s3 v_add_f16 v1, 0, v2
6 v_add_f16 v1, 0.0, v2
9 v_add_f16 v1, v2, 0
12 v_add_f16 v1, v2, 0.0
15 v_add_f16 v1, -0.0, v2
18 v_add_f16 v1, 1.0, v2
21 v_add_f16 v1, -1.0, v2
24 v_add_f16 v1, -0.5, v2
27 v_add_f16 v1, 0.5, v2
30 v_add_f16 v1, 2.0, v2
[all …]
Dvop3-gfx9.s10 v_lshl_add_u32 v1, v2, v3, v4
14 v_add_lshl_u32 v1, v2, v3, v4
18 v_add3_u32 v1, v2, v3, v4
22 v_lshl_or_b32 v1, v2, v3, v4
26 v_and_or_b32 v1, v2, v3, v4
30 v_or3_b32 v1, v2, v3, v4
34 v_pack_b32_f16 v1, v2, v3
38 v_pack_b32_f16 v5, v1, v2 op_sel:[1,0,0]
42 v_pack_b32_f16 v5, v1, v2 op_sel:[0,1,0]
46 v_pack_b32_f16 v5, v1, v2 op_sel:[0,0,1]
[all …]
Dliteralv216.s11 v_pk_add_f16 v1, 0, v2
15 v_pk_add_f16 v1, 0.0, v2
19 v_pk_add_f16 v1, v2, 0
23 v_pk_add_f16 v1, v2, 0.0
27 v_pk_add_f16 v1, 1.0, v2
31 v_pk_add_f16 v1, -1.0, v2
35 v_pk_add_f16 v1, -0.5, v2
39 v_pk_add_f16 v1, 0.5, v2
43 v_pk_add_f16 v1, 2.0, v2
47 v_pk_add_f16 v1, -2.0, v2
[all …]
Dgfx10_unsupported.s20 global_atomic_add_f32 v[1:2], v2, off
23 global_atomic_pk_add_f16 v[1:2], v2, off
65 v_add_i16 v255, v1, v2
74 v_add_i32_e64 v1, s[0:1], v2, v3
80 v_add_u16_dpp v255, v1, v2 quad_perm:[0,1,2,3] row_mask:0x0 bank_mask:0x0
83 v_add_u16_e64 v255, v1, v2
92 v_add_u32_dpp v255, v1, v2 quad_perm:[0,1,2,3] row_mask:0x0 bank_mask:0x0
101 v_add_u32_sdwa v1, vcc, v2, v3 dst_sel:DWORD dst_unused:UNUSED_PAD src0_sel:WORD_1 src1_sel:BYTE_2
107 v_addc_co_u32_dpp v255, vcc, v1, v2, vcc quad_perm:[0,1,2,3] row_mask:0x0 bank_mask:0x0
113 v_addc_co_u32_e64 v255, s[12:13], v1, v2, s[6:7]
[all …]
Dgfx9_unsupported.s43 flat_atomic_fmax v0, v[1:2], v2 glc
49 flat_atomic_fmin v0, v[1:2], v2 glc
55 global_atomic_add_f32 v[1:2], v2, off
58 global_atomic_pk_add_f16 v[1:2], v2, off
157 v_add_co_ci_u32_e32 v255, vcc, v1, v2, vcc
160 v_add_co_ci_u32_e64 v255, s12, v1, v2, s6
166 v_add_nc_i16 v255, v1, v2
169 v_add_nc_i32 v255, v1, v2
172 v_add_nc_u16 v255, v1, v2
175 v_add_nc_u32_dpp v5, v1, v2 dpp8:[7,6,5,4,3,2,1,0] fi:1
[all …]
Dgfx9_asm_all.s5 ds_add_u32 v1, v2 offset:65535
8 ds_add_u32 v255, v2 offset:65535
14 ds_add_u32 v1, v2
17 ds_add_u32 v1, v2 offset:0
20 ds_add_u32 v1, v2 offset:4
23 ds_add_u32 v1, v2 offset:65535 gds
26 ds_sub_u32 v1, v2 offset:65535
29 ds_sub_u32 v255, v2 offset:65535
35 ds_sub_u32 v1, v2
38 ds_sub_u32 v1, v2 offset:0
[all …]
Dgfx10_asm_all.s1162 ds_mskor_b32 v0, v1, v2
1174 ds_mskor_b32 v255, v254, v2
1177 ds_mskor_b32 v0, v1, v2 offset:0
1189 ds_mskor_b32 v255, v254, v2 offset:0
1192 ds_mskor_b32 v0, v1, v2 offset:4660
1204 ds_mskor_b32 v255, v254, v2 offset:4660
1207 ds_mskor_b32 v0, v1, v2 offset:65535
1219 ds_mskor_b32 v255, v254, v2 offset:65535
1222 ds_mskor_b32 v0, v1, v2 gds
1234 ds_mskor_b32 v255, v254, v2 gds
[all …]
Dgfx7_unsupported.s79 ds_add_rtn_f32 v0, v1, v2
85 ds_bpermute_b32 v0, v1, v2
88 ds_permute_b32 v0, v1, v2
115 ds_write_b16_d16_hi v1, v2
118 ds_write_b8_d16_hi v1, v2
139 flat_store_byte_d16_hi v[1:2], v2
142 flat_store_short_d16_hi v[1:2], v2
145 global_atomic_add v0, v[1:2], v2, off glc slc
148 global_atomic_add_f32 v[1:2], v2, off
154 global_atomic_and v[1:2], v2, off
[all …]
Dgfx8_asm_all.s4 ds_add_u32 v1, v2 offset:65535
7 ds_add_u32 v255, v2 offset:65535
13 ds_add_u32 v1, v2
16 ds_add_u32 v1, v2 offset:0
19 ds_add_u32 v1, v2 offset:4
22 ds_add_u32 v1, v2 offset:65535 gds
25 ds_sub_u32 v1, v2 offset:65535
28 ds_sub_u32 v255, v2 offset:65535
34 ds_sub_u32 v1, v2
37 ds_sub_u32 v1, v2 offset:0
[all …]
/external/llvm-project/llvm/test/CodeGen/PowerPC/
Df128-vecExtractNconv.ll18 ; CHECK-NEXT: xxspltd v2, v2, 1
19 ; CHECK-NEXT: xscvsdqp v2, v2
20 ; CHECK-NEXT: stxv v2, 0(r3)
24 ; CHECK-BE: xscvsdqp v2, v2
25 ; CHECK-BE-NEXT: stxv v2, 0(r3)
38 ; CHECK-NEXT: xscvsdqp v2, v2
39 ; CHECK-NEXT: stxv v2, 0(r3)
44 ; CHECK-BE-NEXT: xxspltd v2, v2, 1
45 ; CHECK-BE-NEXT: xscvsdqp v2, v2
46 ; CHECK-BE-NEXT: stxv v2, 0(r3)
[all …]
/external/llvm/test/MC/AArch64/
Dneon-3vdiff.s17 saddl v0.8h, v1.8b, v2.8b
18 saddl v0.4s, v1.4h, v2.4h
19 saddl v0.2d, v1.2s, v2.2s
25 saddl2 v0.4s, v1.8h, v2.8h
26 saddl2 v0.8h, v1.16b, v2.16b
27 saddl2 v0.2d, v1.4s, v2.4s
33 uaddl v0.8h, v1.8b, v2.8b
34 uaddl v0.4s, v1.4h, v2.4h
35 uaddl v0.2d, v1.2s, v2.2s
41 uaddl2 v0.8h, v1.16b, v2.16b
[all …]
/external/capstone/suite/MC/AArch64/
Dneon-3vdiff.s.cs2 0x20,0x00,0x22,0x0e = saddl v0.8h, v1.8b, v2.8b
3 0x20,0x00,0x62,0x0e = saddl v0.4s, v1.4h, v2.4h
4 0x20,0x00,0xa2,0x0e = saddl v0.2d, v1.2s, v2.2s
5 0x20,0x00,0x62,0x4e = saddl2 v0.4s, v1.8h, v2.8h
6 0x20,0x00,0x22,0x4e = saddl2 v0.8h, v1.16b, v2.16b
7 0x20,0x00,0xa2,0x4e = saddl2 v0.2d, v1.4s, v2.4s
8 0x20,0x00,0x22,0x2e = uaddl v0.8h, v1.8b, v2.8b
9 0x20,0x00,0x62,0x2e = uaddl v0.4s, v1.4h, v2.4h
10 0x20,0x00,0xa2,0x2e = uaddl v0.2d, v1.2s, v2.2s
11 0x20,0x00,0x22,0x6e = uaddl2 v0.8h, v1.16b, v2.16b
[all …]
/external/llvm-project/llvm/test/MC/AArch64/
Dneon-3vdiff.s17 saddl v0.8h, v1.8b, v2.8b
18 saddl v0.4s, v1.4h, v2.4h
19 saddl v0.2d, v1.2s, v2.2s
25 saddl2 v0.4s, v1.8h, v2.8h
26 saddl2 v0.8h, v1.16b, v2.16b
27 saddl2 v0.2d, v1.4s, v2.4s
33 uaddl v0.8h, v1.8b, v2.8b
34 uaddl v0.4s, v1.4h, v2.4h
35 uaddl v0.2d, v1.2s, v2.2s
41 uaddl2 v0.8h, v1.16b, v2.16b
[all …]
/external/llvm-project/llvm/test/MC/RISCV/rvv/
Dinvalid.s49 vadd.vv v1, v3, v2, v4.t
52 vadd.vv v1, v3, v2, v0
58 vmslt.vi v1, v2, -16
61 vmslt.vi v1, v2, 17
64 viota.m v0, v2, v0.t
66 # CHECK-ERROR-LABEL: viota.m v0, v2, v0.t
68 viota.m v2, v2
70 # CHECK-ERROR-LABEL: viota.m v2, v2
72 vfwcvt.xu.f.v v0, v2, v0.t
74 # CHECK-ERROR-LABEL: vfwcvt.xu.f.v v0, v2, v0.t
[all …]

12345678910>>...231