/external/llvm-project/llvm/test/CodeGen/AMDGPU/ |
D | mul.i16.ll | 11 ; GFX89: v_mul_lo_u16_e32 v0, v0, v1 48 ; VI: v_mul_lo_u16_e32 86 ; VI: v_mul_lo_u16_e32 88 ; VI: v_mul_lo_u16_e32
|
D | imm16.ll | 1380 ; VI-NEXT: v_mul_lo_u16_e32 v2, 0x3800, v2 ; encoding: [0xff,0x04,0x04,0x52,0x00,0x38,0x00,0x00] 1415 ; VI-NEXT: v_mul_lo_u16_e32 v2, 0xb800, v2 ; encoding: [0xff,0x04,0x04,0x52,0x00,0xb8,0xff,0xff] 1450 ; VI-NEXT: v_mul_lo_u16_e32 v2, 0x3c00, v2 ; encoding: [0xff,0x04,0x04,0x52,0x00,0x3c,0x00,0x00] 1485 ; VI-NEXT: v_mul_lo_u16_e32 v2, 0xbc00, v2 ; encoding: [0xff,0x04,0x04,0x52,0x00,0xbc,0xff,0xff] 1592 ; VI-NEXT: v_mul_lo_u16_e32 v2, 0x4400, v2 ; encoding: [0xff,0x04,0x04,0x52,0x00,0x44,0x00,0x00] 1627 ; VI-NEXT: v_mul_lo_u16_e32 v2, 0xc400, v2 ; encoding: [0xff,0x04,0x04,0x52,0x00,0xc4,0xff,0xff] 1662 ; VI-NEXT: v_mul_lo_u16_e32 v2, 0x3118, v2 ; encoding: [0xff,0x04,0x04,0x52,0x18,0x31,0x00,0x00]
|
D | idot8s.ll | 2158 ; GFX9-NEXT: v_mul_lo_u16_e32 v2, v2, v3 2166 ; GFX9-NEXT: v_mul_lo_u16_e32 v4, v4, v11 2191 ; GFX9-NEXT: v_mul_lo_u16_e32 v9, v9, v16 2195 ; GFX9-NEXT: v_mul_lo_u16_e32 v7, v7, v14 2251 ; GFX9-DL-NEXT: v_mul_lo_u16_e32 v2, v2, v3 2259 ; GFX9-DL-NEXT: v_mul_lo_u16_e32 v4, v4, v11 2284 ; GFX9-DL-NEXT: v_mul_lo_u16_e32 v9, v9, v16 2288 ; GFX9-DL-NEXT: v_mul_lo_u16_e32 v7, v7, v14
|
D | idot8u.ll | 2681 ; GFX9-NEXT: v_mul_lo_u16_e32 v2, s5, v2 2683 ; GFX9-NEXT: v_mul_lo_u16_e32 v4, s7, v4 2685 ; GFX9-NEXT: v_mul_lo_u16_e32 v6, s9, v6 2690 ; GFX9-NEXT: v_mul_lo_u16_e32 v8, s11, v8 2752 ; GFX9-DL-NEXT: v_mul_lo_u16_e32 v2, s5, v2 2754 ; GFX9-DL-NEXT: v_mul_lo_u16_e32 v4, s7, v4 2756 ; GFX9-DL-NEXT: v_mul_lo_u16_e32 v6, s9, v6 2761 ; GFX9-DL-NEXT: v_mul_lo_u16_e32 v8, s11, v8
|
D | idot4u.ll | 2054 ; GFX9-NODL-NEXT: v_mul_lo_u16_e32 v1, s2, v1 2061 ; GFX9-NODL-NEXT: v_mul_lo_u16_e32 v3, s4, v3 2089 ; GFX9-DL-NEXT: v_mul_lo_u16_e32 v1, s2, v1 2096 ; GFX9-DL-NEXT: v_mul_lo_u16_e32 v3, s4, v3
|
D | sdwa-peephole.ll | 279 ; GFX9-DAG: v_mul_lo_u16_e32 v{{[0-9]+}}, v{{[0-9]+}}, v{{[0-9]+}}
|
/external/llvm-project/llvm/test/CodeGen/AMDGPU/GlobalISel/ |
D | mul.v2i16.ll | 15 ; GFX8-NEXT: v_mul_lo_u16_e32 v2, v0, v1 34 ; GFX8-NEXT: v_mul_lo_u16_e32 v2, v0, v1 55 ; GFX8-NEXT: v_mul_lo_u16_e32 v2, v0, v1 78 ; GFX8-NEXT: v_mul_lo_u16_e32 v2, v0, v1
|
D | mul.ll | 44 ; GFX8-NEXT: v_mul_lo_u16_e32 v0, v0, v1 50 ; GFX9-NEXT: v_mul_lo_u16_e32 v0, v0, v1 98 ; GFX8-NEXT: v_mul_lo_u16_e32 v0, v0, v1 104 ; GFX9-NEXT: v_mul_lo_u16_e32 v0, v0, v1 152 ; GFX8-NEXT: v_mul_lo_u16_e32 v0, v0, v1 159 ; GFX9-NEXT: v_mul_lo_u16_e32 v0, v0, v1
|
/external/llvm-project/llvm/test/MC/Disassembler/AMDGPU/ |
D | literal16_vi.txt | 50 # VI: v_mul_lo_u16_e32 v2, 0xffcd, v2 ; encoding: [0xff,0x04,0x04,0x52,0xcd,0xff,0xff,0xff]
|
D | vop2_vi.txt | 240 # VI: v_mul_lo_u16_e32 v1, v2, v3 ; encoding: [0x02,0x07,0x02,0x52]
|
D | gfx8_dasm_all.txt | 40947 # CHECK: v_mul_lo_u16_e32 v5, v1, v2 ; encoding: [0x01,0x05,0x0a,0x52] 40950 # CHECK: v_mul_lo_u16_e32 v255, v1, v2 ; encoding: [0x01,0x05,0xfe,0x53] 40953 # CHECK: v_mul_lo_u16_e32 v5, v255, v2 ; encoding: [0xff,0x05,0x0a,0x52] 40956 # CHECK: v_mul_lo_u16_e32 v5, s1, v2 ; encoding: [0x01,0x04,0x0a,0x52] 40959 # CHECK: v_mul_lo_u16_e32 v5, s101, v2 ; encoding: [0x65,0x04,0x0a,0x52] 40962 # CHECK: v_mul_lo_u16_e32 v5, flat_scratch_lo, v2 ; encoding: [0x66,0x04,0x0a,0x52] 40965 # CHECK: v_mul_lo_u16_e32 v5, flat_scratch_hi, v2 ; encoding: [0x67,0x04,0x0a,0x52] 40968 # CHECK: v_mul_lo_u16_e32 v5, vcc_lo, v2 ; encoding: [0x6a,0x04,0x0a,0x52] 40971 # CHECK: v_mul_lo_u16_e32 v5, vcc_hi, v2 ; encoding: [0x6b,0x04,0x0a,0x52] 40974 # CHECK: v_mul_lo_u16_e32 v5, tba_lo, v2 ; encoding: [0x6c,0x04,0x0a,0x52] [all …]
|
D | gfx9_dasm_all.txt | 34230 # CHECK: v_mul_lo_u16_e32 v5, v1, v2 ; encoding: [0x01,0x05,0x0a,0x52] 34233 # CHECK: v_mul_lo_u16_e32 v255, v1, v2 ; encoding: [0x01,0x05,0xfe,0x53] 34236 # CHECK: v_mul_lo_u16_e32 v5, v255, v2 ; encoding: [0xff,0x05,0x0a,0x52] 34239 # CHECK: v_mul_lo_u16_e32 v5, s1, v2 ; encoding: [0x01,0x04,0x0a,0x52] 34242 # CHECK: v_mul_lo_u16_e32 v5, s101, v2 ; encoding: [0x65,0x04,0x0a,0x52] 34245 # CHECK: v_mul_lo_u16_e32 v5, flat_scratch_lo, v2 ; encoding: [0x66,0x04,0x0a,0x52] 34248 # CHECK: v_mul_lo_u16_e32 v5, flat_scratch_hi, v2 ; encoding: [0x67,0x04,0x0a,0x52] 34251 # CHECK: v_mul_lo_u16_e32 v5, vcc_lo, v2 ; encoding: [0x6a,0x04,0x0a,0x52] 34254 # CHECK: v_mul_lo_u16_e32 v5, vcc_hi, v2 ; encoding: [0x6b,0x04,0x0a,0x52] 34257 # CHECK: v_mul_lo_u16_e32 v5, m0, v2 ; encoding: [0x7c,0x04,0x0a,0x52] [all …]
|
/external/llvm-project/llvm/test/MC/AMDGPU/ |
D | vop2.s | 464 v_mul_lo_u16_e32 v1, v2, v3 label
|
/external/llvm/test/MC/Disassembler/AMDGPU/ |
D | vop2_vi.txt | 225 # VI: v_mul_lo_u16_e32 v1, v2, v3 ; encoding: [0x02,0x07,0x02,0x52]
|