Lines Matching refs:rhs

277   vixl32::DRegister rhs = DRegisterFrom(locations->InAt(1));  in VisitVecAdd()  local
283 __ Vadd(I8, dst, lhs, rhs); in VisitVecAdd()
288 __ Vadd(I16, dst, lhs, rhs); in VisitVecAdd()
292 __ Vadd(I32, dst, lhs, rhs); in VisitVecAdd()
307 vixl32::DRegister rhs = DRegisterFrom(locations->InAt(1)); in VisitVecSaturationAdd() local
312 __ Vqadd(DataTypeValue::U8, dst, lhs, rhs); in VisitVecSaturationAdd()
316 __ Vqadd(DataTypeValue::S8, dst, lhs, rhs); in VisitVecSaturationAdd()
320 __ Vqadd(DataTypeValue::U16, dst, lhs, rhs); in VisitVecSaturationAdd()
324 __ Vqadd(DataTypeValue::S16, dst, lhs, rhs); in VisitVecSaturationAdd()
339 vixl32::DRegister rhs = DRegisterFrom(locations->InAt(1)); in VisitVecHalvingAdd() local
345 ? __ Vrhadd(DataTypeValue::U8, dst, lhs, rhs) in VisitVecHalvingAdd()
346 : __ Vhadd(DataTypeValue::U8, dst, lhs, rhs); in VisitVecHalvingAdd()
351 ? __ Vrhadd(DataTypeValue::S8, dst, lhs, rhs) in VisitVecHalvingAdd()
352 : __ Vhadd(DataTypeValue::S8, dst, lhs, rhs); in VisitVecHalvingAdd()
357 ? __ Vrhadd(DataTypeValue::U16, dst, lhs, rhs) in VisitVecHalvingAdd()
358 : __ Vhadd(DataTypeValue::U16, dst, lhs, rhs); in VisitVecHalvingAdd()
363 ? __ Vrhadd(DataTypeValue::S16, dst, lhs, rhs) in VisitVecHalvingAdd()
364 : __ Vhadd(DataTypeValue::S16, dst, lhs, rhs); in VisitVecHalvingAdd()
379 vixl32::DRegister rhs = DRegisterFrom(locations->InAt(1)); in VisitVecSub() local
385 __ Vsub(I8, dst, lhs, rhs); in VisitVecSub()
390 __ Vsub(I16, dst, lhs, rhs); in VisitVecSub()
394 __ Vsub(I32, dst, lhs, rhs); in VisitVecSub()
409 vixl32::DRegister rhs = DRegisterFrom(locations->InAt(1)); in VisitVecSaturationSub() local
414 __ Vqsub(DataTypeValue::U8, dst, lhs, rhs); in VisitVecSaturationSub()
418 __ Vqsub(DataTypeValue::S8, dst, lhs, rhs); in VisitVecSaturationSub()
422 __ Vqsub(DataTypeValue::U16, dst, lhs, rhs); in VisitVecSaturationSub()
426 __ Vqsub(DataTypeValue::S16, dst, lhs, rhs); in VisitVecSaturationSub()
441 vixl32::DRegister rhs = DRegisterFrom(locations->InAt(1)); in VisitVecMul() local
447 __ Vmul(I8, dst, lhs, rhs); in VisitVecMul()
452 __ Vmul(I16, dst, lhs, rhs); in VisitVecMul()
456 __ Vmul(I32, dst, lhs, rhs); in VisitVecMul()
479 vixl32::DRegister rhs = DRegisterFrom(locations->InAt(1)); in VisitVecMin() local
484 __ Vmin(DataTypeValue::U8, dst, lhs, rhs); in VisitVecMin()
488 __ Vmin(DataTypeValue::S8, dst, lhs, rhs); in VisitVecMin()
492 __ Vmin(DataTypeValue::U16, dst, lhs, rhs); in VisitVecMin()
496 __ Vmin(DataTypeValue::S16, dst, lhs, rhs); in VisitVecMin()
500 __ Vmin(DataTypeValue::U32, dst, lhs, rhs); in VisitVecMin()
504 __ Vmin(DataTypeValue::S32, dst, lhs, rhs); in VisitVecMin()
519 vixl32::DRegister rhs = DRegisterFrom(locations->InAt(1)); in VisitVecMax() local
524 __ Vmax(DataTypeValue::U8, dst, lhs, rhs); in VisitVecMax()
528 __ Vmax(DataTypeValue::S8, dst, lhs, rhs); in VisitVecMax()
532 __ Vmax(DataTypeValue::U16, dst, lhs, rhs); in VisitVecMax()
536 __ Vmax(DataTypeValue::S16, dst, lhs, rhs); in VisitVecMax()
540 __ Vmax(DataTypeValue::U32, dst, lhs, rhs); in VisitVecMax()
544 __ Vmax(DataTypeValue::S32, dst, lhs, rhs); in VisitVecMax()
560 vixl32::DRegister rhs = DRegisterFrom(locations->InAt(1)); in VisitVecAnd() local
569 __ Vand(I8, dst, lhs, rhs); in VisitVecAnd()
592 vixl32::DRegister rhs = DRegisterFrom(locations->InAt(1)); in VisitVecOr() local
601 __ Vorr(I8, dst, lhs, rhs); in VisitVecOr()
616 vixl32::DRegister rhs = DRegisterFrom(locations->InAt(1)); in VisitVecXor() local
625 __ Veor(I8, dst, lhs, rhs); in VisitVecXor()