Lines Matching refs:EmitPrefixAndOpcode

993 void X86Mir2Lir::EmitPrefixAndOpcode(const X86EncodingMap* entry,  in EmitPrefixAndOpcode()  function in art::X86Mir2Lir
1099 EmitPrefixAndOpcode(entry, NO_REG, NO_REG, NO_REG); in EmitNullary()
1107 EmitPrefixAndOpcode(entry, NO_REG, NO_REG, raw_reg); in EmitOpRegOpcode()
1120 EmitPrefixAndOpcode(entry, NO_REG, NO_REG, raw_reg); in EmitOpReg()
1144 EmitPrefixAndOpcode(entry, NO_REG, raw_index, raw_base); in EmitOpArray()
1155 EmitPrefixAndOpcode(entry, raw_reg, NO_REG, raw_base); in EmitMemReg()
1173 EmitPrefixAndOpcode(entry, raw_reg, raw_index, raw_base); in EmitRegArray()
1192 EmitPrefixAndOpcode(entry, NO_REG, NO_REG, raw_base); in EmitMemImm()
1203 EmitPrefixAndOpcode(entry, NO_REG, raw_index, raw_base); in EmitArrayImm()
1214 EmitPrefixAndOpcode(entry, raw_reg, NO_REG, NO_REG); in EmitRegThread()
1231 EmitPrefixAndOpcode(entry, raw_reg1, NO_REG, raw_reg2); in EmitRegReg()
1244 EmitPrefixAndOpcode(entry, raw_reg1, NO_REG, raw_reg2); in EmitRegRegImm()
1258 EmitPrefixAndOpcode(entry, raw_reg, NO_REG, raw_base); in EmitRegMemImm()
1289 EmitPrefixAndOpcode(entry, NO_REG, NO_REG, NO_REG); in EmitThreadImm()
1382 EmitPrefixAndOpcode(entry, raw_reg1, NO_REG, raw_reg2); in EmitShiftRegRegCl()
1459 EmitPrefixAndOpcode(entry, raw_reg1, NO_REG, raw_reg2); in EmitRegRegCond()
1485 EmitPrefixAndOpcode(entry, raw_reg1, NO_REG, raw_base); in EmitRegMemCond()
1548 EmitPrefixAndOpcode(entry, NO_REG, NO_REG, raw_base); in EmitCallMem()
1557 EmitPrefixAndOpcode(entry, NO_REG, NO_REG, NO_REG); in EmitCallImmediate()
1569 EmitPrefixAndOpcode(entry, NO_REG, NO_REG, NO_REG); in EmitCallThread()