Lines Matching refs:q11
371 vsub.s32 q11,q6,q12
390 vqrshrn.s32 d19,q11,#shift_stage1_idct @// r7 = (a0 - b0 + rnd) >> 7(shift_stage1_idct)
434 vmull.s16 q11,d10,d0[0]
435 vmlsl.s16 q11,d11,d3[2]
460 vmlsl.s16 q11,d4,d1[0]
461 vmlal.s16 q11,d5,d2[2]
515 vmlal.s16 q11,d10,d0[0]
516 vmlsl.s16 q11,d11,d1[2]
517 vmlsl.s16 q11,d4,d3[0]
518 vmlal.s16 q11,d5,d0[2]
542 vadd.s32 q2,q11,q12
543 vsub.s32 q11,q11,q12
557 vqrshrn.s32 d31,q11,#shift_stage1_idct @// r7 = (a0 - b0 + rnd) >> 7(shift_stage1_idct)
566 @ registers used: {q2,q4,q6,q7}, {q9,q15,q10,q11}
600 vtrn.16 q11,q15
644 vst1.16 {q11},[r1]!
829 vsub.s32 q11,q6,q12
848 vqrshrn.s32 d19,q11,#shift_stage2_idct @// r7 = (a0 - b0 + rnd) >> 7(shift_stage1_idct)
880 vmull.s16 q11,d10,d0[0]
881 vmlsl.s16 q11,d11,d3[2]
908 vmlsl.s16 q11,d4,d1[0]
909 vmlal.s16 q11,d5,d2[2]
949 vmlal.s16 q11,d10,d0[0]
950 vmlsl.s16 q11,d11,d1[2]
951 vmlsl.s16 q11,d4,d3[0]
952 vmlal.s16 q11,d5,d0[2]
979 vadd.s32 q2,q11,q12
980 vsub.s32 q11,q11,q12
994 vqrshrn.s32 d31,q11,#shift_stage2_idct @// r7 = (a0 - b0 + rnd) >> 7(shift_stage1_idct)
1007 @ registers used: {q2,q4,q6,q7}, {q9,q15,q10,q11}
1032 vtrn.16 q11,q15
1076 @ q11: r0 9-16 values
1097 vaddw.u8 q11,q11,d17
1107 vqmovun.s16 d17,q11