Lines Matching refs:q7
259 vmull.s16 q7,d10,d0[0]
260 vmlal.s16 q7,d11,d1[2]
286 vmlal.s16 q7,d4,d3[0]
287 vmlsl.s16 q7,d5,d3[2]
352 vmlsl.s16 q7,d10,d0[0]
353 vmlsl.s16 q7,d11,d0[2]
354 vmlsl.s16 q7,d4,d1[0]
355 vmlsl.s16 q7,d5,d2[2]
373 vadd.s32 q6,q7,q13
374 vsub.s32 q12,q7,q13
376 vadd.s32 q7,q8,q14
391 vqrshrn.s32 d31,q7,#shift_stage1_idct @// r2 = (a2 + b2 + rnd) >> 7(shift_stage1_idct)
566 @ registers used: {q2,q4,q6,q7}, {q9,q15,q10,q11}
601 vtrn.16 q7,q4
646 vst1.16 {q7},[r1]!
724 vmull.s16 q7,d10,d0[0]
725 vmlal.s16 q7,d11,d1[2]
747 vmlal.s16 q7,d4,d3[0]
748 vmlsl.s16 q7,d5,d3[2]
802 vmlsl.s16 q7,d10,d0[0]
803 vmlsl.s16 q7,d11,d0[2]
804 vmlsl.s16 q7,d4,d1[0]
805 vmlsl.s16 q7,d5,d2[2]
831 vadd.s32 q6,q7,q13
832 vsub.s32 q12,q7,q13
834 vadd.s32 q7,q8,q14
849 vqrshrn.s32 d31,q7,#shift_stage2_idct @// r2 = (a2 + b2 + rnd) >> 7(shift_stage1_idct)
858 @q2,q4,q6,q7 is used
1007 @ registers used: {q2,q4,q6,q7}, {q9,q15,q10,q11}
1033 vtrn.16 q7,q4
1078 @ q7 : r2 9-16 values
1101 vaddw.u8 q7,q7,d25
1111 vqmovun.s16 d25,q7