Lines Matching refs:d15
243 vld1.16 d15,[r0],r6
257 vmlal.s16 q12,d15,d1[3]
258 vmlal.s16 q13,d15,d5[1]
259 vmlsl.s16 q14,d15,d7[1]
260 vmlsl.s16 q15,d15,d3[3]
315 vld1.16 d15,[r0],r6
331 vmlal.s16 q12,d15,d3[3]
332 vmlsl.s16 q13,d15,d4[3]
333 vmlsl.s16 q14,d15,d2[3]
334 vmlal.s16 q15,d15,d5[3]
389 vld1.16 d15,[r0],r6
400 vmlal.s16 q12,d15,d5[3]
401 vmlsl.s16 q13,d15,d1[1]
402 vmlal.s16 q14,d15,d3[1]
403 vmlsl.s16 q15,d15,d7[3]
457 vld1.16 d15,[r0],r6
466 vmlal.s16 q12,d15,d7[3]
467 vmlsl.s16 q13,d15,d7[1]
468 vmlal.s16 q14,d15,d6[3]
469 vmlsl.s16 q15,d15,d6[1]
503 vqrshrn.s32 d15,q12,#shift_stage1_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage1_idct)
516 vtrn.32 d14,d15
525 @ d15 =r2 28- 31 values
584 vld1.16 d15,[r0],r6
593 vmlsl.s16 q12,d15,d0[3]
594 vmlsl.s16 q13,d15,d3[1]
595 vmlsl.s16 q14,d15,d6[3]
596 vmlal.s16 q15,d15,d5[3]
657 vld1.16 d15,[r0],r6
669 vmlal.s16 q12,d15,d1[3]
670 vmlsl.s16 q13,d15,d6[3]
671 vmlsl.s16 q14,d15,d0[3]
672 vmlal.s16 q15,d15,d7[3]
732 vld1.16 d15,[r0],r6
741 vmlsl.s16 q12,d15,d3[3]
742 vmlal.s16 q13,d15,d0[1]
743 vmlsl.s16 q14,d15,d5[1]
744 vmlsl.s16 q15,d15,d6[1]
795 vld1.16 d15,[r0],r6
807 vmlal.s16 q12,d15,d5[3]
808 vmlsl.s16 q13,d15,d5[1]
809 vmlal.s16 q14,d15,d4[3]
810 vmlsl.s16 q15,d15,d4[1]
842 vqrshrn.s32 d15,q12,#shift_stage1_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage1_idct)
851 vtrn.32 d14,d15
904 vld1.16 d15,[r0],r6
915 vmlal.s16 q12,d15,d2[1]
916 vmlal.s16 q13,d15,d1[1]
917 vmlal.s16 q14,d15,d4[3]
918 vmlsl.s16 q15,d15,d7[3]
972 vld1.16 d15,[r0],r6
985 vmlal.s16 q12,d15,d0[3]
986 vmlal.s16 q13,d15,d7[1]
987 vmlsl.s16 q14,d15,d1[1]
988 vmlsl.s16 q15,d15,d6[1]
1042 vld1.16 d15,[r0],r6
1052 vmlal.s16 q12,d15,d1[3]
1053 vmlsl.s16 q13,d15,d2[3]
1054 vmlal.s16 q14,d15,d7[1]
1055 vmlal.s16 q15,d15,d4[1]
1108 vld1.16 d15,[r0],r6
1116 vmlal.s16 q12,d15,d3[3]
1117 vmlsl.s16 q13,d15,d3[1]
1118 vmlal.s16 q14,d15,d2[3]
1119 vmlsl.s16 q15,d15,d2[1]
1151 vqrshrn.s32 d15,q12,#shift_stage1_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage1_idct)
1160 vtrn.32 d14,d15
1214 vld1.16 d15,[r0],r6
1227 vmlsl.s16 q12,d15,d4[1]
1228 vmlsl.s16 q13,d15,d0[3]
1229 vmlsl.s16 q14,d15,d2[3]
1230 vmlsl.s16 q15,d15,d6[1]
1286 vld1.16 d15,[r0],r6
1299 vmlal.s16 q12,d15,d2[1]
1300 vmlal.s16 q13,d15,d5[1]
1301 vmlsl.s16 q14,d15,d3[1]
1302 vmlsl.s16 q15,d15,d4[1]
1357 vld1.16 d15,[r0],r6
1370 vmlsl.s16 q12,d15,d0[3]
1371 vmlal.s16 q13,d15,d4[3]
1372 vmlal.s16 q14,d15,d6[3]
1373 vmlsl.s16 q15,d15,d2[1]
1426 vld1.16 d15,[r0],r6
1437 vmlal.s16 q12,d15,d1[3]
1438 vmlsl.s16 q13,d15,d1[1]
1439 vmlal.s16 q14,d15,d0[3]
1440 vmlsl.s16 q15,d15,d0[1]
1472 vqrshrn.s32 d15,q12,#shift_stage1_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage1_idct)
1481 vtrn.32 d14,d15
1564 vld1.16 {d14,d15},[r1],r10
1577 vmlal.s16 q12,d15,d1[3]
1578 vmlal.s16 q13,d15,d5[1]
1579 vmlsl.s16 q14,d15,d7[1]
1580 vmlsl.s16 q15,d15,d3[3]
1629 vld1.16 {d14,d15},[r1],r10
1641 vmlal.s16 q12,d15,d3[3]
1642 vmlsl.s16 q13,d15,d4[3]
1643 vmlsl.s16 q14,d15,d2[3]
1644 vmlal.s16 q15,d15,d5[3]
1692 vld1.16 {d14,d15},[r1],r10
1704 vmlal.s16 q12,d15,d5[3]
1705 vmlsl.s16 q13,d15,d1[1]
1706 vmlal.s16 q14,d15,d3[1]
1707 vmlsl.s16 q15,d15,d7[3]
1754 vld1.16 {d14,d15},[r1],r10
1762 vmlal.s16 q12,d15,d7[3]
1763 vmlsl.s16 q13,d15,d7[1]
1764 vmlal.s16 q14,d15,d6[3]
1765 vmlsl.s16 q15,d15,d6[1]
1797 vqrshrn.s32 d15,q12,#shift_stage2_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage2_idct)
1807 vtrn.32 d14,d15
1859 vld1.16 {d14,d15},[r1],r10
1868 vmlsl.s16 q12,d15,d0[3]
1869 vmlsl.s16 q13,d15,d3[1]
1870 vmlsl.s16 q14,d15,d6[3]
1871 vmlal.s16 q15,d15,d5[3]
1925 vld1.16 {d14,d15},[r1],r10
1938 vmlal.s16 q12,d15,d1[3]
1939 vmlsl.s16 q13,d15,d6[3]
1940 vmlsl.s16 q14,d15,d0[3]
1941 vmlal.s16 q15,d15,d7[3]
1990 vld1.16 {d14,d15},[r1],r10
2001 vmlsl.s16 q12,d15,d3[3]
2002 vmlal.s16 q13,d15,d0[1]
2003 vmlsl.s16 q14,d15,d5[1]
2004 vmlsl.s16 q15,d15,d6[1]
2050 vld1.16 {d14,d15},[r1],r10
2060 vmlal.s16 q12,d15,d5[3]
2061 vmlsl.s16 q13,d15,d5[1]
2062 vmlal.s16 q14,d15,d4[3]
2063 vmlsl.s16 q15,d15,d4[1]
2095 vqrshrn.s32 d15,q12,#shift_stage2_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage2_idct)
2104 vtrn.32 d14,d15
2154 vld1.16 {d14,d15},[r1],r10
2162 vmlal.s16 q12,d15,d2[1]
2163 vmlal.s16 q13,d15,d1[1]
2164 vmlal.s16 q14,d15,d4[3]
2165 vmlsl.s16 q15,d15,d7[3]
2216 vld1.16 {d14,d15},[r1],r10
2228 vmlal.s16 q12,d15,d0[3]
2229 vmlal.s16 q13,d15,d7[1]
2230 vmlsl.s16 q14,d15,d1[1]
2231 vmlsl.s16 q15,d15,d6[1]
2279 vld1.16 {d14,d15},[r1],r10
2290 vmlal.s16 q12,d15,d1[3]
2291 vmlsl.s16 q13,d15,d2[3]
2292 vmlal.s16 q14,d15,d7[1]
2293 vmlal.s16 q15,d15,d4[1]
2338 vld1.16 {d14,d15},[r1],r10
2348 vmlal.s16 q12,d15,d3[3]
2349 vmlsl.s16 q13,d15,d3[1]
2350 vmlal.s16 q14,d15,d2[3]
2351 vmlsl.s16 q15,d15,d2[1]
2383 vqrshrn.s32 d15,q12,#shift_stage2_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage2_idct)
2392 vtrn.32 d14,d15
2443 vld1.16 {d14,d15},[r1],r10
2456 vmlsl.s16 q12,d15,d4[1]
2457 vmlsl.s16 q13,d15,d0[3]
2458 vmlsl.s16 q14,d15,d2[3]
2459 vmlsl.s16 q15,d15,d6[1]
2511 vld1.16 {d14,d15},[r1],r10
2524 vmlal.s16 q12,d15,d2[1]
2525 vmlal.s16 q13,d15,d5[1]
2526 vmlsl.s16 q14,d15,d3[1]
2527 vmlsl.s16 q15,d15,d4[1]
2575 vld1.16 {d14,d15},[r1],r10
2586 vmlsl.s16 q12,d15,d0[3]
2587 vmlal.s16 q13,d15,d4[3]
2588 vmlal.s16 q14,d15,d6[3]
2589 vmlsl.s16 q15,d15,d2[1]
2637 vld1.16 {d14,d15},[r1],r10
2647 vmlal.s16 q12,d15,d1[3]
2648 vmlsl.s16 q13,d15,d1[1]
2649 vmlal.s16 q14,d15,d0[3]
2650 vmlsl.s16 q15,d15,d0[1]
2682 vqrshrn.s32 d15,q12,#shift_stage2_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage2_idct)
2693 vtrn.32 d14,d15
2711 vld1.16 {d14,d15},[r0]!
2735 @ d15=r3 1- 4 values
2754 vswp d15,d18
2779 vqmovun.s16 d15,q12
2786 vst1.8 {d14,d15},[r3],r7
2794 vld1.16 {d14,d15},[r0]!
2819 vswp d15,d18
2844 vqmovun.s16 d15,q12
2851 vst1.8 {d14,d15},[r3],r7