Lines Matching refs:R0

23 ; MIPS32-ANY:    lw      $[[R0:[0-9]+]], %got(x)
24 ; MIPS64-ANY: ld $[[R0:[0-9]+]], %got_disp(x)(
27 ; ALL: ll $[[R1:[0-9]+]], 0($[[R0]])
29 ; ALL: sc $[[R2]], 0($[[R0]])
41 ; MIPS32-ANY: lw $[[R0:[0-9]+]], %got(x)
42 ; MIPS64-ANY: ld $[[R0:[0-9]+]], %got_disp(x)(
45 ; ALL: ll $[[R1:[0-9]+]], 0($[[R0]])
48 ; ALL: sc $[[R2]], 0($[[R0]])
63 ; MIPS32-ANY: lw $[[R0:[0-9]+]], %got(x)
64 ; MIPS64-ANY: ld $[[R0:[0-9]+]], %got_disp(x)
67 ; ALL: ll ${{[0-9]+}}, 0($[[R0]])
68 ; ALL: sc $[[R2:[0-9]+]], 0($[[R0]])
84 ; MIPS32-ANY: lw $[[R0:[0-9]+]], %got(x)
85 ; MIPS64-ANY: ld $[[R0:[0-9]+]], %got_disp(x)(
88 ; ALL: ll $2, 0($[[R0]])
90 ; ALL: sc $[[R2:[0-9]+]], 0($[[R0]])
107 ; MIPS32-ANY: lw $[[R0:[0-9]+]], %got(y)
108 ; MIPS64-ANY: ld $[[R0:[0-9]+]], %got_disp(y)(
111 ; ALL: and $[[R2:[0-9]+]], $[[R0]], $[[R1]]
112 ; ALL: andi $[[R3:[0-9]+]], $[[R0]], 3
147 ; MIPS32-ANY: lw $[[R0:[0-9]+]], %got(y)
148 ; MIPS64-ANY: ld $[[R0:[0-9]+]], %got_disp(y)(
151 ; ALL: and $[[R2:[0-9]+]], $[[R0]], $[[R1]]
152 ; ALL: andi $[[R3:[0-9]+]], $[[R0]], 3
187 ; MIPS32-ANY: lw $[[R0:[0-9]+]], %got(y)
188 ; MIPS64-ANY: ld $[[R0:[0-9]+]], %got_disp(y)(
191 ; ALL: and $[[R2:[0-9]+]], $[[R0]], $[[R1]]
192 ; ALL: andi $[[R3:[0-9]+]], $[[R0]], 3
228 ; MIPS32-ANY: lw $[[R0:[0-9]+]], %got(y)
229 ; MIPS64-ANY: ld $[[R0:[0-9]+]], %got_disp(y)(
232 ; ALL: and $[[R2:[0-9]+]], $[[R0]], $[[R1]]
233 ; ALL: andi $[[R3:[0-9]+]], $[[R0]], 3
269 ; MIPS32-ANY: lw $[[R0:[0-9]+]], %got(y)
270 ; MIPS64-ANY: ld $[[R0:[0-9]+]], %got_disp(y)(
273 ; ALL: and $[[R2:[0-9]+]], $[[R0]], $[[R1]]
274 ; ALL: andi $[[R3:[0-9]+]], $[[R0]], 3
360 ; MIPS32-ANY: lw $[[R0:[0-9]+]], %got(z)
361 ; MIPS64-ANY: ld $[[R0:[0-9]+]], %got_disp(z)(
364 ; ALL: and $[[R2:[0-9]+]], $[[R0]], $[[R1]]
365 ; ALL: andi $[[R3:[0-9]+]], $[[R0]], 3
437 ; MIPS32-ANY: lw $[[R0:[0-9]+]], %got(x)
438 ; MIPS64-ANY: ld $[[R0:[0-9]+]], %got_disp(x)(
440 ; ALL: addiu $[[PTR:[0-9]+]], $[[R0]], 1024