Lines Matching refs:mips
4 ; RUN: llc -march=mips -mattr=+msa,+fp64 < %s | FileCheck %s
13 %1 = tail call <16 x i8> @llvm.mips.ceqi.b(<16 x i8> %0, i32 14)
18 declare <16 x i8> @llvm.mips.ceqi.b(<16 x i8>, i32) nounwind
32 %1 = tail call <8 x i16> @llvm.mips.ceqi.h(<8 x i16> %0, i32 14)
37 declare <8 x i16> @llvm.mips.ceqi.h(<8 x i16>, i32) nounwind
51 %1 = tail call <4 x i32> @llvm.mips.ceqi.w(<4 x i32> %0, i32 14)
56 declare <4 x i32> @llvm.mips.ceqi.w(<4 x i32>, i32) nounwind
70 %1 = tail call <2 x i64> @llvm.mips.ceqi.d(<2 x i64> %0, i32 14)
75 declare <2 x i64> @llvm.mips.ceqi.d(<2 x i64>, i32) nounwind
89 %1 = tail call <16 x i8> @llvm.mips.clei.s.b(<16 x i8> %0, i32 14)
94 declare <16 x i8> @llvm.mips.clei.s.b(<16 x i8>, i32) nounwind
108 %1 = tail call <8 x i16> @llvm.mips.clei.s.h(<8 x i16> %0, i32 14)
113 declare <8 x i16> @llvm.mips.clei.s.h(<8 x i16>, i32) nounwind
127 %1 = tail call <4 x i32> @llvm.mips.clei.s.w(<4 x i32> %0, i32 14)
132 declare <4 x i32> @llvm.mips.clei.s.w(<4 x i32>, i32) nounwind
146 %1 = tail call <2 x i64> @llvm.mips.clei.s.d(<2 x i64> %0, i32 14)
151 declare <2 x i64> @llvm.mips.clei.s.d(<2 x i64>, i32) nounwind
165 %1 = tail call <16 x i8> @llvm.mips.clei.u.b(<16 x i8> %0, i32 14)
170 declare <16 x i8> @llvm.mips.clei.u.b(<16 x i8>, i32) nounwind
184 %1 = tail call <8 x i16> @llvm.mips.clei.u.h(<8 x i16> %0, i32 14)
189 declare <8 x i16> @llvm.mips.clei.u.h(<8 x i16>, i32) nounwind
203 %1 = tail call <4 x i32> @llvm.mips.clei.u.w(<4 x i32> %0, i32 14)
208 declare <4 x i32> @llvm.mips.clei.u.w(<4 x i32>, i32) nounwind
222 %1 = tail call <2 x i64> @llvm.mips.clei.u.d(<2 x i64> %0, i32 14)
227 declare <2 x i64> @llvm.mips.clei.u.d(<2 x i64>, i32) nounwind
241 %1 = tail call <16 x i8> @llvm.mips.clti.s.b(<16 x i8> %0, i32 14)
246 declare <16 x i8> @llvm.mips.clti.s.b(<16 x i8>, i32) nounwind
260 %1 = tail call <8 x i16> @llvm.mips.clti.s.h(<8 x i16> %0, i32 14)
265 declare <8 x i16> @llvm.mips.clti.s.h(<8 x i16>, i32) nounwind
279 %1 = tail call <4 x i32> @llvm.mips.clti.s.w(<4 x i32> %0, i32 14)
284 declare <4 x i32> @llvm.mips.clti.s.w(<4 x i32>, i32) nounwind
298 %1 = tail call <2 x i64> @llvm.mips.clti.s.d(<2 x i64> %0, i32 14)
303 declare <2 x i64> @llvm.mips.clti.s.d(<2 x i64>, i32) nounwind
317 %1 = tail call <16 x i8> @llvm.mips.clti.u.b(<16 x i8> %0, i32 14)
322 declare <16 x i8> @llvm.mips.clti.u.b(<16 x i8>, i32) nounwind
336 %1 = tail call <8 x i16> @llvm.mips.clti.u.h(<8 x i16> %0, i32 14)
341 declare <8 x i16> @llvm.mips.clti.u.h(<8 x i16>, i32) nounwind
355 %1 = tail call <4 x i32> @llvm.mips.clti.u.w(<4 x i32> %0, i32 14)
360 declare <4 x i32> @llvm.mips.clti.u.w(<4 x i32>, i32) nounwind
374 %1 = tail call <2 x i64> @llvm.mips.clti.u.d(<2 x i64> %0, i32 14)
379 declare <2 x i64> @llvm.mips.clti.u.d(<2 x i64>, i32) nounwind