Lines Matching refs:argLhi

3894          HReg argLhi, argLlo, argRhi, argRlo;  in iselDVecExpr_wrk()  local
3895 iselDVecExpr(&argLhi, &argLlo, env, e->Iex.Binop.arg1); in iselDVecExpr_wrk()
3899 addInstr(env, mk_vMOVsd_RR(argLhi, dstHi)); in iselDVecExpr_wrk()
3912 HReg argLhi, argLlo, argRhi, argRlo; in iselDVecExpr_wrk() local
3913 iselDVecExpr(&argLhi, &argLlo, env, e->Iex.Binop.arg1); in iselDVecExpr_wrk()
3917 addInstr(env, mk_vMOVsd_RR(argLhi, dstHi)); in iselDVecExpr_wrk()
3962 HReg argLhi, argLlo, argRhi, argRlo; in iselDVecExpr_wrk() local
3963 iselDVecExpr(&argLhi, &argLlo, env, e->Iex.Binop.arg1); in iselDVecExpr_wrk()
3967 addInstr(env, mk_vMOVsd_RR(argLhi, dstHi)); in iselDVecExpr_wrk()
4039 HReg argLhi, argLlo, argRhi, argRlo; in iselDVecExpr_wrk() local
4040 iselDVecExpr(&argLhi, &argLlo, env, e->Iex.Binop.arg1); in iselDVecExpr_wrk()
4067 addInstr(env, AMD64Instr_SseLdSt(False/*!isLoad*/, 16, argLhi, in iselDVecExpr_wrk()
4117 HReg argLhi, argLlo, argRhi, argRlo; in iselDVecExpr_wrk() local
4118 iselDVecExpr(&argLhi, &argLlo, env, e->Iex.Binop.arg1); in iselDVecExpr_wrk()
4149 addInstr(env, AMD64Instr_SseLdSt(False/*!isLoad*/, 16, argLhi, in iselDVecExpr_wrk()
4186 HReg argLhi, argLlo, argRhi, argRlo; in iselDVecExpr_wrk() local
4187 iselDVecExpr(&argLhi, &argLlo, env, triop->arg2); in iselDVecExpr_wrk()
4191 addInstr(env, mk_vMOVsd_RR(argLhi, dstHi)); in iselDVecExpr_wrk()
4208 HReg argLhi, argLlo, argRhi, argRlo; in iselDVecExpr_wrk() local
4209 iselDVecExpr(&argLhi, &argLlo, env, triop->arg2); in iselDVecExpr_wrk()
4213 addInstr(env, mk_vMOVsd_RR(argLhi, dstHi)); in iselDVecExpr_wrk()