Home
last modified time | relevance | path

Searched refs:v_sub_i32_e32 (Results 1 – 6 of 6) sorted by relevance

/external/llvm/test/CodeGen/R600/
Dsub.ll25 ; SI: v_sub_i32_e32 v{{[0-9]+, v[0-9]+, v[0-9]+}}
26 ; SI: v_sub_i32_e32 v{{[0-9]+, v[0-9]+, v[0-9]+}}
43 ; SI: v_sub_i32_e32 v{{[0-9]+, v[0-9]+, v[0-9]+}}
44 ; SI: v_sub_i32_e32 v{{[0-9]+, v[0-9]+, v[0-9]+}}
45 ; SI: v_sub_i32_e32 v{{[0-9]+, v[0-9]+, v[0-9]+}}
46 ; SI: v_sub_i32_e32 v{{[0-9]+, v[0-9]+, v[0-9]+}}
73 ; SI: v_sub_i32_e32
93 ; SI: v_sub_i32_e32
95 ; SI: v_sub_i32_e32
109 ; SI: v_sub_i32_e32
[all …]
Dudivrem.ll33 ; SI-DAG: v_sub_i32_e32 [[NEG_RCP_LO:v[0-9]+]], 0, [[RCP_LO]]
41 ; SI-DAG: v_sub_i32_e32 [[Remainder:v[0-9]+]], {{[vs][0-9]+}}, [[Num_S_Remainder]]
113 ; SI-DAG: v_sub_i32_e32 [[FIRST_NEG_RCP_LO:v[0-9]+]], 0, [[FIRST_RCP_LO]]
136 ; SI-DAG: v_sub_i32_e32 [[SECOND_NEG_RCP_LO:v[0-9]+]], 0, [[SECOND_RCP_LO]]
263 ; SI-DAG: v_sub_i32_e32 [[FIRST_NEG_RCP_LO:v[0-9]+]], 0, [[FIRST_RCP_LO]]
286 ; SI-DAG: v_sub_i32_e32 [[SECOND_NEG_RCP_LO:v[0-9]+]], 0, [[SECOND_RCP_LO]]
309 ; SI-DAG: v_sub_i32_e32 [[THIRD_NEG_RCP_LO:v[0-9]+]], 0, [[THIRD_RCP_LO]]
332 ; SI-DAG: v_sub_i32_e32 [[FOURTH_NEG_RCP_LO:v[0-9]+]], 0, [[FOURTH_RCP_LO]]
Dllvm.AMDGPU.abs.ll24 ; SI: v_sub_i32_e32
38 ; SI: v_sub_i32_e32
Dvop-shrink.ll6 ; SI-NOT: v_sub_i32_e32 v{{[0-9]+}}, s
Dssubo.ll54 ; SI: v_sub_i32_e32
/external/llvm/test/MC/R600/
Dvop2.s209 v_sub_i32_e32 v1, v2, v3 label