Lines Matching refs:getOptLevel
186 if (TM->getOptLevel() != CodeGenOpt::None) in AArch64PassConfig()
223 if (TM->getOptLevel() != CodeGenOpt::None && EnableAtomicTidy) in addIRPasses()
229 if (TM->getOptLevel() != CodeGenOpt::None) in addIRPasses()
232 if (TM->getOptLevel() == CodeGenOpt::Aggressive && EnableGEPOpt) { in addIRPasses()
250 if (TM->getOptLevel() != CodeGenOpt::None && EnablePromoteConstant) in addPreISel()
255 if ((TM->getOptLevel() != CodeGenOpt::None && in addPreISel()
258 bool OnlyOptimizeForSize = (TM->getOptLevel() < CodeGenOpt::Aggressive) && in addPreISel()
263 if (TM->getOptLevel() != CodeGenOpt::None) in addPreISel()
270 addPass(createAArch64ISelDag(getAArch64TargetMachine(), getOptLevel())); in addInstSelector()
275 getOptLevel() != CodeGenOpt::None) in addInstSelector()
297 if (TM->getOptLevel() != CodeGenOpt::None && EnableAdvSIMDScalar) { in addPreRegAlloc()
307 if (TM->getOptLevel() != CodeGenOpt::None && EnableDeadRegisterElimination) in addPostRegAlloc()
309 if (TM->getOptLevel() != CodeGenOpt::None && usingDefaultRegAlloc()) in addPostRegAlloc()
318 if (TM->getOptLevel() != CodeGenOpt::None && EnableLoadStoreOpt) in addPreSched2()
328 if (TM->getOptLevel() != CodeGenOpt::None && EnableCollectLOH && in addPreEmitPass()