Lines Matching refs:GCN
1 ; RUN: llc -march=amdgcn -mcpu=verde -verify-machineinstrs < %s | FileCheck -check-prefix=GCN -chec…
2 ; RUN: llc -march=amdgcn -mcpu=tonga -verify-machineinstrs < %s | FileCheck -check-prefix=GCN -chec…
5 ; GCN: s_abs_i32
6 ; GCN: s_add_i32
17 ; GCN: v_sub_i32_e32 [[NEG:v[0-9]+]], vcc, 0, [[SRC:v[0-9]+]]
18 ; GCN: v_max_i32_e32 {{v[0-9]+}}, [[NEG]], [[SRC]]
19 ; GCN: v_add_i32
31 ; GCN: s_abs_i32
32 ; GCN: s_abs_i32
33 ; GCN: s_add_i32
34 ; GCN: s_add_i32
49 ; GCN: v_sub_i32_e32 [[NEG0:v[0-9]+]], vcc, 0, [[SRC0:v[0-9]+]]
50 ; GCN: v_sub_i32_e32 [[NEG1:v[0-9]+]], vcc, 0, [[SRC1:v[0-9]+]]
52 ; GCN: v_max_i32_e32 {{v[0-9]+}}, [[NEG0]], [[SRC0]]
53 ; GCN: v_max_i32_e32 {{v[0-9]+}}, [[NEG1]], [[SRC1]]
55 ; GCN: v_add_i32
56 ; GCN: v_add_i32
73 ; GCN: s_abs_i32
74 ; GCN: s_abs_i32
75 ; GCN: s_abs_i32
76 ; GCN: s_abs_i32
78 ; GCN: s_add_i32
79 ; GCN: s_add_i32
80 ; GCN: s_add_i32
81 ; GCN: s_add_i32
100 ; GCN: v_sub_i32_e32 [[NEG0:v[0-9]+]], vcc, 0, [[SRC0:v[0-9]+]]
101 ; GCN: v_sub_i32_e32 [[NEG1:v[0-9]+]], vcc, 0, [[SRC1:v[0-9]+]]
102 ; GCN: v_sub_i32_e32 [[NEG2:v[0-9]+]], vcc, 0, [[SRC2:v[0-9]+]]
103 ; GCN: v_sub_i32_e32 [[NEG3:v[0-9]+]], vcc, 0, [[SRC3:v[0-9]+]]
105 ; GCN: v_max_i32_e32 {{v[0-9]+}}, [[NEG0]], [[SRC0]]
106 ; GCN: v_max_i32_e32 {{v[0-9]+}}, [[NEG1]], [[SRC1]]
107 ; GCN: v_max_i32_e32 {{v[0-9]+}}, [[NEG2]], [[SRC2]]
108 ; GCN: v_max_i32_e32 {{v[0-9]+}}, [[NEG3]], [[SRC3]]
110 ; GCN: v_add_i32
111 ; GCN: v_add_i32
112 ; GCN: v_add_i32
113 ; GCN: v_add_i32