Lines Matching refs:MIPS32

1 …s32              < %s | FileCheck -check-prefix=ALL -check-prefix=MIPS32 -check-prefix=MIPS32-EL %s
2 …s32 < %s | FileCheck -check-prefix=ALL -check-prefix=MIPS32 -check-prefix=MIPS32-EB %s
3 …s32r2 < %s | FileCheck -check-prefix=ALL -check-prefix=MIPS32 -check-prefix=MIPS32-EL %s
4 …s32r2 < %s | FileCheck -check-prefix=ALL -check-prefix=MIPS32 -check-prefix=MIPS32-EB %s
28 ; MIPS32-EL: lwl $[[R0:[0-9]+]], 3($[[R1:[0-9]+]])
29 ; MIPS32-EL: lwr $[[R0]], 0($[[R1]])
31 ; MIPS32-EB: lwl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
32 ; MIPS32-EB: lwr $[[R0]], 3($[[R1]])
54 ; MIPS32-EL: swl $[[R0:[0-9]+]], 3($[[R1:[0-9]+]])
55 ; MIPS32-EL: swr $[[R0]], 0($[[R1]])
57 ; MIPS32-EB: swl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
58 ; MIPS32-EB: swr $[[R0]], 3($[[R1]])
80 ; MIPS32-EL: lwl $2, 3($[[R1:[0-9]+]])
81 ; MIPS32-EL: lwr $2, 0($[[R1]])
82 ; MIPS32-EL: lwl $3, 7($[[R1:[0-9]+]])
83 ; MIPS32-EL: lwr $3, 4($[[R1]])
85 ; MIPS32-EB: lwl $2, 0($[[R1:[0-9]+]])
86 ; MIPS32-EB: lwr $2, 3($[[R1]])
87 ; MIPS32-EB: lwl $3, 4($[[R1:[0-9]+]])
88 ; MIPS32-EB: lwr $3, 7($[[R1]])
111 ; MIPS32-EL: lwl $[[R0:[0-9]+]], 3($[[R1:[0-9]+]])
112 ; MIPS32-EL: lwr $[[R0]], 0($[[R1]])
114 ; MIPS32-EB: lwl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
115 ; MIPS32-EB: lwr $[[R0]], 3($[[R1]])
141 ; MIPS32-EL-DAG: lwl $[[R2:2]], 3($[[R1:[0-9]+]])
142 ; MIPS32-EL-DAG: lwr $[[R2]], 0($[[R1]])
143 ; MIPS32-EL-DAG: addiu $3, $zero, 0
145 ; MIPS32-EB-DAG: lwl $[[R2:3]], 0($[[R1:[0-9]+]])
146 ; MIPS32-EB-DAG: lwr $[[R2]], 3($[[R1]])
147 ; MIPS32-EB-DAG: addiu $2, $zero, 0
177 ; MIPS32-EL-DAG: swl $[[A1:4]], 3($[[R1:[0-9]+]])
178 ; MIPS32-EL-DAG: swr $[[A1]], 0($[[R1]])
179 ; MIPS32-EL-DAG: swl $[[A2:5]], 7($[[R1:[0-9]+]])
180 ; MIPS32-EL-DAG: swr $[[A2]], 4($[[R1]])
182 ; MIPS32-EB-DAG: swl $[[A1:4]], 0($[[R1:[0-9]+]])
183 ; MIPS32-EB-DAG: swr $[[A1]], 3($[[R1]])
184 ; MIPS32-EB-DAG: swl $[[A1:5]], 4($[[R1:[0-9]+]])
185 ; MIPS32-EB-DAG: swr $[[A1]], 7($[[R1]])
208 ; MIPS32-EL: swl $[[R0:[0-9]+]], 3($[[R1:[0-9]+]])
209 ; MIPS32-EL: swr $[[R0]], 0($[[R1]])
211 ; MIPS32-EB: swl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
212 ; MIPS32-EB: swr $[[R0]], 3($[[R1]])
246 ; MIPS32-EL: lw $[[PTR:[0-9]+]], %got(struct_s0)(
247 ; MIPS32-EB: lw $[[PTR:[0-9]+]], %got(struct_s0)(
269 ; MIPS32-EL: lw $[[PTR:[0-9]+]], %got(struct_s1)(
270 ; MIPS32-EB: lw $[[PTR:[0-9]+]], %got(struct_s1)(
271 ; MIPS32-DAG: lbu $[[R1:[0-9]+]], 0($[[PTR]])
272 ; MIPS32-DAG: sb $[[R1]], 4($[[PTR]])
273 ; MIPS32-DAG: lbu $[[R1:[0-9]+]], 1($[[PTR]])
274 ; MIPS32-DAG: sb $[[R1]], 5($[[PTR]])
275 ; MIPS32-DAG: lbu $[[R1:[0-9]+]], 2($[[PTR]])
276 ; MIPS32-DAG: sb $[[R1]], 6($[[PTR]])
277 ; MIPS32-DAG: lbu $[[R1:[0-9]+]], 3($[[PTR]])
278 ; MIPS32-DAG: sb $[[R1]], 7($[[PTR]])
312 ; MIPS32-EL: lw $[[PTR:[0-9]+]], %got(struct_s2)(
313 ; MIPS32-EL-DAG: lwl $[[R1:[0-9]+]], 3($[[PTR]])
314 ; MIPS32-EL-DAG: lwr $[[R1]], 0($[[PTR]])
315 ; MIPS32-EL-DAG: swl $[[R1]], 11($[[PTR]])
316 ; MIPS32-EL-DAG: swr $[[R1]], 8($[[PTR]])
317 ; MIPS32-EL-DAG: lwl $[[R1:[0-9]+]], 7($[[PTR]])
318 ; MIPS32-EL-DAG: lwr $[[R1]], 4($[[PTR]])
319 ; MIPS32-EL-DAG: swl $[[R1]], 15($[[PTR]])
320 ; MIPS32-EL-DAG: swr $[[R1]], 12($[[PTR]])
322 ; MIPS32-EB: lw $[[PTR:[0-9]+]], %got(struct_s2)(
323 ; MIPS32-EB-DAG: lwl $[[R1:[0-9]+]], 0($[[PTR]])
324 ; MIPS32-EB-DAG: lwr $[[R1]], 3($[[PTR]])
325 ; MIPS32-EB-DAG: swl $[[R1]], 8($[[PTR]])
326 ; MIPS32-EB-DAG: swr $[[R1]], 11($[[PTR]])
327 ; MIPS32-EB-DAG: lwl $[[R1:[0-9]+]], 4($[[PTR]])
328 ; MIPS32-EB-DAG: lwr $[[R1]], 7($[[PTR]])
329 ; MIPS32-EB-DAG: swl $[[R1]], 12($[[PTR]])
330 ; MIPS32-EB-DAG: swr $[[R1]], 15($[[PTR]])
380 ; MIPS32-EL: lw $[[SPTR:[0-9]+]], %got(arr)(
381 ; MIPS32-EL-DAG: lwl $[[R1:4]], 3($[[PTR]])
382 ; MIPS32-EL-DAG: lwr $[[R1]], 0($[[PTR]])
383 ; MIPS32-EL-DAG: lbu $[[R2:[0-9]+]], 4($[[PTR]])
384 ; MIPS32-EL-DAG: lbu $[[R3:[0-9]+]], 5($[[PTR]])
385 ; MIPS32-EL-DAG: sll $[[T0:[0-9]+]], $[[R3]], 8
386 ; MIPS32-EL-DAG: or $[[T1:[0-9]+]], $[[T0]], $[[R2]]
387 ; MIPS32-EL-DAG: lbu $[[R4:[0-9]+]], 6($[[PTR]])
388 ; MIPS32-EL-DAG: sll $[[T2:[0-9]+]], $[[R4]], 16
389 ; MIPS32-EL-DAG: or $5, $[[T1]], $[[T2]]
391 ; MIPS32-EB: lw $[[SPTR:[0-9]+]], %got(arr)(
392 ; MIPS32-EB-DAG: lwl $[[R1:4]], 0($[[PTR]])
393 ; MIPS32-EB-DAG: lwr $[[R1]], 3($[[PTR]])
394 ; MIPS32-EB-DAG: lbu $[[R2:[0-9]+]], 5($[[PTR]])
395 ; MIPS32-EB-DAG: lbu $[[R3:[0-9]+]], 4($[[PTR]])
396 ; MIPS32-EB-DAG: sll $[[T0:[0-9]+]], $[[R3]], 8
397 ; MIPS32-EB-DAG: or $[[T1:[0-9]+]], $[[T0]], $[[R2]]
398 ; MIPS32-EB-DAG: sll $[[T1]], $[[T1]], 16
399 ; MIPS32-EB-DAG: lbu $[[R4:[0-9]+]], 6($[[PTR]])
400 ; MIPS32-EB-DAG: sll $[[T2:[0-9]+]], $[[R4]], 8
401 ; MIPS32-EB-DAG: or $5, $[[T1]], $[[T2]]