Lines Matching refs:TESTINSN_imm
52 #define TESTINSN_imm(instruction, QD, imm) \ macro
642 TESTINSN_imm("vmov.i32 d0", d0, 0x7); in main()
643 TESTINSN_imm("vmov.i16 d1", d1, 0x7); in main()
644 TESTINSN_imm("vmov.i8 d2", d2, 0x7); in main()
645 TESTINSN_imm("vmov.i32 d5", d5, 0x700); in main()
646 TESTINSN_imm("vmov.i16 d7", d7, 0x700); in main()
647 TESTINSN_imm("vmov.i32 d10", d10, 0x70000); in main()
648 TESTINSN_imm("vmov.i32 d12", d12, 0x7000000); in main()
649 TESTINSN_imm("vmov.i32 d13", d13, 0x7FF); in main()
650 TESTINSN_imm("vmov.i32 d14", d14, 0x7FFFF); in main()
651 TESTINSN_imm("vmov.i64 d15", d15, 0xFF0000FF00FFFF00); in main()
652 TESTINSN_imm("vmov.f32 d0", d0, 0.328125); in main()
653 TESTINSN_imm("vmov.f32 d0", d0, -0.328125); in main()
657 TESTINSN_imm("vmvn.i32 d0", d0, 0x7); in main()
658 TESTINSN_imm("vmvn.i16 d1", d1, 0x7); in main()
659 TESTINSN_imm("vmvn.i8 d2", d2, 0x7); in main()
660 TESTINSN_imm("vmvn.i32 d5", d5, 0x700); in main()
661 TESTINSN_imm("vmvn.i16 d7", d7, 0x700); in main()
662 TESTINSN_imm("vmvn.i32 d10", d10, 0x70000); in main()
663 TESTINSN_imm("vmvn.i32 d13", d13, 0x7000000); in main()
664 TESTINSN_imm("vmvn.i32 d11", d11, 0x7FF); in main()
665 TESTINSN_imm("vmvn.i32 d14", d14, 0x7FFFF); in main()
666 TESTINSN_imm("vmvn.i64 d15", d15, 0xFF0000FF00FFFF00); in main()
670 TESTINSN_imm("vorr.i32 d0", d0, 0x7); in main()
671 TESTINSN_imm("vorr.i16 d2", d2, 0x7); in main()
672 TESTINSN_imm("vorr.i32 d8", d8, 0x700); in main()
673 TESTINSN_imm("vorr.i16 d6", d6, 0x700); in main()
674 TESTINSN_imm("vorr.i32 d14", d14, 0x70000); in main()
675 TESTINSN_imm("vorr.i32 d15", d15, 0x7000000); in main()
679 TESTINSN_imm("vbic.i32 d0", d0, 0x7); in main()
680 TESTINSN_imm("vbic.i16 d3", d3, 0x7); in main()
681 TESTINSN_imm("vbic.i32 d5", d5, 0x700); in main()
682 TESTINSN_imm("vbic.i16 d8", d8, 0x700); in main()
683 TESTINSN_imm("vbic.i32 d10", d10, 0x70000); in main()
684 TESTINSN_imm("vbic.i32 d15", d15, 0x7000000); in main()