1class Enc_COPROC_VX_3op_v<bits<15> opc> : OpcodeHexagon { 2 bits<5> dst; 3 bits<5> src1; 4 bits<5> src2; 5 6 let Inst{31-16} = { opc{14-4}, src2}; 7 let Inst{13-0} = { opc{3}, src1, opc{2-0}, dst}; 8} 9 10class V6_vtmpyb_enc : Enc_COPROC_VX_3op_v<0b000110010000000>; 11class V6_vtmpybus_enc : Enc_COPROC_VX_3op_v<0b000110010000001>; 12class V6_vdmpyhb_enc : Enc_COPROC_VX_3op_v<0b000110010000010>; 13class V6_vrmpyub_enc : Enc_COPROC_VX_3op_v<0b000110010000011>; 14class V6_vrmpybus_enc : Enc_COPROC_VX_3op_v<0b000110010000100>; 15class V6_vdsaduh_enc : Enc_COPROC_VX_3op_v<0b000110010000101>; 16class V6_vdmpybus_enc : Enc_COPROC_VX_3op_v<0b000110010000110>; 17class V6_vdmpybus_dv_enc : Enc_COPROC_VX_3op_v<0b000110010000111>; 18class V6_vtmpyb_acc_enc : Enc_COPROC_VX_3op_v<0b000110010001000>; 19class V6_vtmpybus_acc_enc : Enc_COPROC_VX_3op_v<0b000110010001001>; 20class V6_vtmpyhb_acc_enc : Enc_COPROC_VX_3op_v<0b000110010001010>; 21class V6_vdmpyhb_acc_enc : Enc_COPROC_VX_3op_v<0b000110010001011>; 22class V6_vrmpyub_acc_enc : Enc_COPROC_VX_3op_v<0b000110010001100>; 23class V6_vrmpybus_acc_enc : Enc_COPROC_VX_3op_v<0b000110010001101>; 24class V6_vdmpybus_acc_enc : Enc_COPROC_VX_3op_v<0b000110010001110>; 25class V6_vdmpybus_dv_acc_enc : Enc_COPROC_VX_3op_v<0b000110010001111>; 26class V6_vdmpyhsusat_enc : Enc_COPROC_VX_3op_v<0b000110010010000>; 27class V6_vdmpyhsuisat_enc : Enc_COPROC_VX_3op_v<0b000110010010001>; 28class V6_vdmpyhsat_enc : Enc_COPROC_VX_3op_v<0b000110010010010>; 29class V6_vdmpyhisat_enc : Enc_COPROC_VX_3op_v<0b000110010010011>; 30class V6_vdmpyhb_dv_enc : Enc_COPROC_VX_3op_v<0b000110010010100>; 31class V6_vmpybus_enc : Enc_COPROC_VX_3op_v<0b000110010010101>; 32class V6_vmpabus_enc : Enc_COPROC_VX_3op_v<0b000110010010110>; 33class V6_vmpahb_enc : Enc_COPROC_VX_3op_v<0b000110010010111>; 34class V6_vdmpyhsusat_acc_enc : Enc_COPROC_VX_3op_v<0b000110010011000>; 35class V6_vdmpyhsuisat_acc_enc : Enc_COPROC_VX_3op_v<0b000110010011001>; 36class V6_vdmpyhisat_acc_enc : Enc_COPROC_VX_3op_v<0b000110010011010>; 37class V6_vdmpyhsat_acc_enc : Enc_COPROC_VX_3op_v<0b000110010011011>; 38class V6_vdmpyhb_dv_acc_enc : Enc_COPROC_VX_3op_v<0b000110010011100>; 39class V6_vmpybus_acc_enc : Enc_COPROC_VX_3op_v<0b000110010011101>; 40class V6_vmpabus_acc_enc : Enc_COPROC_VX_3op_v<0b000110010011110>; 41class V6_vmpahb_acc_enc : Enc_COPROC_VX_3op_v<0b000110010011111>; 42class V6_vmpyh_enc : Enc_COPROC_VX_3op_v<0b000110010100000>; 43class V6_vmpyhss_enc : Enc_COPROC_VX_3op_v<0b000110010100001>; 44class V6_vmpyhsrs_enc : Enc_COPROC_VX_3op_v<0b000110010100010>; 45class V6_vmpyuh_enc : Enc_COPROC_VX_3op_v<0b000110010100011>; 46class V6_vmpyhsat_acc_enc : Enc_COPROC_VX_3op_v<0b000110010101000>; 47class V6_vmpyuh_acc_enc : Enc_COPROC_VX_3op_v<0b000110010101001>; 48class V6_vmpyiwb_acc_enc : Enc_COPROC_VX_3op_v<0b000110010101010>; 49class V6_vmpyiwh_acc_enc : Enc_COPROC_VX_3op_v<0b000110010101011>; 50class V6_vmpyihb_enc : Enc_COPROC_VX_3op_v<0b000110010110000>; 51class V6_vror_enc : Enc_COPROC_VX_3op_v<0b000110010110001>; 52class V6_vasrw_enc : Enc_COPROC_VX_3op_v<0b000110010110101>; 53class V6_vasrh_enc : Enc_COPROC_VX_3op_v<0b000110010110110>; 54class V6_vaslw_enc : Enc_COPROC_VX_3op_v<0b000110010110111>; 55class V6_vdsaduh_acc_enc : Enc_COPROC_VX_3op_v<0b000110010111000>; 56class V6_vmpyihb_acc_enc : Enc_COPROC_VX_3op_v<0b000110010111001>; 57class V6_vaslw_acc_enc : Enc_COPROC_VX_3op_v<0b000110010111010>; 58class V6_vasrw_acc_enc : Enc_COPROC_VX_3op_v<0b000110010111101>; 59class V6_vaslh_enc : Enc_COPROC_VX_3op_v<0b000110011000000>; 60class V6_vlsrw_enc : Enc_COPROC_VX_3op_v<0b000110011000001>; 61class V6_vlsrh_enc : Enc_COPROC_VX_3op_v<0b000110011000010>; 62class V6_vmpyiwh_enc : Enc_COPROC_VX_3op_v<0b000110011000111>; 63class V6_vmpyub_acc_enc : Enc_COPROC_VX_3op_v<0b000110011001000>; 64class V6_vmpyiwb_enc : Enc_COPROC_VX_3op_v<0b000110011010000>; 65class V6_vtmpyhb_enc : Enc_COPROC_VX_3op_v<0b000110011010100>; 66class V6_vmpyub_enc : Enc_COPROC_VX_3op_v<0b000110011100000>; 67class V6_vrmpyubv_enc : Enc_COPROC_VX_3op_v<0b000111000000000>; 68class V6_vrmpybv_enc : Enc_COPROC_VX_3op_v<0b000111000000001>; 69class V6_vrmpybusv_enc : Enc_COPROC_VX_3op_v<0b000111000000010>; 70class V6_vdmpyhvsat_enc : Enc_COPROC_VX_3op_v<0b000111000000011>; 71class V6_vmpybv_enc : Enc_COPROC_VX_3op_v<0b000111000000100>; 72class V6_vmpyubv_enc : Enc_COPROC_VX_3op_v<0b000111000000101>; 73class V6_vmpybusv_enc : Enc_COPROC_VX_3op_v<0b000111000000110>; 74class V6_vmpyhv_enc : Enc_COPROC_VX_3op_v<0b000111000000111>; 75class V6_vrmpyubv_acc_enc : Enc_COPROC_VX_3op_v<0b000111000001000>; 76class V6_vrmpybv_acc_enc : Enc_COPROC_VX_3op_v<0b000111000001001>; 77class V6_vrmpybusv_acc_enc : Enc_COPROC_VX_3op_v<0b000111000001010>; 78class V6_vdmpyhvsat_acc_enc : Enc_COPROC_VX_3op_v<0b000111000001011>; 79class V6_vmpybv_acc_enc : Enc_COPROC_VX_3op_v<0b000111000001100>; 80class V6_vmpyubv_acc_enc : Enc_COPROC_VX_3op_v<0b000111000001101>; 81class V6_vmpybusv_acc_enc : Enc_COPROC_VX_3op_v<0b000111000001110>; 82class V6_vmpyhv_acc_enc : Enc_COPROC_VX_3op_v<0b000111000001111>; 83class V6_vmpyuhv_enc : Enc_COPROC_VX_3op_v<0b000111000010000>; 84class V6_vmpyhvsrs_enc : Enc_COPROC_VX_3op_v<0b000111000010001>; 85class V6_vmpyhus_enc : Enc_COPROC_VX_3op_v<0b000111000010010>; 86class V6_vmpabusv_enc : Enc_COPROC_VX_3op_v<0b000111000010011>; 87class V6_vmpyih_enc : Enc_COPROC_VX_3op_v<0b000111000010100>; 88class V6_vand_enc : Enc_COPROC_VX_3op_v<0b000111000010101>; 89class V6_vor_enc : Enc_COPROC_VX_3op_v<0b000111000010110>; 90class V6_vxor_enc : Enc_COPROC_VX_3op_v<0b000111000010111>; 91class V6_vmpyuhv_acc_enc : Enc_COPROC_VX_3op_v<0b000111000011000>; 92class V6_vmpyhus_acc_enc : Enc_COPROC_VX_3op_v<0b000111000011001>; 93class V6_vmpyih_acc_enc : Enc_COPROC_VX_3op_v<0b000111000011100>; 94class V6_vmpyiewuh_acc_enc : Enc_COPROC_VX_3op_v<0b000111000011101>; 95class V6_vmpyowh_sacc_enc : Enc_COPROC_VX_3op_v<0b000111000011110>; 96class V6_vmpyowh_rnd_sacc_enc : Enc_COPROC_VX_3op_v<0b000111000011111>; 97class V6_vaddw_enc : Enc_COPROC_VX_3op_v<0b000111000100000>; 98class V6_vaddubsat_enc : Enc_COPROC_VX_3op_v<0b000111000100001>; 99class V6_vadduhsat_enc : Enc_COPROC_VX_3op_v<0b000111000100010>; 100class V6_vaddhsat_enc : Enc_COPROC_VX_3op_v<0b000111000100011>; 101class V6_vaddwsat_enc : Enc_COPROC_VX_3op_v<0b000111000100100>; 102class V6_vsubb_enc : Enc_COPROC_VX_3op_v<0b000111000100101>; 103class V6_vsubh_enc : Enc_COPROC_VX_3op_v<0b000111000100110>; 104class V6_vsubw_enc : Enc_COPROC_VX_3op_v<0b000111000100111>; 105class V6_vmpyiewh_acc_enc : Enc_COPROC_VX_3op_v<0b000111000101000>; 106class V6_vsububsat_enc : Enc_COPROC_VX_3op_v<0b000111000110000>; 107class V6_vsubuhsat_enc : Enc_COPROC_VX_3op_v<0b000111000110001>; 108class V6_vsubhsat_enc : Enc_COPROC_VX_3op_v<0b000111000110010>; 109class V6_vsubwsat_enc : Enc_COPROC_VX_3op_v<0b000111000110011>; 110class V6_vaddb_dv_enc : Enc_COPROC_VX_3op_v<0b000111000110100>; 111class V6_vaddh_dv_enc : Enc_COPROC_VX_3op_v<0b000111000110101>; 112class V6_vaddw_dv_enc : Enc_COPROC_VX_3op_v<0b000111000110110>; 113class V6_vaddubsat_dv_enc : Enc_COPROC_VX_3op_v<0b000111000110111>; 114class V6_vadduhsat_dv_enc : Enc_COPROC_VX_3op_v<0b000111001000000>; 115class V6_vaddhsat_dv_enc : Enc_COPROC_VX_3op_v<0b000111001000001>; 116class V6_vaddwsat_dv_enc : Enc_COPROC_VX_3op_v<0b000111001000010>; 117class V6_vsubb_dv_enc : Enc_COPROC_VX_3op_v<0b000111001000011>; 118class V6_vsubh_dv_enc : Enc_COPROC_VX_3op_v<0b000111001000100>; 119class V6_vsubw_dv_enc : Enc_COPROC_VX_3op_v<0b000111001000101>; 120class V6_vsububsat_dv_enc : Enc_COPROC_VX_3op_v<0b000111001000110>; 121class V6_vsubuhsat_dv_enc : Enc_COPROC_VX_3op_v<0b000111001000111>; 122class V6_vsubhsat_dv_enc : Enc_COPROC_VX_3op_v<0b000111001010000>; 123class V6_vsubwsat_dv_enc : Enc_COPROC_VX_3op_v<0b000111001010001>; 124class V6_vaddubh_enc : Enc_COPROC_VX_3op_v<0b000111001010010>; 125class V6_vadduhw_enc : Enc_COPROC_VX_3op_v<0b000111001010011>; 126class V6_vaddhw_enc : Enc_COPROC_VX_3op_v<0b000111001010100>; 127class V6_vsububh_enc : Enc_COPROC_VX_3op_v<0b000111001010101>; 128class V6_vsubuhw_enc : Enc_COPROC_VX_3op_v<0b000111001010110>; 129class V6_vsubhw_enc : Enc_COPROC_VX_3op_v<0b000111001010111>; 130class V6_vabsdiffub_enc : Enc_COPROC_VX_3op_v<0b000111001100000>; 131class V6_vabsdiffh_enc : Enc_COPROC_VX_3op_v<0b000111001100001>; 132class V6_vabsdiffuh_enc : Enc_COPROC_VX_3op_v<0b000111001100010>; 133class V6_vabsdiffw_enc : Enc_COPROC_VX_3op_v<0b000111001100011>; 134class V6_vavgub_enc : Enc_COPROC_VX_3op_v<0b000111001100100>; 135class V6_vavguh_enc : Enc_COPROC_VX_3op_v<0b000111001100101>; 136class V6_vavgh_enc : Enc_COPROC_VX_3op_v<0b000111001100110>; 137class V6_vavgw_enc : Enc_COPROC_VX_3op_v<0b000111001100111>; 138class V6_vnavgub_enc : Enc_COPROC_VX_3op_v<0b000111001110000>; 139class V6_vnavgh_enc : Enc_COPROC_VX_3op_v<0b000111001110001>; 140class V6_vnavgw_enc : Enc_COPROC_VX_3op_v<0b000111001110010>; 141class V6_vavgubrnd_enc : Enc_COPROC_VX_3op_v<0b000111001110011>; 142class V6_vavguhrnd_enc : Enc_COPROC_VX_3op_v<0b000111001110100>; 143class V6_vavghrnd_enc : Enc_COPROC_VX_3op_v<0b000111001110101>; 144class V6_vavgwrnd_enc : Enc_COPROC_VX_3op_v<0b000111001110110>; 145class V6_vmpabuuv_enc : Enc_COPROC_VX_3op_v<0b000111001110111>; 146class V6_vminub_enc : Enc_COPROC_VX_3op_v<0b000111110000001>; 147class V6_vminuh_enc : Enc_COPROC_VX_3op_v<0b000111110000010>; 148class V6_vminh_enc : Enc_COPROC_VX_3op_v<0b000111110000011>; 149class V6_vminw_enc : Enc_COPROC_VX_3op_v<0b000111110000100>; 150class V6_vmaxub_enc : Enc_COPROC_VX_3op_v<0b000111110000101>; 151class V6_vmaxuh_enc : Enc_COPROC_VX_3op_v<0b000111110000110>; 152class V6_vmaxh_enc : Enc_COPROC_VX_3op_v<0b000111110000111>; 153class V6_vmaxw_enc : Enc_COPROC_VX_3op_v<0b000111110010000>; 154class V6_vdelta_enc : Enc_COPROC_VX_3op_v<0b000111110010001>; 155class V6_vrdelta_enc : Enc_COPROC_VX_3op_v<0b000111110010011>; 156class V6_vdealb4w_enc : Enc_COPROC_VX_3op_v<0b000111110010111>; 157class V6_vmpyowh_rnd_enc : Enc_COPROC_VX_3op_v<0b000111110100000>; 158class V6_vshuffeb_enc : Enc_COPROC_VX_3op_v<0b000111110100001>; 159class V6_vshuffob_enc : Enc_COPROC_VX_3op_v<0b000111110100010>; 160class V6_vshufeh_enc : Enc_COPROC_VX_3op_v<0b000111110100011>; 161class V6_vshufoh_enc : Enc_COPROC_VX_3op_v<0b000111110100100>; 162class V6_vshufoeh_enc : Enc_COPROC_VX_3op_v<0b000111110100101>; 163class V6_vshufoeb_enc : Enc_COPROC_VX_3op_v<0b000111110100110>; 164class V6_vcombine_enc : Enc_COPROC_VX_3op_v<0b000111110100111>; 165class V6_vmpyieoh_enc : Enc_COPROC_VX_3op_v<0b000111110110000>; 166class V6_vsathub_enc : Enc_COPROC_VX_3op_v<0b000111110110010>; 167class V6_vsatwh_enc : Enc_COPROC_VX_3op_v<0b000111110110011>; 168class V6_vroundwh_enc : Enc_COPROC_VX_3op_v<0b000111110110100>; 169class V6_vroundwuh_enc : Enc_COPROC_VX_3op_v<0b000111110110101>; 170class V6_vroundhb_enc : Enc_COPROC_VX_3op_v<0b000111110110110>; 171class V6_vroundhub_enc : Enc_COPROC_VX_3op_v<0b000111110110111>; 172class V6_vasrwv_enc : Enc_COPROC_VX_3op_v<0b000111111010000>; 173class V6_vlsrwv_enc : Enc_COPROC_VX_3op_v<0b000111111010001>; 174class V6_vlsrhv_enc : Enc_COPROC_VX_3op_v<0b000111111010010>; 175class V6_vasrhv_enc : Enc_COPROC_VX_3op_v<0b000111111010011>; 176class V6_vaslwv_enc : Enc_COPROC_VX_3op_v<0b000111111010100>; 177class V6_vaslhv_enc : Enc_COPROC_VX_3op_v<0b000111111010101>; 178class V6_vaddb_enc : Enc_COPROC_VX_3op_v<0b000111111010110>; 179class V6_vaddh_enc : Enc_COPROC_VX_3op_v<0b000111111010111>; 180class V6_vmpyiewuh_enc : Enc_COPROC_VX_3op_v<0b000111111100000>; 181class V6_vmpyiowh_enc : Enc_COPROC_VX_3op_v<0b000111111100001>; 182class V6_vpackeb_enc : Enc_COPROC_VX_3op_v<0b000111111100010>; 183class V6_vpackeh_enc : Enc_COPROC_VX_3op_v<0b000111111100011>; 184class V6_vpackhub_sat_enc : Enc_COPROC_VX_3op_v<0b000111111100101>; 185class V6_vpackhb_sat_enc : Enc_COPROC_VX_3op_v<0b000111111100110>; 186class V6_vpackwuh_sat_enc : Enc_COPROC_VX_3op_v<0b000111111100111>; 187class V6_vpackwh_sat_enc : Enc_COPROC_VX_3op_v<0b000111111110000>; 188class V6_vpackob_enc : Enc_COPROC_VX_3op_v<0b000111111110001>; 189class V6_vpackoh_enc : Enc_COPROC_VX_3op_v<0b000111111110010>; 190class V6_vmpyewuh_enc : Enc_COPROC_VX_3op_v<0b000111111110101>; 191class V6_vmpyowh_enc : Enc_COPROC_VX_3op_v<0b000111111110111>; 192class V6_extractw_enc : Enc_COPROC_VX_3op_v<0b100100100000001>; 193class M6_vabsdiffub_enc : Enc_COPROC_VX_3op_v<0b111010001010000>; 194class M6_vabsdiffb_enc : Enc_COPROC_VX_3op_v<0b111010001110000>; 195 196class Enc_COPROC_VX_cmp<bits<13> opc> : OpcodeHexagon { 197 bits<2> dst; 198 bits<5> src1; 199 bits<5> src2; 200 201 let Inst{31-16} = { 0b00011, opc{12-7}, src2{4-0} }; 202 let Inst{13-0} = { opc{6}, src1{4-0}, opc{5-0}, dst{1-0} }; 203} 204 205class V6_vandvrt_acc_enc : Enc_COPROC_VX_cmp<0b0010111100000>; 206class V6_vandvrt_enc : Enc_COPROC_VX_cmp<0b0011010010010>; 207class V6_veqb_and_enc : Enc_COPROC_VX_cmp<0b1001001000000>; 208class V6_veqh_and_enc : Enc_COPROC_VX_cmp<0b1001001000001>; 209class V6_veqw_and_enc : Enc_COPROC_VX_cmp<0b1001001000010>; 210class V6_vgtb_and_enc : Enc_COPROC_VX_cmp<0b1001001000100>; 211class V6_vgth_and_enc : Enc_COPROC_VX_cmp<0b1001001000101>; 212class V6_vgtw_and_enc : Enc_COPROC_VX_cmp<0b1001001000110>; 213class V6_vgtub_and_enc : Enc_COPROC_VX_cmp<0b1001001001000>; 214class V6_vgtuh_and_enc : Enc_COPROC_VX_cmp<0b1001001001001>; 215class V6_vgtuw_and_enc : Enc_COPROC_VX_cmp<0b1001001001010>; 216class V6_veqb_or_enc : Enc_COPROC_VX_cmp<0b1001001010000>; 217class V6_veqh_or_enc : Enc_COPROC_VX_cmp<0b1001001010001>; 218class V6_veqw_or_enc : Enc_COPROC_VX_cmp<0b1001001010010>; 219class V6_vgtb_or_enc : Enc_COPROC_VX_cmp<0b1001001010100>; 220class V6_vgth_or_enc : Enc_COPROC_VX_cmp<0b1001001010101>; 221class V6_vgtw_or_enc : Enc_COPROC_VX_cmp<0b1001001010110>; 222class V6_vgtub_or_enc : Enc_COPROC_VX_cmp<0b1001001011000>; 223class V6_vgtuh_or_enc : Enc_COPROC_VX_cmp<0b1001001011001>; 224class V6_vgtuw_or_enc : Enc_COPROC_VX_cmp<0b1001001011010>; 225class V6_veqb_xor_enc : Enc_COPROC_VX_cmp<0b1001001100000>; 226class V6_veqh_xor_enc : Enc_COPROC_VX_cmp<0b1001001100001>; 227class V6_veqw_xor_enc : Enc_COPROC_VX_cmp<0b1001001100010>; 228class V6_vgtb_xor_enc : Enc_COPROC_VX_cmp<0b1001001100100>; 229class V6_vgth_xor_enc : Enc_COPROC_VX_cmp<0b1001001100101>; 230class V6_vgtw_xor_enc : Enc_COPROC_VX_cmp<0b1001001100110>; 231class V6_vgtub_xor_enc : Enc_COPROC_VX_cmp<0b1001001101000>; 232class V6_vgtuh_xor_enc : Enc_COPROC_VX_cmp<0b1001001101001>; 233class V6_vgtuw_xor_enc : Enc_COPROC_VX_cmp<0b1001001101010>; 234class V6_veqb_enc : Enc_COPROC_VX_cmp<0b1111000000000>; 235class V6_veqh_enc : Enc_COPROC_VX_cmp<0b1111000000001>; 236class V6_veqw_enc : Enc_COPROC_VX_cmp<0b1111000000010>; 237class V6_vgtb_enc : Enc_COPROC_VX_cmp<0b1111000000100>; 238class V6_vgth_enc : Enc_COPROC_VX_cmp<0b1111000000101>; 239class V6_vgtw_enc : Enc_COPROC_VX_cmp<0b1111000000110>; 240class V6_vgtub_enc : Enc_COPROC_VX_cmp<0b1111000001000>; 241class V6_vgtuh_enc : Enc_COPROC_VX_cmp<0b1111000001001>; 242class V6_vgtuw_enc : Enc_COPROC_VX_cmp<0b1111000001010>; 243 244class Enc_COPROC_VX_p2op<bits<5> opc> : OpcodeHexagon { 245 bits<2> src1; 246 bits<5> dst; 247 bits<5> src2; 248 249 let Inst{31-16} = { 0b00011110, src1{1-0}, 0b0000, opc{4-3} }; 250 let Inst{13-0} = { 1, src2{4-0}, opc{2-0}, dst{4-0} }; 251} 252 253class V6_vaddbq_enc : Enc_COPROC_VX_p2op<0b01000>; 254class V6_vaddhq_enc : Enc_COPROC_VX_p2op<0b01001>; 255class V6_vaddwq_enc : Enc_COPROC_VX_p2op<0b01010>; 256class V6_vaddbnq_enc : Enc_COPROC_VX_p2op<0b01011>; 257class V6_vaddhnq_enc : Enc_COPROC_VX_p2op<0b01100>; 258class V6_vaddwnq_enc : Enc_COPROC_VX_p2op<0b01101>; 259class V6_vsubbq_enc : Enc_COPROC_VX_p2op<0b01110>; 260class V6_vsubhq_enc : Enc_COPROC_VX_p2op<0b01111>; 261class V6_vsubwq_enc : Enc_COPROC_VX_p2op<0b10000>; 262class V6_vsubbnq_enc : Enc_COPROC_VX_p2op<0b10001>; 263class V6_vsubhnq_enc : Enc_COPROC_VX_p2op<0b10010>; 264class V6_vsubwnq_enc : Enc_COPROC_VX_p2op<0b10011>; 265 266class Enc_COPROC_VX_2op<bits<6> opc> : OpcodeHexagon { 267 bits<5> dst; 268 bits<5> src1; 269 270 let Inst{31-16} = { 0b00011110000000, opc{5-4} }; 271 let Inst{13-0} = { opc{3}, src1{4-0}, opc{2-0}, dst{4-0} }; 272} 273 274class V6_vabsh_enc : Enc_COPROC_VX_2op<0b000000>; 275class V6_vabsh_sat_enc : Enc_COPROC_VX_2op<0b000001>; 276class V6_vabsw_enc : Enc_COPROC_VX_2op<0b000010>; 277class V6_vabsw_sat_enc : Enc_COPROC_VX_2op<0b000011>; 278class V6_vnot_enc : Enc_COPROC_VX_2op<0b000100>; 279class V6_vdealh_enc : Enc_COPROC_VX_2op<0b000110>; 280class V6_vdealb_enc : Enc_COPROC_VX_2op<0b000111>; 281class V6_vunpackob_enc : Enc_COPROC_VX_2op<0b001000>; 282class V6_vunpackoh_enc : Enc_COPROC_VX_2op<0b001001>; 283class V6_vunpackub_enc : Enc_COPROC_VX_2op<0b010000>; 284class V6_vunpackuh_enc : Enc_COPROC_VX_2op<0b010001>; 285class V6_vunpackb_enc : Enc_COPROC_VX_2op<0b010010>; 286class V6_vunpackh_enc : Enc_COPROC_VX_2op<0b010011>; 287class V6_vshuffh_enc : Enc_COPROC_VX_2op<0b010111>; 288class V6_vshuffb_enc : Enc_COPROC_VX_2op<0b100000>; 289class V6_vzb_enc : Enc_COPROC_VX_2op<0b100001>; 290class V6_vzh_enc : Enc_COPROC_VX_2op<0b100010>; 291class V6_vsb_enc : Enc_COPROC_VX_2op<0b100011>; 292class V6_vsh_enc : Enc_COPROC_VX_2op<0b100100>; 293class V6_vcl0w_enc : Enc_COPROC_VX_2op<0b100101>; 294class V6_vpopcounth_enc : Enc_COPROC_VX_2op<0b100110>; 295class V6_vcl0h_enc : Enc_COPROC_VX_2op<0b100111>; 296class V6_vnormamtw_enc : Enc_COPROC_VX_2op<0b110100>; 297class V6_vnormamth_enc : Enc_COPROC_VX_2op<0b110101>; 298class V6_vassign_enc : Enc_COPROC_VX_2op<0b111111>; 299 300class Enc_COPROC_VMEM_vL32_b_ai<bits<4> opc> : OpcodeHexagon { 301 bits<5> dst; 302 bits<5> src1; 303 bits<10> src2; 304 bits<4> src2_vector; 305 306 let src2_vector = src2{9-6}; 307 let Inst{31-16} = { 0b001010000, opc{3}, 0, src1{4-0} }; 308 let Inst{13-0} = { src2_vector{3}, 0b00, src2_vector{2-0}, opc{2-0}, dst{4-0} }; 309} 310 311class V6_vL32b_ai_enc : Enc_COPROC_VMEM_vL32_b_ai<0b0000>; 312class V6_vL32b_cur_ai_enc : Enc_COPROC_VMEM_vL32_b_ai<0b0001>; 313class V6_vL32b_tmp_ai_enc : Enc_COPROC_VMEM_vL32_b_ai<0b0010>; 314class V6_vL32Ub_ai_enc : Enc_COPROC_VMEM_vL32_b_ai<0b0111>; 315class V6_vL32b_nt_ai_enc : Enc_COPROC_VMEM_vL32_b_ai<0b1000>; 316class V6_vL32b_nt_cur_ai_enc : Enc_COPROC_VMEM_vL32_b_ai<0b1001>; 317class V6_vL32b_nt_tmp_ai_enc : Enc_COPROC_VMEM_vL32_b_ai<0b1010>; 318 319class Enc_COPROC_VMEM_vL32_b_ai_128B<bits<4> opc> : OpcodeHexagon { 320 bits<5> dst; 321 bits<5> src1; 322 bits<11> src2; 323 bits<4> src2_vector; 324 325 let src2_vector = src2{10-7}; 326 let Inst{31-16} = { 0b001010000, opc{3}, 0, src1{4-0} }; 327 let Inst{13-0} = { src2_vector{3}, 0b00, src2_vector{2-0}, opc{2-0}, dst{4-0} }; 328} 329 330class V6_vL32b_ai_128B_enc : Enc_COPROC_VMEM_vL32_b_ai_128B<0b0000>; 331class V6_vL32b_cur_ai_128B_enc : Enc_COPROC_VMEM_vL32_b_ai_128B<0b0001>; 332class V6_vL32b_tmp_ai_128B_enc : Enc_COPROC_VMEM_vL32_b_ai_128B<0b0010>; 333class V6_vL32Ub_ai_128B_enc : Enc_COPROC_VMEM_vL32_b_ai_128B<0b0111>; 334class V6_vL32b_nt_ai_128B_enc : Enc_COPROC_VMEM_vL32_b_ai_128B<0b1000>; 335class V6_vL32b_nt_cur_ai_128B_enc : Enc_COPROC_VMEM_vL32_b_ai_128B<0b1001>; 336class V6_vL32b_nt_tmp_ai_128B_enc : Enc_COPROC_VMEM_vL32_b_ai_128B<0b1010>; 337 338class Enc_COPROC_VMEM_vS32_b_ai_64B<bits<4> opc> : OpcodeHexagon { 339 bits<5> src1; 340 bits<10> src2; 341 bits<4> src2_vector; 342 bits<5> src3; 343 344 let src2_vector = src2{9-6}; 345 let Inst{31-16} = { 0b001010000, opc{3}, 1, src1{4-0} }; 346 let Inst{13-0} = { src2_vector{3}, 0b00, src2_vector{2-0}, opc{2-0}, src3{4-0} }; 347} 348 349class Enc_COPROC_VMEM_vS32_b_ai_128B<bits<4> opc> : OpcodeHexagon { 350 bits<5> src1; 351 bits<11> src2; 352 bits<4> src2_vector; 353 bits<5> src3; 354 355 let src2_vector = src2{10-7}; 356 let Inst{31-16} = { 0b001010000, opc{3}, 1, src1{4-0} }; 357 let Inst{13-0} = { src2_vector{3}, 0b00, src2_vector{2-0}, opc{2-0}, src3{4-0} }; 358} 359 360class V6_vS32b_ai_enc : Enc_COPROC_VMEM_vS32_b_ai_64B<0b0000>; 361class V6_vS32Ub_ai_enc : Enc_COPROC_VMEM_vS32_b_ai_64B<0b0111>; 362class V6_vS32b_nt_ai_enc : Enc_COPROC_VMEM_vS32_b_ai_64B<0b1000>; 363 364class V6_vS32b_ai_128B_enc : Enc_COPROC_VMEM_vS32_b_ai_128B<0b0000>; 365class V6_vS32Ub_ai_128B_enc : Enc_COPROC_VMEM_vS32_b_ai_128B<0b0111>; 366class V6_vS32b_nt_ai_128B_enc : Enc_COPROC_VMEM_vS32_b_ai_128B<0b1000>; 367 368class Enc_COPROC_VMEM_vS32b_n_ew_ai_64B<bits<1> opc> : OpcodeHexagon { 369 bits<5> src1; 370 bits<10> src2; 371 bits<4> src2_vector; 372 bits<3> src3; 373 374 let src2_vector = src2{9-6}; 375 let Inst{31-16} = { 0b001010000, opc{0}, 1, src1{4-0} }; 376 let Inst{13-0} = { src2_vector{3}, 0b00, src2_vector{2-0}, 0b00100, src3{2-0} }; 377} 378 379class V6_vS32b_new_ai_enc : Enc_COPROC_VMEM_vS32b_n_ew_ai_64B<0>; 380class V6_vS32b_nt_new_ai_enc : Enc_COPROC_VMEM_vS32b_n_ew_ai_64B<1>; 381 382class Enc_COPROC_VMEM_vS32b_n_ew_ai_128B<bits<1> opc> : OpcodeHexagon { 383 bits<5> src1; 384 bits<11> src2; 385 bits<4> src2_vector; 386 bits<3> src3; 387 388 let src2_vector = src2{10-7}; 389 let Inst{31-16} = { 0b001010000, opc{0}, 1, src1{4-0} }; 390 let Inst{13-0} = { src2_vector{3}, 0b00, src2_vector{2-0}, 0b00100, src3{2-0} }; 391} 392 393class V6_vS32b_new_ai_128B_enc : Enc_COPROC_VMEM_vS32b_n_ew_ai_128B<0>; 394class V6_vS32b_nt_new_ai_128B_enc : Enc_COPROC_VMEM_vS32b_n_ew_ai_128B<1>; 395 396class Enc_COPROC_VMEM_vS32_b_pred_ai<bits<5> opc> : OpcodeHexagon { 397 bits<2> src1; 398 bits<5> src2; 399 bits<10> src3; 400 bits<4> src3_vector; 401 bits<5> src4; 402 403 let src3_vector = src3{9-6}; 404 let Inst{31-16} = { 0b001010001, opc{4-3}, src2{4-0} }; 405 let Inst{13-0} = { src3_vector{3}, src1{1-0}, src3_vector{2-0}, opc{2-0}, src4{4-0} }; 406} 407 408class Enc_COPROC_VMEM_vS32_b_pred_ai_128B<bits<5> opc> : OpcodeHexagon { 409 bits<2> src1; 410 bits<5> src2; 411 bits<11> src3; 412 bits<4> src3_vector; 413 bits<5> src4; 414 415 let src3_vector = src3{10-7}; 416 let Inst{31-16} = { 0b001010001, opc{4-3}, src2{4-0} }; 417 let Inst{13-0} = { src3_vector{3}, src1{1-0}, src3_vector{2-0}, opc{2-0}, src4{4-0} }; 418} 419 420class V6_vS32b_qpred_ai_enc : Enc_COPROC_VMEM_vS32_b_pred_ai<0b00000>; 421class V6_vS32b_nqpred_ai_enc : Enc_COPROC_VMEM_vS32_b_pred_ai<0b00001>; 422class V6_vS32b_pred_ai_enc : Enc_COPROC_VMEM_vS32_b_pred_ai<0b01000>; 423class V6_vS32b_npred_ai_enc : Enc_COPROC_VMEM_vS32_b_pred_ai<0b01001>; 424class V6_vS32Ub_pred_ai_enc : Enc_COPROC_VMEM_vS32_b_pred_ai<0b01110>; 425class V6_vS32Ub_npred_ai_enc : Enc_COPROC_VMEM_vS32_b_pred_ai<0b01111>; 426class V6_vS32b_nt_qpred_ai_enc : Enc_COPROC_VMEM_vS32_b_pred_ai<0b10000>; 427class V6_vS32b_nt_nqpred_ai_enc : Enc_COPROC_VMEM_vS32_b_pred_ai<0b10001>; 428class V6_vS32b_nt_pred_ai_enc : Enc_COPROC_VMEM_vS32_b_pred_ai<0b11000>; 429class V6_vS32b_nt_npred_ai_enc : Enc_COPROC_VMEM_vS32_b_pred_ai<0b11001>; 430 431class V6_vS32b_qpred_ai_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_ai_128B<0b00000>; 432class V6_vS32b_nqpred_ai_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_ai_128B<0b00001>; 433class V6_vS32b_pred_ai_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_ai_128B<0b01000>; 434class V6_vS32b_npred_ai_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_ai_128B<0b01001>; 435class V6_vS32Ub_pred_ai_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_ai_128B<0b01110>; 436class V6_vS32Ub_npred_ai_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_ai_128B<0b01111>; 437class V6_vS32b_nt_qpred_ai_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_ai_128B<0b10000>; 438class V6_vS32b_nt_nqpred_ai_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_ai_128B<0b10001>; 439class V6_vS32b_nt_pred_ai_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_ai_128B<0b11000>; 440class V6_vS32b_nt_npred_ai_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_ai_128B<0b11001>; 441 442class Enc_COPROC_VMEM_vS32b_n_ew_pred_ai<bits<4> opc> : OpcodeHexagon { 443 bits<2> src1; 444 bits<5> src2; 445 bits<10> src3; 446 bits<4> src3_vector; 447 bits<3> src4; 448 449 let src3_vector = src3{9-6}; 450 let Inst{31-16} = { 0b001010001, opc{3}, 1, src2{4-0} }; 451 let Inst{13-0} = { src3_vector{3}, src1{1-0}, src3_vector{2-0}, 0b01, opc{2-0}, src4{2-0} }; 452} 453 454class V6_vS32b_new_pred_ai_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_ai<0b0000>; 455class V6_vS32b_new_npred_ai_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_ai<0b0101>; 456class V6_vS32b_nt_new_pred_ai_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_ai<0b1010>; 457class V6_vS32b_nt_new_npred_ai_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_ai<0b1111>; 458 459class Enc_COPROC_VMEM_vS32b_n_ew_pred_ai_128B<bits<4> opc> : OpcodeHexagon { 460 bits<2> src1; 461 bits<5> src2; 462 bits<11> src3; 463 bits<4> src3_vector; 464 bits<3> src4; 465 466 let src3_vector = src3{10-7}; 467 let Inst{31-16} = { 0b001010001, opc{3}, 1, src2{4-0} }; 468 let Inst{13-0} = { src3_vector{3}, src1{1-0}, src3_vector{2-0}, 0b01, opc{2-0}, src4{2-0} }; 469} 470 471class V6_vS32b_new_pred_ai_128B_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_ai_128B<0b0000>; 472class V6_vS32b_new_npred_ai_128B_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_ai_128B<0b0101>; 473class V6_vS32b_nt_new_pred_ai_128B_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_ai_128B<0b1010>; 474class V6_vS32b_nt_new_npred_ai_128B_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_ai_128B<0b1111>; 475 476// TODO: Change script to generate dst, src1, src2 instead of 477// dst, dst2, src1. 478class Enc_COPROC_VMEM_vL32_b_pi<bits<4> opc> : OpcodeHexagon { 479 bits<5> dst; 480 bits<5> src1; 481 bits<9> src2; 482 bits<3> src2_vector; 483 484 let src2_vector = src2{8-6}; 485 let Inst{31-16} = { 0b001010010, opc{3}, 0, src1{4-0} }; 486 let Inst{13-0} = { 0b000, src2_vector{2-0}, opc{2-0}, dst{4-0} }; 487} 488 489class V6_vL32b_pi_enc : Enc_COPROC_VMEM_vL32_b_pi<0b0000>; 490class V6_vL32b_cur_pi_enc : Enc_COPROC_VMEM_vL32_b_pi<0b0001>; 491class V6_vL32b_tmp_pi_enc : Enc_COPROC_VMEM_vL32_b_pi<0b0010>; 492class V6_vL32Ub_pi_enc : Enc_COPROC_VMEM_vL32_b_pi<0b0111>; 493class V6_vL32b_nt_pi_enc : Enc_COPROC_VMEM_vL32_b_pi<0b1000>; 494class V6_vL32b_nt_cur_pi_enc : Enc_COPROC_VMEM_vL32_b_pi<0b1001>; 495class V6_vL32b_nt_tmp_pi_enc : Enc_COPROC_VMEM_vL32_b_pi<0b1010>; 496 497class Enc_COPROC_VMEM_vL32_b_pi_128B<bits<4> opc> : OpcodeHexagon { 498 bits<5> dst; 499 bits<5> src1; 500 bits<10> src2; 501 bits<3> src2_vector; 502 503 let src2_vector = src2{9-7}; 504 let Inst{31-16} = { 0b001010010, opc{3}, 0, src1{4-0} }; 505 let Inst{13-0} = { 0b000, src2_vector{2-0}, opc{2-0}, dst{4-0} }; 506} 507 508class V6_vL32b_pi_128B_enc : Enc_COPROC_VMEM_vL32_b_pi_128B<0b0000>; 509class V6_vL32b_cur_pi_128B_enc : Enc_COPROC_VMEM_vL32_b_pi_128B<0b0001>; 510class V6_vL32b_tmp_pi_128B_enc : Enc_COPROC_VMEM_vL32_b_pi_128B<0b0010>; 511class V6_vL32Ub_pi_128B_enc : Enc_COPROC_VMEM_vL32_b_pi_128B<0b0111>; 512class V6_vL32b_nt_pi_128B_enc : Enc_COPROC_VMEM_vL32_b_pi_128B<0b1000>; 513class V6_vL32b_nt_cur_pi_128B_enc : Enc_COPROC_VMEM_vL32_b_pi_128B<0b1001>; 514class V6_vL32b_nt_tmp_pi_128B_enc : Enc_COPROC_VMEM_vL32_b_pi_128B<0b1010>; 515 516 517// TODO: Change script to generate src1, src2 and src3 instead of 518// dst, src1, src2. 519class Enc_COPROC_VMEM_vS32_b_pi<bits<4> opc> : OpcodeHexagon { 520 bits<5> src1; 521 bits<9> src2; 522 bits<3> src2_vector; 523 bits<5> src3; 524 525 let src2_vector = src2{8-6}; 526 let Inst{31-16} = { 0b001010010, opc{3}, 1, src1{4-0} }; 527 let Inst{10-0} = {src2_vector{2-0}, opc{2-0}, src3{4-0} }; 528} 529 530class V6_vS32b_pi_enc : Enc_COPROC_VMEM_vS32_b_pi<0b0000>; 531class V6_vS32Ub_pi_enc : Enc_COPROC_VMEM_vS32_b_pi<0b0111>; 532class V6_vS32b_nt_pi_enc : Enc_COPROC_VMEM_vS32_b_pi<0b1000>; 533 534class Enc_COPROC_VMEM_vS32_b_pi_128B<bits<4> opc> : OpcodeHexagon { 535 bits<5> src1; 536 bits<10> src2; 537 bits<3> src2_vector; 538 bits<5> src3; 539 540 let src2_vector = src2{9-7}; 541 let Inst{31-16} = { 0b001010010, opc{3}, 1, src1{4-0} }; 542 let Inst{10-0} = {src2_vector{2-0}, opc{2-0}, src3{4-0} }; 543} 544 545class V6_vS32b_pi_128B_enc : Enc_COPROC_VMEM_vS32_b_pi_128B<0b0000>; 546class V6_vS32Ub_pi_128B_enc : Enc_COPROC_VMEM_vS32_b_pi_128B<0b0111>; 547class V6_vS32b_nt_pi_128B_enc : Enc_COPROC_VMEM_vS32_b_pi_128B<0b1000>; 548 549// TODO: Change script to generate src1, src2 and src3 instead of 550// dst, src1, src2. 551class Enc_COPROC_VMEM_vS32b_n_ew_pi<bits<1> opc> : OpcodeHexagon { 552 bits<5> src1; 553 bits<9> src2; 554 bits<3> src2_vector; 555 bits<3> src3; 556 557 let src2_vector = src2{8-6}; 558 let Inst{31-16} = { 0b001010010, opc{0}, 1, src1{4-0} }; 559 let Inst{13-0} = { 0b000, src2_vector{2-0}, 0b00100, src3{2-0} }; 560} 561 562class V6_vS32b_new_pi_enc : Enc_COPROC_VMEM_vS32b_n_ew_pi<0>; 563class V6_vS32b_nt_new_pi_enc : Enc_COPROC_VMEM_vS32b_n_ew_pi<1>; 564 565class Enc_COPROC_VMEM_vS32b_n_ew_pi_128B<bits<1> opc> : OpcodeHexagon { 566 bits<5> src1; 567 bits<10> src2; 568 bits<3> src2_vector; 569 bits<3> src3; 570 571 let src2_vector = src2{9-7}; 572 let Inst{31-16} = { 0b001010010, opc{0}, 1, src1{4-0} }; 573 let Inst{13-0} = { 0b000, src2_vector{2-0}, 0b00100, src3{2-0} }; 574} 575 576class V6_vS32b_new_pi_128B_enc : Enc_COPROC_VMEM_vS32b_n_ew_pi_128B<0>; 577class V6_vS32b_nt_new_pi_128B_enc : Enc_COPROC_VMEM_vS32b_n_ew_pi_128B<1>; 578 579// TODO: Change script to generate src1, src2,src3 and src4 instead of 580// dst, src1, src2, src3. 581class Enc_COPROC_VMEM_vS32_b_pred_pi<bits<5> opc> : OpcodeHexagon { 582 bits<2> src1; 583 bits<5> src2; 584 bits<9> src3; 585 bits<3> src3_vector; 586 bits<5> src4; 587 588 let src3_vector = src3{8-6}; 589 let Inst{31-16} = { 0b001010011, opc{4-3}, src2{4-0} }; 590 let Inst{13-0} = { 0, src1{1-0}, src3_vector{2-0}, opc{2-0}, src4{4-0} }; 591} 592 593class V6_vS32b_qpred_pi_enc : Enc_COPROC_VMEM_vS32_b_pred_pi<0b00000>; 594class V6_vS32b_nqpred_pi_enc : Enc_COPROC_VMEM_vS32_b_pred_pi<0b00001>; 595class V6_vS32b_pred_pi_enc : Enc_COPROC_VMEM_vS32_b_pred_pi<0b01000>; 596class V6_vS32b_npred_pi_enc : Enc_COPROC_VMEM_vS32_b_pred_pi<0b01001>; 597class V6_vS32Ub_pred_pi_enc : Enc_COPROC_VMEM_vS32_b_pred_pi<0b01110>; 598class V6_vS32Ub_npred_pi_enc : Enc_COPROC_VMEM_vS32_b_pred_pi<0b01111>; 599class V6_vS32b_nt_qpred_pi_enc : Enc_COPROC_VMEM_vS32_b_pred_pi<0b10000>; 600class V6_vS32b_nt_nqpred_pi_enc : Enc_COPROC_VMEM_vS32_b_pred_pi<0b10001>; 601class V6_vS32b_nt_pred_pi_enc : Enc_COPROC_VMEM_vS32_b_pred_pi<0b11000>; 602class V6_vS32b_nt_npred_pi_enc : Enc_COPROC_VMEM_vS32_b_pred_pi<0b11001>; 603 604// TODO: Change script to generate src1, src2,src3 and src4 instead of 605// dst, src1, src2, src3. 606class Enc_COPROC_VMEM_vS32_b_pred_pi_128B<bits<5> opc> : OpcodeHexagon { 607 bits<2> src1; 608 bits<5> src2; 609 bits<10> src3; 610 bits<3> src3_vector; 611 bits<5> src4; 612 613 let src3_vector = src3{9-7}; 614 let Inst{31-16} = { 0b001010011, opc{4-3}, src2{4-0} }; 615 let Inst{13-0} = { 0, src1{1-0}, src3_vector{2-0}, opc{2-0}, src4{4-0} }; 616} 617 618class V6_vS32b_qpred_pi_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_pi_128B<0b00000>; 619class V6_vS32b_nqpred_pi_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_pi_128B<0b00001>; 620class V6_vS32b_pred_pi_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_pi_128B<0b01000>; 621class V6_vS32b_npred_pi_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_pi_128B<0b01001>; 622class V6_vS32Ub_pred_pi_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_pi_128B<0b01110>; 623class V6_vS32Ub_npred_pi_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_pi_128B<0b01111>; 624class V6_vS32b_nt_qpred_pi_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_pi_128B<0b10000>; 625class V6_vS32b_nt_nqpred_pi_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_pi_128B<0b10001>; 626class V6_vS32b_nt_pred_pi_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_pi_128B<0b11000>; 627class V6_vS32b_nt_npred_pi_128B_enc : Enc_COPROC_VMEM_vS32_b_pred_pi_128B<0b11001>; 628 629class Enc_COPROC_VMEM_vS32b_n_ew_pred_pi<bits<4> opc> : OpcodeHexagon { 630 bits<2> src1; 631 bits<5> src2; 632 bits<9> src3; 633 bits<3> src3_vector; 634 bits<3> src4; 635 636 let src3_vector = src3{8-6}; 637 let Inst{31-16} = { 0b001010011, opc{3}, 1, src2{4-0} }; 638 let Inst{13-0} = { 0, src1{1-0}, src3_vector{2-0}, 0b01, opc{2-0}, src4{2-0} }; 639} 640 641class V6_vS32b_new_pred_pi_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_pi<0b0000>; 642class V6_vS32b_new_npred_pi_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_pi<0b0101>; 643class V6_vS32b_nt_new_pred_pi_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_pi<0b1010>; 644class V6_vS32b_nt_new_npred_pi_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_pi<0b1111>; 645 646class Enc_COPROC_VMEM_vS32b_n_ew_pred_pi_128B<bits<4> opc> : OpcodeHexagon { 647 bits<2> src1; 648 bits<5> src2; 649 bits<10> src3; 650 bits<3> src3_vector; 651 bits<3> src4; 652 653 let src3_vector = src3{9-7}; 654 let Inst{31-16} = { 0b001010011, opc{3}, 1, src2{4-0} }; 655 let Inst{13-0} = { 0, src1{1-0}, src3_vector{2-0}, 0b01, opc{2-0}, src4{2-0} }; 656} 657 658class V6_vS32b_new_pred_pi_128B_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_pi_128B<0b0000>; 659class V6_vS32b_new_npred_pi_128B_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_pi_128B<0b0101>; 660class V6_vS32b_nt_new_pred_pi_128B_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_pi_128B<0b1010>; 661class V6_vS32b_nt_new_npred_pi_128B_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_pi_128B<0b1111>; 662 663class Enc_LD_load_m<bits<13> opc> : OpcodeHexagon { 664 bits<5> dst; 665 bits<5> src1; 666 bits<1> src2; 667 668 let Inst{31-16} = { opc{12}, 0, opc{11-10}, 1, opc{9-4}, src1{4-0} }; 669 let Inst{13-0} = { src2{0}, 0b000, opc{3}, 0, opc{2-0}, dst{4-0} }; 670} 671 672class V6_vL32b_ppu_enc : Enc_LD_load_m<0b0100110000000>; 673class V6_vL32b_cur_ppu_enc : Enc_LD_load_m<0b0100110000001>; 674class V6_vL32b_tmp_ppu_enc : Enc_LD_load_m<0b0100110000010>; 675class V6_vL32Ub_ppu_enc : Enc_LD_load_m<0b0100110000111>; 676class V6_vL32b_nt_ppu_enc : Enc_LD_load_m<0b0100110100000>; 677class V6_vL32b_nt_cur_ppu_enc : Enc_LD_load_m<0b0100110100001>; 678class V6_vL32b_nt_tmp_ppu_enc : Enc_LD_load_m<0b0100110100010>; 679 680class Enc_COPROC_VMEM_vS32_b_ppu<bits<4> opc> : OpcodeHexagon { 681 bits<5> src1; 682 bits<1> src2; 683 bits<5> src3; 684 685 let Inst{31-16} = { 0b001010110, opc{3}, 1, src1{4-0} }; 686 let Inst{13-0} = { src2{0}, 0b00000, opc{2-0}, src3{4-0} }; 687} 688 689class V6_vS32b_ppu_enc : Enc_COPROC_VMEM_vS32_b_ppu<0b0000>; 690class V6_vS32Ub_ppu_enc : Enc_COPROC_VMEM_vS32_b_ppu<0b0111>; 691class V6_vS32b_nt_ppu_enc : Enc_COPROC_VMEM_vS32_b_ppu<0b1000>; 692 693class Enc_COPROC_VMEM_vS32b_new_ppu<bits<1> opc> : OpcodeHexagon { 694 bits<5> src1; 695 bits<1> src2; 696 bits<3> src3; 697 698 let Inst{31-16} = { 0b001010110, opc{0}, 1, src1{4-0} }; 699 let Inst{13-0} = { src2{0}, 0b0000000100, src3{2-0} }; 700} 701 702class V6_vS32b_new_ppu_enc : Enc_COPROC_VMEM_vS32b_new_ppu<0>; 703class V6_vS32b_nt_new_ppu_enc : Enc_COPROC_VMEM_vS32b_new_ppu<1>; 704 705class Enc_COPROC_VMEM_vS32_b_pred_ppu<bits<5> opc> : OpcodeHexagon { 706 bits<2> src1; 707 bits<5> src2; 708 bits<1> src3; 709 bits<5> src4; 710 711 let Inst{31-16} = { 0b001010111, opc{4-3}, src2{4-0} }; 712 let Inst{13-0} = { src3{0}, src1{1-0}, 0b000, opc{2-0}, src4{4-0} }; 713} 714 715class V6_vS32b_qpred_ppu_enc : Enc_COPROC_VMEM_vS32_b_pred_ppu<0b00000>; 716class V6_vS32b_nqpred_ppu_enc : Enc_COPROC_VMEM_vS32_b_pred_ppu<0b00001>; 717class V6_vS32b_pred_ppu_enc : Enc_COPROC_VMEM_vS32_b_pred_ppu<0b01000>; 718class V6_vS32b_npred_ppu_enc : Enc_COPROC_VMEM_vS32_b_pred_ppu<0b01001>; 719class V6_vS32Ub_pred_ppu_enc : Enc_COPROC_VMEM_vS32_b_pred_ppu<0b01110>; 720class V6_vS32Ub_npred_ppu_enc : Enc_COPROC_VMEM_vS32_b_pred_ppu<0b01111>; 721class V6_vS32b_nt_qpred_ppu_enc : Enc_COPROC_VMEM_vS32_b_pred_ppu<0b10000>; 722class V6_vS32b_nt_nqpred_ppu_enc : Enc_COPROC_VMEM_vS32_b_pred_ppu<0b10001>; 723class V6_vS32b_nt_pred_ppu_enc : Enc_COPROC_VMEM_vS32_b_pred_ppu<0b11000>; 724class V6_vS32b_nt_npred_ppu_enc : Enc_COPROC_VMEM_vS32_b_pred_ppu<0b11001>; 725 726class Enc_COPROC_VMEM_vS32b_n_ew_pred_ppu<bits<4> opc> : OpcodeHexagon { 727 bits<2> src1; 728 bits<5> src2; 729 bits<1> src3; 730 bits<3> src4; 731 732 let Inst{31-16} = { 0b001010111, opc{3}, 1, src2{4-0} }; 733 let Inst{13-0} = { src3{0}, src1{1-0}, 0b00001, opc{2-0}, src4{2-0} }; 734} 735 736class V6_vS32b_new_pred_ppu_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_ppu<0b0000>; 737class V6_vS32b_new_npred_ppu_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_ppu<0b0101>; 738class V6_vS32b_nt_new_pred_ppu_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_ppu<0b1010>; 739class V6_vS32b_nt_new_npred_ppu_enc : Enc_COPROC_VMEM_vS32b_n_ew_pred_ppu<0b1111>; 740 741 742class Enc_COPROC_VX_4op_i<bits<5> opc> : OpcodeHexagon { 743 bits<5> dst; 744 bits<5> src1; 745 bits<5> src2; 746 bits<1> src3; 747 748 let Inst{31-16} = { 0b00011001, opc{4-2}, src2{4-0} }; 749 let Inst{13-0} = { opc{1}, src1{4-0}, 1, opc{0}, src3{0}, dst{4-0} }; 750} 751 752class V6_vrmpybusi_enc : Enc_COPROC_VX_4op_i<0b01000>; 753class V6_vrsadubi_enc : Enc_COPROC_VX_4op_i<0b01001>; 754class V6_vrmpybusi_acc_enc : Enc_COPROC_VX_4op_i<0b01010>; 755class V6_vrsadubi_acc_enc : Enc_COPROC_VX_4op_i<0b01011>; 756class V6_vrmpyubi_acc_enc : Enc_COPROC_VX_4op_i<0b01111>; 757class V6_vrmpyubi_enc : Enc_COPROC_VX_4op_i<0b10101>; 758 759class Enc_COPROC_VX_vandqrt<bits<5> opc> : OpcodeHexagon { 760 bits<5> dst; 761 bits<2> src1; 762 bits<5> src2; 763 764 let Inst{31-16} = { 0b00011001, opc{4-3}, 1, src2{4-0} }; 765 let Inst{13-0} = { opc{2}, 0b000, src1{1-0}, opc{1-0}, 1, dst{4-0} }; 766} 767 768class V6_vandqrt_acc_enc : Enc_COPROC_VX_vandqrt<0b01101>; 769class V6_vandqrt_enc : Enc_COPROC_VX_vandqrt<0b10010>; 770 771class Enc_COPROC_VX_cards<bits<2> opc> : OpcodeHexagon { 772 bits<5> src1; 773 bits<5> src2; 774 bits<5> src3; 775 776 let Inst{31-16} = { 0b00011001111, src3{4-0} }; 777 let Inst{13-0} = { 1, src1{4-0}, 0, opc{1-0}, src2{4-0} }; 778} 779 780class V6_vshuff_enc : Enc_COPROC_VX_cards<0b01>; 781class V6_vdeal_enc : Enc_COPROC_VX_cards<0b10>; 782 783 784class Enc_COPROC_VX_v_cmov<bits<1> opc> : OpcodeHexagon { 785 bits<2> src1; 786 bits<5> dst; 787 bits<5> src2; 788 789 let Inst{31-16} = { 0b0001101000, opc{0}, 0b00000 }; 790 let Inst{13-0} = { 0, src2{4-0}, 0, src1{1-0}, dst{4-0} }; 791} 792 793class V6_vcmov_enc : Enc_COPROC_VX_v_cmov<0>; 794class V6_vncmov_enc : Enc_COPROC_VX_v_cmov<1>; 795 796class Enc_X_p3op<bits<8> opc> : OpcodeHexagon { 797 bits<2> src1; 798 bits<5> dst; 799 bits<5> src2; 800 bits<5> src3; 801 802 let Inst{31-16} = { opc{7-5}, 0b1101, opc{4}, 0, opc{3-2}, src3{4-0} }; 803 let Inst{13-0} = { opc{1}, src2{4-0}, opc{0}, src1{1-0}, dst{4-0} }; 804} 805 806class V6_vnccombine_enc : Enc_X_p3op<0b00001000>; 807class V6_vccombine_enc : Enc_X_p3op<0b00001100>; 808 809class Enc_COPROC_VX_4op_r<bits<4> opc> : OpcodeHexagon { 810 bits<5> dst; 811 bits<5> src1; 812 bits<5> src2; 813 bits<3> src3; 814 815 let Inst{31-16} = { 0b00011011, src2{4-0}, src3{2-0} }; 816 let Inst{13-0} = { opc{3}, src1{4-0}, opc{2-0}, dst{4-0} }; 817} 818 819class V6_valignb_enc : Enc_COPROC_VX_4op_r<0b0000>; 820class V6_vlalignb_enc : Enc_COPROC_VX_4op_r<0b0001>; 821class V6_vasrwh_enc : Enc_COPROC_VX_4op_r<0b0010>; 822class V6_vasrwhsat_enc : Enc_COPROC_VX_4op_r<0b0011>; 823class V6_vasrwhrndsat_enc : Enc_COPROC_VX_4op_r<0b0100>; 824class V6_vasrwuhsat_enc : Enc_COPROC_VX_4op_r<0b0101>; 825class V6_vasrhubsat_enc : Enc_COPROC_VX_4op_r<0b0110>; 826class V6_vasrhubrndsat_enc : Enc_COPROC_VX_4op_r<0b0111>; 827class V6_vasrhbrndsat_enc : Enc_COPROC_VX_4op_r<0b1000>; 828class V6_vlutvvb_enc : Enc_COPROC_VX_4op_r<0b1001>; 829class V6_vshuffvdd_enc : Enc_COPROC_VX_4op_r<0b1011>; 830class V6_vdealvdd_enc : Enc_COPROC_VX_4op_r<0b1100>; 831class V6_vlutvvb_oracc_enc : Enc_COPROC_VX_4op_r<0b1101>; 832class V6_vlutvwh_enc : Enc_COPROC_VX_4op_r<0b1110>; 833class V6_vlutvwh_oracc_enc : Enc_COPROC_VX_4op_r<0b1111>; 834 835class Enc_S_3op_valign_i<bits<9> opc> : OpcodeHexagon { 836 bits<5> dst; 837 bits<5> src1; 838 bits<5> src2; 839 bits<3> src3; 840 841 let Inst{31-16} = { opc{8-7}, 0, opc{6-3}, 0b00, opc{2-1}, src2{4-0} }; 842 let Inst{13-0} = { opc{0}, src1{4-0}, src3{2-0}, dst{4-0} }; 843} 844 845class V6_vlutb_enc : Enc_S_3op_valign_i<0b001100000>; 846class V6_vlutb_dv_enc : Enc_S_3op_valign_i<0b001100010>; 847class V6_vlutb_acc_enc : Enc_S_3op_valign_i<0b001100100>; 848class V6_vlutb_dv_acc_enc : Enc_S_3op_valign_i<0b001100110>; 849class V6_valignbi_enc : Enc_S_3op_valign_i<0b001111011>; 850class V6_vlalignbi_enc : Enc_S_3op_valign_i<0b001111111>; 851class S2_valignib_enc : Enc_S_3op_valign_i<0b110000000>; 852class S2_addasl_rrri_enc : Enc_S_3op_valign_i<0b110010000>; 853 854class Enc_COPROC_VX_3op_q<bits<3> opc> : OpcodeHexagon { 855 bits<2> dst; 856 bits<2> src1; 857 bits<2> src2; 858 859 let Inst{31-16} = { 0b00011110, src2{1-0}, 0b000011 }; 860 let Inst{13-0} = { 0b0000, src1{1-0}, 0b000, opc{2-0}, dst{1-0} }; 861} 862 863class V6_pred_and_enc : Enc_COPROC_VX_3op_q<0b000>; 864class V6_pred_or_enc : Enc_COPROC_VX_3op_q<0b001>; 865class V6_pred_xor_enc : Enc_COPROC_VX_3op_q<0b011>; 866class V6_pred_or_n_enc : Enc_COPROC_VX_3op_q<0b100>; 867class V6_pred_and_n_enc : Enc_COPROC_VX_3op_q<0b101>; 868 869class V6_pred_not_enc : OpcodeHexagon { 870 bits<2> dst; 871 bits<2> src1; 872 873 let Inst{31-16} = { 0b0001111000000011 }; 874 let Inst{13-0} = { 0b0000, src1{1-0}, 0b000010, dst{1-0} }; 875} 876 877class Enc_COPROC_VX_4op_q<bits<1> opc> : OpcodeHexagon { 878 bits<5> dst; 879 bits<2> src1; 880 bits<5> src2; 881 bits<5> src3; 882 883 let Inst{31-16} = { 0b000111101, opc{0}, 1, src3{4-0} }; 884 let Inst{13-0} = { 1, src2{4-0}, 0, src1{1-0}, dst{4-0} }; 885} 886 887class V6_vswap_enc : Enc_COPROC_VX_4op_q<0>; 888class V6_vmux_enc : Enc_COPROC_VX_4op_q<1>; 889 890class Enc_X_2op<bits<16> opc> : OpcodeHexagon { 891 bits<5> dst; 892 bits<5> src1; 893 894 let Inst{31-16} = { opc{15-5}, src1{4-0} }; 895 let Inst{13-0} = { opc{4-3}, 0b0000, opc{2-0}, dst{4-0} }; 896} 897 898class V6_lvsplatw_enc : Enc_X_2op<0b0001100110100001>; 899class V6_vinsertwr_enc : Enc_X_2op<0b0001100110110001>; 900class S6_vsplatrbp_enc : Enc_X_2op<0b1000010001000100>; 901 902 903class Enc_CR_2op_r<bits<12> opc> : OpcodeHexagon { 904 bits<2> dst; 905 bits<5> src1; 906 907 let Inst{31-16} = { opc{11}, 0, opc{10-7}, 0, opc{6-3}, src1{4-0} }; 908 let Inst{13-0} = { opc{2}, 0b000000, opc{1}, 0b000, opc{0}, dst{1-0} }; 909} 910 911class V6_pred_scalar2_enc : Enc_CR_2op_r<0b001101101011>; 912class Y5_l2locka_enc : Enc_CR_2op_r<0b110000111100>; 913 914class Enc_S_3op_i6<bits<9> opc> : OpcodeHexagon { 915 bits<5> dst; 916 bits<5> src1; 917 bits<6> src2; 918 919 let Inst{31-16} = { 0b1000, opc{8-6}, 0, opc{5-3}, src1{4-0} }; 920 let Inst{13-0} = { src2{5-0}, opc{2-0}, dst{4-0} }; 921} 922 923class S6_rol_i_p_enc : Enc_S_3op_i6<0b000000011>; 924class S6_rol_i_p_nac_enc : Enc_S_3op_i6<0b001000011>; 925class S6_rol_i_p_acc_enc : Enc_S_3op_i6<0b001000111>; 926class S6_rol_i_p_and_enc : Enc_S_3op_i6<0b001010011>; 927class S6_rol_i_p_or_enc : Enc_S_3op_i6<0b001010111>; 928class S6_rol_i_p_xacc_enc : Enc_S_3op_i6<0b001100011>; 929 930class Enc_X_3op_r<bits<15> opc> : OpcodeHexagon { 931 bits<5> dst; 932 bits<5> src1; 933 bits<5> src2; 934 935 let Inst{31-16} = { opc{14-4}, src1{4-0} }; 936 let Inst{13-0} = { opc{3}, src2{4-0}, opc{2-0}, dst{4-0} }; 937} 938 939class S6_rol_i_r_enc : Enc_X_3op_r<0b100011000000011>; 940class S6_rol_i_r_nac_enc : Enc_X_3op_r<0b100011100000011>; 941class S6_rol_i_r_acc_enc : Enc_X_3op_r<0b100011100000111>; 942class S6_rol_i_r_and_enc : Enc_X_3op_r<0b100011100100011>; 943class S6_rol_i_r_or_enc : Enc_X_3op_r<0b100011100100111>; 944class S6_rol_i_r_xacc_enc : Enc_X_3op_r<0b100011101000011>; 945class S6_vtrunehb_ppp_enc : Enc_X_3op_r<0b110000011000011>; 946class S6_vtrunohb_ppp_enc : Enc_X_3op_r<0b110000011000101>; 947 948class Enc_no_operands<bits<25> opc> : OpcodeHexagon { 949 950 let Inst{31-16} = { opc{24-10}, 0 }; 951 let Inst{13-0} = { opc{9-7}, 0b000, opc{6-0}, 0 }; 952} 953 954class Y5_l2gunlock_enc : Enc_no_operands<0b1010100000100000010000000>; 955class Y5_l2gclean_enc : Enc_no_operands<0b1010100000100000100000000>; 956class Y5_l2gcleaninv_enc : Enc_no_operands<0b1010100000100000110000000>; 957class V6_vhist_enc : Enc_no_operands<0b0001111000000001001000000>; 958 959class Enc_J_jumpr<bits<13> opc> : OpcodeHexagon { 960 bits<5> src1; 961 962 let Inst{31-16} = { opc{12-6}, 0, opc{5-3}, src1{4-0} }; 963 let Inst{13-0} = { 0b00, opc{2}, 0b0000, opc{1-0}, 0b00000 }; 964} 965 966class Y5_l2unlocka_enc : Enc_J_jumpr<0b1010011011000>; 967class Y2_l2cleaninvidx_enc : Enc_J_jumpr<0b1010100011000>; 968 969class Enc_ST_l2gclean_pa<bits<2> opc> : OpcodeHexagon { 970 bits<5> src1; 971 972 let Inst{31-16} = { 0b101001101, opc{1-0}, 0b00000 }; 973 let Inst{13-0} = { 0, src1{4-0}, 0b00000000 }; 974} 975 976class Y6_l2gcleanpa_enc : Enc_ST_l2gclean_pa<0b01>; 977class Y6_l2gcleaninvpa_enc : Enc_ST_l2gclean_pa<0b10>; 978 979class A5_ACS_enc : OpcodeHexagon { 980 bits<5> dst1; 981 bits<2> dst2; 982 bits<5> src1; 983 bits<5> src2; 984 985 let Inst{31-16} = { 0b11101010101, src1{4-0} }; 986 let Inst{13-0} = { 0, src2{4-0}, 0, dst2{1-0}, dst1{4-0} }; 987} 988 989class Enc_X_4op_r<bits<8> opc> : OpcodeHexagon { 990 bits<5> dst; 991 bits<5> src1; 992 bits<5> src2; 993 bits<2> src3; 994 995 let Inst{31-16} = { 0b11, opc{7}, 0, opc{6-5}, 1, opc{4-1}, src1{4-0} }; 996 let Inst{13-0} = { 0, src2{4-0}, opc{0}, src3{1-0}, dst{4-0} }; 997} 998 999class S2_vsplicerb_enc : Enc_X_4op_r<0b00001000>; 1000class S2_cabacencbin_enc : Enc_X_4op_r<0b00001010>; 1001class F2_sffma_sc_enc : Enc_X_4op_r<0b11110111>; 1002 1003class V6_vhistq_enc : OpcodeHexagon { 1004 bits<2> src1; 1005 1006 let Inst{31-16} = { 0b00011110, src1{1-0}, 0b000010 }; 1007 let Inst{13-0} = { 0b10000010000000 }; 1008} 1009 1010// TODO: Change script to generate dst1 instead of dst. 1011class A6_vminub_RdP_enc : OpcodeHexagon { 1012 bits<5> dst1; 1013 bits<2> dst2; 1014 bits<5> src1; 1015 bits<5> src2; 1016 1017 let Inst{31-16} = { 0b11101010111, src2{4-0} }; 1018 let Inst{13-0} = { 0, src1{4-0}, 0, dst2{1-0}, dst1{4-0} }; 1019} 1020