/external/llvm/test/CodeGen/AMDGPU/ |
D | add.ll | 6 ;EG: ADD_INT {{[* ]*}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 21 ;EG: ADD_INT {{[* ]*}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 22 ;EG: ADD_INT {{[* ]*}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 37 ;EG: ADD_INT {{[* ]*}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 38 ;EG: ADD_INT {{[* ]*}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 39 ;EG: ADD_INT {{[* ]*}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 40 ;EG: ADD_INT {{[* ]*}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 57 ; EG: ADD_INT 58 ; EG: ADD_INT 59 ; EG: ADD_INT [all …]
|
D | udivrem.ll | 12 ; EG-DAG: ADD_INT 21 ; EG-DAG: ADD_INT 25 ; EG-DAG: ADD_INT 69 ; EG-DAG: ADD_INT 78 ; EG-DAG: ADD_INT 82 ; EG-DAG: ADD_INT 92 ; EG-DAG: ADD_INT 101 ; EG-DAG: ADD_INT 105 ; EG-DAG: ADD_INT 173 ; EG-DAG: ADD_INT [all …]
|
D | literals.ll | 5 ; ADD_INT KC0[2].Z literal.x, 5 7 ; ADD_INT literal.x KC0[2].Z, 5 11 ; CHECK-NEXT: ADD_INT * {{\** *}}T{{[0-9]\.[XYZW]}}, KC0[2].Z, literal.y
|
D | uaddo.ll | 29 ; EG: ADD_INT 43 ; EG: ADD_INT 60 ; EG: ADD_INT 75 ; EG: ADD_INT
|
D | sra.ll | 73 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSH:T[0-9]+\.[XYZW]]], [[SHIFT]], literal 113 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSHA:T[0-9]+\.[XYZW]]]{{.*}}, literal 114 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSHB:T[0-9]+\.[XYZW]]]{{.*}}, literal 168 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSHA:T[0-9]+\.[XYZW]]]{{.*}}, literal 169 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSHB:T[0-9]+\.[XYZW]]]{{.*}}, literal 170 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSHC:T[0-9]+\.[XYZW]]]{{.*}}, literal 171 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSHD:T[0-9]+\.[XYZW]]]{{.*}}, literal
|
D | shl.ll | 59 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSH:T[0-9]+\.[XYZW]]], [[SHIFT]], literal 90 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSHA:T[0-9]+\.[XYZW]]]{{.*}}, literal 91 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSHB:T[0-9]+\.[XYZW]]]{{.*}}, literal 135 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSHA:T[0-9]+\.[XYZW]]]{{.*}}, literal 136 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSHB:T[0-9]+\.[XYZW]]]{{.*}}, literal 137 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSHC:T[0-9]+\.[XYZW]]]{{.*}}, literal 138 ;EG-DAG: ADD_INT {{\*? *}}[[BIGSHD:T[0-9]+\.[XYZW]]]{{.*}}, literal
|
D | srl.ll | 68 ; EG-DAG: ADD_INT {{\*? *}}[[BIGSH:T[0-9]+\.[XYZW]]], [[SHIFT]], literal 105 ; EG-DAG: ADD_INT {{\*? *}}[[BIGSHA:T[0-9]+\.[XYZW]]]{{.*}}, literal 106 ; EG-DAG: ADD_INT {{\*? *}}[[BIGSHB:T[0-9]+\.[XYZW]]]{{.*}}, literal 159 ; EG-DAG: ADD_INT {{\*? *}}[[BIGSHA:T[0-9]+\.[XYZW]]]{{.*}}, literal 160 ; EG-DAG: ADD_INT {{\*? *}}[[BIGSHB:T[0-9]+\.[XYZW]]]{{.*}}, literal 161 ; EG-DAG: ADD_INT {{\*? *}}[[BIGSHC:T[0-9]+\.[XYZW]]]{{.*}}, literal 162 ; EG-DAG: ADD_INT {{\*? *}}[[BIGSHD:T[0-9]+\.[XYZW]]]{{.*}}, literal
|
D | lds-output-queue.ll | 51 ; %vreg2 = ADD_INT %vreg1, %vreg0 62 ; vreg2 = ADD_INT %vreg1, %vreg2 75 ; vreg2 = ADD_INT %vreg1, %vreg2
|
D | sext-eliminate.ll | 19 ; EG: ADD_INT {{[* ]*}}[[RES]]
|
D | llvm.AMDGPU.imad24.ll | 16 ; R600: ADD_INT
|
D | llvm.AMDGPU.umad24.ll | 14 ; R600: ADD_INT
|
D | sext-in-reg.ll | 31 ; EG: ADD_INT 49 ; EG: ADD_INT 67 ; EG: ADD_INT 272 ; EG: ADD_INT 293 ; EG: ADD_INT
|
/external/dexmaker/src/dx/java/com/android/dx/dex/code/ |
D | Dops.java | 609 public static final Dop ADD_INT = field in Dops 610 new Dop(Opcodes.ADD_INT, Opcodes.ADD_INT, 738 new Dop(Opcodes.ADD_INT_2ADDR, Opcodes.ADD_INT, 739 Opcodes.ADD_INT, Form12x.THE_ONE, true); 866 new Dop(Opcodes.ADD_INT_LIT16, Opcodes.ADD_INT, 898 new Dop(Opcodes.ADD_INT_LIT8, Opcodes.ADD_INT, 1241 set(ADD_INT);
|
D | RopToDop.java | 279 MAP.put(Rops.ADD_INT, Dops.ADD_INT_2ADDR); in MAP.put() argument
|
/external/dexmaker/src/dx/java/com/android/dx/io/ |
D | Opcodes.java | 179 public static final int ADD_INT = 0x90; field in Opcodes
|
D | OpcodeInfo.java | 602 public static final Info ADD_INT = field in OpcodeInfo 603 new Info(Opcodes.ADD_INT, "add-int", 1240 set(ADD_INT);
|
/external/llvm/lib/Target/AMDGPU/ |
D | CaymanInstructions.td | 54 defm : Expand24UBitOps<MULLO_UINT_cm, ADD_INT>;
|
D | R600Instructions.td | 782 def ADD_INT : R600_2OP_Helper <0x34, "ADD_INT", add>; 1734 defm : Expand24IBitOps<MULLO_INT_r600, ADD_INT>; 1735 defm : Expand24UBitOps<MULLO_UINT_r600, ADD_INT>;
|
D | EvergreenInstructions.td | 88 defm : Expand24IBitOps<MULLO_INT_eg, ADD_INT>;
|
/external/mesa3d/src/gallium/drivers/radeon/ |
D | R600Instructions.td | 380 def ADD_INT : R600_2OP < 381 0x34, "ADD_INT",
|
/external/dexmaker/src/dx/java/com/android/dx/rop/code/ |
D | Rops.java | 209 public static final Rop ADD_INT = field in Rops 1463 ADD_CONST_FLOAT, ADD_CONST_DOUBLE, ADD_INT, in opAdd()
|
/external/smali/dexlib2/src/main/java/org/jf/dexlib2/analysis/ |
D | MethodAnalyzer.java | 859 case ADD_INT:
|
/external/smali/dexlib2/src/main/java/org/jf/dexlib2/ |
D | Opcode.java | 179 …ADD_INT(0x90, "add-int", ReferenceType.NONE, Format.Format23x, Opcode.CAN_CONTINUE | Opcode.SETS_R… enumConstant
|