/external/llvm/lib/Target/WebAssembly/ |
D | WebAssemblyInstrInfo.cpp | 77 Cond.push_back(MachineOperand::CreateImm(true)); in AnalyzeBranch() 85 Cond.push_back(MachineOperand::CreateImm(false)); in AnalyzeBranch() 157 Cond.front() = MachineOperand::CreateImm(!Cond.front().getImm()); in ReverseBranchCondition()
|
/external/llvm/lib/Target/X86/ |
D | X86InstrBuilder.h | 72 MO.push_back(MachineOperand::CreateImm(Scale)); in getFullAddress() 79 MO.push_back(MachineOperand::CreateImm(Disp)); in getFullAddress()
|
/external/llvm/lib/Target/AMDGPU/AsmParser/ |
D | AMDGPUAsmParser.cpp | 278 static std::unique_ptr<AMDGPUOperand> CreateImm(int64_t Val, SMLoc Loc, in CreateImm() function in __anon2fa8e53e0111::AMDGPUOperand 645 Operands.push_back(AMDGPUOperand::CreateImm(0, S, in MatchAndEmitInstruction() 647 Operands.push_back(AMDGPUOperand::CreateImm(0, S, in MatchAndEmitInstruction() 1134 Operands.push_back(AMDGPUOperand::CreateImm(IntVal, S)); in parseOperand() 1149 AMDGPUOperand::CreateImm(F.bitcastToAPInt().getZExtValue(), S)); in parseOperand() 1294 Operands.push_back(AMDGPUOperand::CreateImm(Offset, S, ImmTy)); in parseIntWithPrefix() 1326 Operands.push_back(AMDGPUOperand::CreateImm(Bit, S, ImmTy)); in parseNamedBit() 1370 Operands.push_back(AMDGPUOperand::CreateImm(Value, S, Op.Type)); in parseOptionalOps() 1406 Operands.push_back(AMDGPUOperand::CreateImm(0, S, in parseDSOffsetOptional() 1554 Operands.push_back(AMDGPUOperand::CreateImm(CntVal, S)); in parseSWaitCntOps() [all …]
|
/external/llvm/lib/CodeGen/SelectionDAG/ |
D | FastISel.cpp | 578 Ops.push_back(MachineOperand::CreateImm(StackMaps::ConstantOp)); in addStackMapLiveVars() 579 Ops.push_back(MachineOperand::CreateImm(C->getSExtValue())); in addStackMapLiveVars() 581 Ops.push_back(MachineOperand::CreateImm(StackMaps::ConstantOp)); in addStackMapLiveVars() 582 Ops.push_back(MachineOperand::CreateImm(0)); in addStackMapLiveVars() 624 Ops.push_back(MachineOperand::CreateImm(ID->getZExtValue())); in selectStackmap() 630 Ops.push_back(MachineOperand::CreateImm(NumBytes->getZExtValue())); in selectStackmap() 765 Ops.push_back(MachineOperand::CreateImm(ID->getZExtValue())); in selectPatchpoint() 771 Ops.push_back(MachineOperand::CreateImm(NumBytes->getZExtValue())); in selectPatchpoint() 777 Ops.push_back(MachineOperand::CreateImm(CalleeConstAddr)); in selectPatchpoint() 782 Ops.push_back(MachineOperand::CreateImm(CalleeConstAddr)); in selectPatchpoint() [all …]
|
/external/mesa3d/src/gallium/drivers/radeon/ |
D | AMDGPUMCInstLower.cpp | 48 MCOp = MCOperand::CreateImm(MO.getImm()); in lower()
|
/external/llvm/lib/Target/XCore/ |
D | XCoreInstrInfo.cpp | 224 Cond.push_back(MachineOperand::CreateImm(BranchCode)); in AnalyzeBranch() 246 Cond.push_back(MachineOperand::CreateImm(BranchCode)); in AnalyzeBranch()
|
/external/llvm/lib/Target/AArch64/AsmParser/ |
D | AArch64AsmParser.cpp | 1671 static std::unique_ptr<AArch64Operand> CreateImm(const MCExpr *Val, SMLoc S, in CreateImm() function in __anon26fd99540211::AArch64Operand 2191 Operands.push_back(AArch64Operand::CreateImm(Expr, S, E, getContext())); in tryParseAdrpLabel() 2212 Operands.push_back(AArch64Operand::CreateImm(Expr, S, E, getContext())); in tryParseAdrLabel() 2494 AArch64Operand::CreateImm(Expr, S, getLoc(), getContext())); \ in parseSysAlias() 2501 AArch64Operand::CreateImm(Expr, S, getLoc(), getContext())); \ in parseSysAlias() 3176 Operands.push_back(AArch64Operand::CreateImm(Expr, S, E, getContext())); in parseOperand() 3214 Operands.push_back(AArch64Operand::CreateImm(IdVal, S, E, getContext())); in parseOperand() 3262 Operands.push_back(AArch64Operand::CreateImm(ImmVal, S, E, getContext())); in parseOperand() 3294 Operands.push_back(AArch64Operand::CreateImm( in parseOperand() 3309 Operands.push_back(AArch64Operand::CreateImm(CPLoc, S, E, Ctx)); in parseOperand() [all …]
|
/external/llvm/lib/Target/PowerPC/ |
D | PPCInstrInfo.cpp | 482 Cond.push_back(MachineOperand::CreateImm(PPC::PRED_BIT_SET)); in AnalyzeBranch() 490 Cond.push_back(MachineOperand::CreateImm(PPC::PRED_BIT_UNSET)); in AnalyzeBranch() 500 Cond.push_back(MachineOperand::CreateImm(1)); in AnalyzeBranch() 511 Cond.push_back(MachineOperand::CreateImm(0)); in AnalyzeBranch() 546 Cond.push_back(MachineOperand::CreateImm(PPC::PRED_BIT_SET)); in AnalyzeBranch() 556 Cond.push_back(MachineOperand::CreateImm(PPC::PRED_BIT_UNSET)); in AnalyzeBranch() 569 Cond.push_back(MachineOperand::CreateImm(1)); in AnalyzeBranch() 583 Cond.push_back(MachineOperand::CreateImm(0)); in AnalyzeBranch()
|
/external/llvm/lib/Target/Sparc/AsmParser/ |
D | SparcAsmParser.cpp | 339 static std::unique_ptr<SparcOperand> CreateImm(const MCExpr *Val, SMLoc S, in CreateImm() function in __anoncba7d3b40111::SparcOperand 829 Op = SparcOperand::CreateImm(EVal, S, E); in parseSparcAsmOperand() 838 Op = SparcOperand::CreateImm(EVal, S, E); in parseSparcAsmOperand() 853 Op = SparcOperand::CreateImm(Res, S, E); in parseSparcAsmOperand()
|
/external/llvm/include/llvm/Target/ |
D | TargetInstrInfo.h | 489 : Predicate(PRED_INVALID), LHS(MachineOperand::CreateImm(0)), in MachineBranchPredicate() 490 RHS(MachineOperand::CreateImm(0)), TrueDest(nullptr), in MachineBranchPredicate()
|
/external/llvm/lib/Target/Mips/ |
D | MipsInstrInfo.cpp | 80 Cond.push_back(MachineOperand::CreateImm(Opc)); in AnalyzeCondBr()
|
/external/llvm/lib/Target/X86/AsmParser/ |
D | X86AsmParser.cpp | 1491 return X86Operand::CreateImm(RndModeOp, Start, End); in ParseRoundingModeOp() 1678 return X86Operand::CreateImm(Imm, Start, End); in ParseIntelOperator() 1740 return X86Operand::CreateImm(ImmExpr, Start, End); in ParseIntelOperand() 1814 return X86Operand::CreateImm(Val, Start, End); in ParseATTOperand() 2127 Operands.push_back(X86Operand::CreateImm(ImmOp, NameLoc, NameLoc)); in ParseInstruction() 2154 Operands.push_back(X86Operand::CreateImm(ImmOp, NameLoc, NameLoc)); in ParseInstruction() 2181 Operands.push_back(X86Operand::CreateImm(ImmOp, NameLoc, NameLoc)); in ParseInstruction()
|
D | X86Operand.h | 487 static std::unique_ptr<X86Operand> CreateImm(const MCExpr *Val, in CreateImm() function
|
/external/llvm/lib/Target/MSP430/ |
D | MSP430InstrInfo.cpp | 235 Cond.push_back(MachineOperand::CreateImm(BranchCode)); in AnalyzeBranch()
|
/external/llvm/lib/Target/AMDGPU/ |
D | SIFoldOperands.cpp | 290 MachineOperand ImmOp = MachineOperand::CreateImm(Imm.getSExtValue()); in foldOperand()
|
D | SIInstrInfo.cpp | 1748 return MachineOperand::CreateImm(Op.getImm() & 0xFFFFFFFF); in buildExtractSubRegOrImm() 1750 return MachineOperand::CreateImm(Op.getImm() >> 32); in buildExtractSubRegOrImm() 2567 Inst->addOperand(MachineOperand::CreateImm(0)); in moveToVALU() 2568 Inst->addOperand(MachineOperand::CreateImm(Size)); in moveToVALU() 2573 Inst->addOperand(MachineOperand::CreateImm(0)); in moveToVALU() 2589 Inst->addOperand(MachineOperand::CreateImm(Offset)); in moveToVALU() 2590 Inst->addOperand(MachineOperand::CreateImm(BitWidth)); in moveToVALU()
|
/external/llvm/lib/Target/PowerPC/AsmParser/ |
D | PPCAsmParser.cpp | 723 static std::unique_ptr<PPCOperand> CreateImm(int64_t Val, SMLoc S, SMLoc E, in CreateImm() function 767 return CreateImm(CE->getValue(), S, E, IsPPC64); in CreateFromMCExpr() 1519 Operands.push_back(PPCOperand::CreateImm(IntVal, S, E, isPPC64())); in ParseOperand() 1534 Operands.push_back(PPCOperand::CreateImm(IntVal, S, E, isPPC64())); in ParseOperand() 1622 Operands.push_back(PPCOperand::CreateImm(IntVal, S, E, isPPC64())); in ParseOperand()
|
/external/llvm/lib/Target/Hexagon/ |
D | HexagonInstrInfo.cpp | 388 Cond.push_back(MachineOperand::CreateImm(LastInst->getOpcode())); in AnalyzeBranch() 394 Cond.push_back(MachineOperand::CreateImm(LastInst->getOpcode())); in AnalyzeBranch() 401 Cond.push_back(MachineOperand::CreateImm(LastInst->getOpcode())); in AnalyzeBranch() 416 Cond.push_back(MachineOperand::CreateImm(SecondLastInst->getOpcode())); in AnalyzeBranch() 427 Cond.push_back(MachineOperand::CreateImm(SecondLastInst->getOpcode())); in AnalyzeBranch() 447 Cond.push_back(MachineOperand::CreateImm(SecondLastInst->getOpcode())); in AnalyzeBranch() 996 MI->addOperand(MachineOperand::CreateImm(IVal.getZExtValue())); in expandPostRAPseudo()
|
/external/llvm/include/llvm/CodeGen/ |
D | MachineInstrBuilder.h | 84 MI->addOperand(*MF, MachineOperand::CreateImm(Val)); in addImm()
|
D | MachineOperand.h | 579 static MachineOperand CreateImm(int64_t Val) { in CreateImm() function
|
/external/llvm/lib/Target/Mips/AsmParser/ |
D | MipsAsmParser.cpp | 1222 CreateImm(const MCExpr *Val, SMLoc S, SMLoc E, MipsAsmParser &Parser) { in CreateImm() function in __anond0efcad40311::MipsOperand 3931 Operands.push_back(MipsOperand::CreateImm(Res, S, E, *this)); in parseOperand() 3954 Operands.push_back(MipsOperand::CreateImm(IdVal, S, E, *this)); in parseOperand() 4170 Operands.push_back(MipsOperand::CreateImm(IdVal, S, E, *this)); in parseMemOperand() 4255 MipsOperand::CreateImm(Const, S, Parser.getTok().getLoc(), *this)); in searchSymbolAlias() 4391 Operands.push_back(MipsOperand::CreateImm(IdVal, S, E, *this)); in parseImm() 4418 MipsOperand::CreateImm(Expr, S, getLexer().getLoc(), *this)); in parseJumpTarget() 4436 Operands.push_back(MipsOperand::CreateImm( in parseInvNum() 4477 MipsOperand::CreateImm(Expr, S, Parser.getTok().getLoc(), *this)); in parseLSAImm()
|
/external/llvm/lib/Target/Sparc/ |
D | SparcInstrInfo.cpp | 219 Cond.push_back(MachineOperand::CreateImm(BranchCode)); in AnalyzeBranch()
|
/external/llvm/lib/Target/SystemZ/ |
D | SystemZInstrInfo.cpp | 313 Cond.push_back(MachineOperand::CreateImm(Branch.CCValid)); in AnalyzeBranch() 314 Cond.push_back(MachineOperand::CreateImm(Branch.CCMask)); in AnalyzeBranch()
|
/external/llvm/lib/Target/ARM/AsmParser/ |
D | ARMAsmParser.cpp | 2677 static std::unique_ptr<ARMOperand> CreateImm(const MCExpr *Val, SMLoc S, in CreateImm() function in __anonef5d38c20311::ARMOperand 4155 Operands.push_back(ARMOperand::CreateImm(CE, Loc, EndLoc)); in parsePKHImm() 4179 Operands.push_back(ARMOperand::CreateImm(MCConstantExpr::create(Val, in parseSetEndImm() 4369 Operands.push_back(ARMOperand::CreateImm(Imm1Exp, Sx1, Ex1)); in parseModImm() 4375 Operands.push_back(ARMOperand::CreateImm(Imm1Exp, Sx1, Ex1)); in parseModImm() 4583 ARMOperand::CreateImm(MCConstantExpr::create(Val, getContext()), S, E)); in parseAM3Offset() 4999 Operands.push_back(ARMOperand::CreateImm( in parseFPImm() 5016 Operands.push_back(ARMOperand::CreateImm( in parseFPImm() 5084 Operands.push_back(ARMOperand::CreateImm(IdVal, S, E)); in parseOperand() 5109 Operands.push_back(ARMOperand::CreateImm(ImmVal, S, E)); in parseOperand() [all …]
|
/external/llvm/lib/Target/Hexagon/AsmParser/ |
D | HexagonAsmParser.cpp | 591 static std::unique_ptr<HexagonOperand> CreateImm(const MCExpr *Val, SMLoc S, in CreateImm() function 1337 HexagonOperand::CreateImm(nullptr, Loc, Loc); in parseExpressionOrOperand() 1392 std::unique_ptr<HexagonOperand> Expr = HexagonOperand::CreateImm( in parseInstruction()
|