Lines Matching refs:EB

2 …=mips32              -relocation-model=pic < %s | FileCheck -check-prefixes=ALL,MIPS32,MIPS32-EB %s
4 …=mips32r2 -relocation-model=pic < %s | FileCheck -check-prefixes=ALL,MIPS32,MIPS32-EB %s
6 …s32r6 -relocation-model=pic < %s | FileCheck -check-prefixes=ALL,MIPS32R6,MIPS32R6-EB %s
8 …4 -target-abi=n64 -relocation-model=pic < %s | FileCheck -check-prefixes=ALL,MIPS64,MIPS64-EB %s
10 …64 -target-abi=n64 -relocation-model=pic < %s | FileCheck -check-prefixes=ALL,MIPS64,MIPS64-EB %s
12 …64r2 -target-abi=n64 -relocation-model=pic < %s | FileCheck -check-prefixes=ALL,MIPS64,MIPS64-EB %s
14 … -target-abi=n64 -relocation-model=pic < %s | FileCheck -check-prefixes=ALL,MIPS64R6,MIPS64R6-EB %s
31 ; MIPS32-EB: lwl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
32 ; MIPS32-EB: lwr $[[R0]], 3($[[R1]])
40 ; MIPS64-EB: lwl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
41 ; MIPS64-EB: lwr $[[R0]], 3($[[R1]])
57 ; MIPS32-EB: swl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
58 ; MIPS32-EB: swr $[[R0]], 3($[[R1]])
66 ; MIPS64-EB: swl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
67 ; MIPS64-EB: swr $[[R0]], 3($[[R1]])
85 ; MIPS32-EB: lwl $2, 0($[[R1:[0-9]+]])
86 ; MIPS32-EB: lwr $2, 3($[[R1]])
87 ; MIPS32-EB: lwl $3, 4($[[R1:[0-9]+]])
88 ; MIPS32-EB: lwr $3, 7($[[R1]])
97 ; MIPS64-EB: ldl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
98 ; MIPS64-EB: ldr $[[R0]], 7($[[R1]])
114 ; MIPS32-EB: lwl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
115 ; MIPS32-EB: lwr $[[R0]], 3($[[R1]])
120 ; MIPS32R6-EB: lw $3, 0($[[PTR]])
121 ; MIPS32R6-EB: sra $2, $3, 31
126 ; MIPS64-EB: lwl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
127 ; MIPS64-EB: lwr $[[R0]], 3($[[R1]])
145 ; MIPS32-EB-DAG: lwl $[[R2:3]], 0($[[R1:[0-9]+]])
146 ; MIPS32-EB-DAG: lwr $[[R2]], 3($[[R1]])
147 ; MIPS32-EB-DAG: addiu $2, $zero, 0
152 ; MIPS32R6-EB-DAG: lw $3, 0($[[PTR]])
153 ; MIPS32R6-EB-DAG: addiu $2, $zero, 0
162 ; MIPS64-EB: lwl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
163 ; MIPS64-EB: lwr $[[R0]], 3($[[R1]])
182 ; MIPS32-EB-DAG: swl $[[A1:4]], 0($[[R1:[0-9]+]])
183 ; MIPS32-EB-DAG: swr $[[A1]], 3($[[R1]])
184 ; MIPS32-EB-DAG: swl $[[A1:5]], 4($[[R1:[0-9]+]])
185 ; MIPS32-EB-DAG: swr $[[A1]], 7($[[R1]])
194 ; MIPS64-EB: sdl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
195 ; MIPS64-EB: sdr $[[R0]], 7($[[R1]])
211 ; MIPS32-EB: swl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
212 ; MIPS32-EB: swr $[[R0]], 3($[[R1]])
220 ; MIPS64-EB: swl $[[R0:[0-9]+]], 0($[[R1:[0-9]+]])
221 ; MIPS64-EB: swr $[[R0]], 3($[[R1]])
247 ; MIPS32-EB: lw $[[PTR:[0-9]+]], %got(struct_s0)(
250 ; MIPS64-EB: ld $[[PTR:[0-9]+]], %got_disp(struct_s0)(
270 ; MIPS32-EB: lw $[[PTR:[0-9]+]], %got(struct_s1)(
287 ; MIPS64-EB: ld $[[PTR:[0-9]+]], %got_disp(struct_s1)(
322 ; MIPS32-EB: lw $[[PTR:[0-9]+]], %got(struct_s2)(
323 ; MIPS32-EB-DAG: lwl $[[R1:[0-9]+]], 0($[[PTR]])
324 ; MIPS32-EB-DAG: lwr $[[R1]], 3($[[PTR]])
325 ; MIPS32-EB-DAG: swl $[[R1]], 8($[[PTR]])
326 ; MIPS32-EB-DAG: swr $[[R1]], 11($[[PTR]])
327 ; MIPS32-EB-DAG: lwl $[[R1:[0-9]+]], 4($[[PTR]])
328 ; MIPS32-EB-DAG: lwr $[[R1]], 7($[[PTR]])
329 ; MIPS32-EB-DAG: swl $[[R1]], 12($[[PTR]])
330 ; MIPS32-EB-DAG: swr $[[R1]], 15($[[PTR]])
348 ; MIPS64-EB: ld $[[PTR:[0-9]+]], %got_disp(struct_s2)(
349 ; MIPS64-EB-DAG: lwl $[[R1:[0-9]+]], 0($[[PTR]])
350 ; MIPS64-EB-DAG: lwr $[[R1]], 3($[[PTR]])
351 ; MIPS64-EB-DAG: swl $[[R1]], 8($[[PTR]])
352 ; MIPS64-EB-DAG: swr $[[R1]], 11($[[PTR]])
353 ; MIPS64-EB-DAG: lwl $[[R1:[0-9]+]], 4($[[PTR]])
354 ; MIPS64-EB-DAG: lwr $[[R1]], 7($[[PTR]])
355 ; MIPS64-EB-DAG: swl $[[R1]], 12($[[PTR]])
356 ; MIPS64-EB-DAG: swr $[[R1]], 15($[[PTR]])
391 ; MIPS32-EB: lw $[[SPTR:[0-9]+]], %got(arr)(
392 ; MIPS32-EB-DAG: lwl $[[R1:4]], 0($[[PTR]])
393 ; MIPS32-EB-DAG: lwr $[[R1]], 3($[[PTR]])
394 ; MIPS32-EB-DAG: lbu $[[R2:[0-9]+]], 5($[[PTR]])
395 ; MIPS32-EB-DAG: lbu $[[R3:[0-9]+]], 4($[[PTR]])
396 ; MIPS32-EB-DAG: sll $[[T0:[0-9]+]], $[[R3]], 8
397 ; MIPS32-EB-DAG: or $[[T1:[0-9]+]], $[[T0]], $[[R2]]
398 ; MIPS32-EB-DAG: sll $[[T1]], $[[T1]], 16
399 ; MIPS32-EB-DAG: lbu $[[R4:[0-9]+]], 6($[[PTR]])
400 ; MIPS32-EB-DAG: sll $[[T2:[0-9]+]], $[[R4]], 8
401 ; MIPS32-EB-DAG: or $5, $[[T1]], $[[T2]]
410 ; MIPS32R6-EB-DAG: lhu $[[R2:[0-9]+]], 4($[[PTR]])
411 ; MIPS32R6-EB-DAG: lbu $[[R3:[0-9]+]], 6($[[PTR]])
412 ; MIPS32R6-EB-DAG: sll $[[T0:[0-9]+]], $[[R2]], 16
413 ; MIPS32R6-EB-DAG: or $5, $[[T0]], $[[R3]]
419 ; MIPS64-EB: ld $[[SPTR:[0-9]+]], %got_disp(arr)(
420 ; MIPS64-EB-DAG: lwl $[[R1:[0-9]+]], 0($[[PTR]])
421 ; MIPS64-EB-DAG: lwr $[[R1]], 3($[[PTR]])
422 ; MIPS64-EB-DAG: dsll $[[R1]], $[[R1]], 32
423 ; MIPS64-EB-DAG: lbu $[[R2:[0-9]+]], 5($[[PTR]])
424 ; MIPS64-EB-DAG: lbu $[[R3:[0-9]+]], 4($[[PTR]])
425 ; MIPS64-EB-DAG: dsll $[[T0:[0-9]+]], $[[R3]], 8
426 ; MIPS64-EB-DAG: or $[[T1:[0-9]+]], $[[T0]], $[[R2]]
427 ; MIPS64-EB-DAG: dsll $[[T1]], $[[T1]], 16
428 ; MIPS64-EB-DAG: or $[[T3:[0-9]+]], $[[R1]], $[[T1]]
429 ; MIPS64-EB-DAG: lbu $[[R4:[0-9]+]], 6($[[PTR]])
430 ; MIPS64-EB-DAG: dsll $[[T4:[0-9]+]], $[[R4]], 8
431 ; MIPS64-EB-DAG: or $4, $[[T3]], $[[T4]]