Lines Matching refs:v28
8 ; CHECK: vceqg %v24, %v26, %v28
18 ; CHECK: vceqg [[REG:%v[0-9]+]], %v26, %v28
29 ; CHECK: vchg %v24, %v26, %v28
39 ; CHECK: vchg [[REG:%v[0-9]+]], %v28, %v26
50 ; CHECK: vchg [[REG:%v[0-9]+]], %v26, %v28
61 ; CHECK: vchg %v24, %v28, %v26
71 ; CHECK: vchlg %v24, %v26, %v28
81 ; CHECK: vchlg [[REG:%v[0-9]+]], %v28, %v26
92 ; CHECK: vchlg [[REG:%v[0-9]+]], %v26, %v28
103 ; CHECK: vchlg %v24, %v28, %v26
115 ; CHECK-NEXT: vsel %v24, %v28, %v30, [[REG]]
127 ; CHECK-NEXT: vsel %v24, %v30, %v28, [[REG]]
139 ; CHECK-NEXT: vsel %v24, %v28, %v30, [[REG]]
151 ; CHECK-NEXT: vsel %v24, %v30, %v28, [[REG]]
163 ; CHECK-NEXT: vsel %v24, %v30, %v28, [[REG]]
175 ; CHECK-NEXT: vsel %v24, %v28, %v30, [[REG]]
187 ; CHECK-NEXT: vsel %v24, %v28, %v30, [[REG]]
199 ; CHECK-NEXT: vsel %v24, %v30, %v28, [[REG]]
211 ; CHECK-NEXT: vsel %v24, %v30, %v28, [[REG]]
223 ; CHECK-NEXT: vsel %v24, %v28, %v30, [[REG]]