/external/llvm/test/CodeGen/X86/ |
D | widen_bitops-0.ll | 134 ; X32-SSE-NEXT: pinsrb $0, {{[0-9]+}}(%esp), %xmm0 135 ; X32-SSE-NEXT: pinsrb $4, {{[0-9]+}}(%esp), %xmm0 136 ; X32-SSE-NEXT: pinsrb $8, {{[0-9]+}}(%esp), %xmm0 137 ; X32-SSE-NEXT: pinsrb $0, {{[0-9]+}}(%esp), %xmm1 138 ; X32-SSE-NEXT: pinsrb $4, {{[0-9]+}}(%esp), %xmm1 139 ; X32-SSE-NEXT: pinsrb $8, {{[0-9]+}}(%esp), %xmm1 175 ; X32-SSE-NEXT: pinsrb $0, {{[0-9]+}}(%esp), %xmm0 176 ; X32-SSE-NEXT: pinsrb $4, {{[0-9]+}}(%esp), %xmm0 177 ; X32-SSE-NEXT: pinsrb $8, {{[0-9]+}}(%esp), %xmm0 178 ; X32-SSE-NEXT: pinsrb $0, {{[0-9]+}}(%esp), %xmm1 [all …]
|
D | promote-vec3.ll | 31 ; SSE41-NEXT: pinsrb $0, {{[0-9]+}}(%esp), %xmm0 32 ; SSE41-NEXT: pinsrb $4, {{[0-9]+}}(%esp), %xmm0 33 ; SSE41-NEXT: pinsrb $8, {{[0-9]+}}(%esp), %xmm0 96 ; SSE41-NEXT: pinsrb $0, {{[0-9]+}}(%esp), %xmm0 97 ; SSE41-NEXT: pinsrb $4, {{[0-9]+}}(%esp), %xmm0 98 ; SSE41-NEXT: pinsrb $8, {{[0-9]+}}(%esp), %xmm0
|
D | vector-sext.ll | 2167 ; SSE41-NEXT: pinsrb $1, %ecx, %xmm0 2171 ; SSE41-NEXT: pinsrb $2, %ecx, %xmm0 2175 ; SSE41-NEXT: pinsrb $3, %ecx, %xmm0 2179 ; SSE41-NEXT: pinsrb $4, %ecx, %xmm0 2183 ; SSE41-NEXT: pinsrb $5, %ecx, %xmm0 2187 ; SSE41-NEXT: pinsrb $6, %ecx, %xmm0 2190 ; SSE41-NEXT: pinsrb $7, %ecx, %xmm0 2194 ; SSE41-NEXT: pinsrb $8, %ecx, %xmm0 2198 ; SSE41-NEXT: pinsrb $9, %ecx, %xmm0 2202 ; SSE41-NEXT: pinsrb $10, %ecx, %xmm0 [all …]
|
D | vector-shuffle-variable-128.ll | 547 ; SSE41-NEXT: pinsrb $1, (%r14,%rax), %xmm0 549 ; SSE41-NEXT: pinsrb $2, (%r11,%rax), %xmm0 551 ; SSE41-NEXT: pinsrb $3, (%r10,%rax), %xmm0 553 ; SSE41-NEXT: pinsrb $4, (%r8,%rax), %xmm0 555 ; SSE41-NEXT: pinsrb $5, (%r9,%rax), %xmm0 567 ; SSE41-NEXT: pinsrb $6, %esi, %xmm0 568 ; SSE41-NEXT: pinsrb $7, %edi, %xmm0 569 ; SSE41-NEXT: pinsrb $8, %ebp, %xmm0 570 ; SSE41-NEXT: pinsrb $9, %ebx, %xmm0 571 ; SSE41-NEXT: pinsrb $10, %r8d, %xmm0 [all …]
|
D | insertelement-zero.ll | 490 ; SSE41-NEXT: pinsrb $0, %eax, %xmm0 491 ; SSE41-NEXT: pinsrb $15, %eax, %xmm0 575 ; SSE41-NEXT: pinsrb $0, %eax, %xmm0 576 ; SSE41-NEXT: pinsrb $15, %eax, %xmm0 577 ; SSE41-NEXT: pinsrb $14, %eax, %xmm1 578 ; SSE41-NEXT: pinsrb $15, %eax, %xmm1
|
D | sse41-intrinsics-fast-isel.ll | 533 ; X32-NEXT: pinsrb $1, %eax, %xmm0 539 ; X64-NEXT: pinsrb $1, %eax, %xmm0
|
D | sse41.ll | 23 ; X32-NEXT: pinsrb $1, {{[0-9]+}}(%esp), %xmm0 28 ; X64-NEXT: pinsrb $1, %edi, %xmm0
|
D | vector-shuffle-128-v16.ll | 658 ; SSE41-NEXT: pinsrb $5, %edi, %xmm0 689 ; SSE41-NEXT: pinsrb $15, %edi, %xmm0 720 ; SSE41-NEXT: pinsrb $2, %edi, %xmm0
|
D | stack-folding-int-sse42.ll | 541 ;CHECK: pinsrb $1, {{-?[0-9]*}}(%rsp), {{%xmm[0-9][0-9]*}} {{.*#+}} 4-byte Folded Reload
|
/external/swiftshader/third_party/LLVM/test/CodeGen/X86/ |
D | sse41.ll | 20 ; X32: pinsrb $1, 4(%esp), %xmm0 23 ; X64: pinsrb $1, %edi, %xmm0
|
/external/valgrind/none/tests/amd64/ |
D | sse4-64.stdout.exp-older-glibc | 2605 r pinsrb $0 9f4397ff27f65a9a 55555555555555555555555555555555 5555555555555555555555555555559a 2606 m pinsrb $0 9f4397ff27f65a9a 55555555555555555555555555555555 5555555555555555555555555555559a 2607 r pinsrb $1 0301be1a6caa75bf 55555555555555555555555555555555 5555555555555555555555555555bf55 2608 m pinsrb $1 0301be1a6caa75bf 55555555555555555555555555555555 5555555555555555555555555555bf55 2609 r pinsrb $2 6ce30772cb393162 55555555555555555555555555555555 55555555555555555555555555625555 2610 m pinsrb $2 6ce30772cb393162 55555555555555555555555555555555 55555555555555555555555555625555 2611 r pinsrb $3 50a3967f672fd7de 55555555555555555555555555555555 555555555555555555555555de555555 2612 m pinsrb $3 50a3967f672fd7de 55555555555555555555555555555555 555555555555555555555555de555555 2613 r pinsrb $4 2a8d07f3c58484af 55555555555555555555555555555555 5555555555555555555555af55555555 2614 m pinsrb $4 2a8d07f3c58484af 55555555555555555555555555555555 5555555555555555555555af55555555 [all …]
|
D | sse4-64.stdout.exp | 2625 r pinsrb $0 5c6f941e16f101b0 55555555555555555555555555555555 555555555555555555555555555555b0 2626 m pinsrb $0 5c6f941e16f101b0 55555555555555555555555555555555 555555555555555555555555555555b0 2627 r pinsrb $1 2b1ecf193e12cd61 55555555555555555555555555555555 55555555555555555555555555556155 2628 m pinsrb $1 2b1ecf193e12cd61 55555555555555555555555555555555 55555555555555555555555555556155 2629 r pinsrb $2 aaf5839564ec8b69 55555555555555555555555555555555 55555555555555555555555555695555 2630 m pinsrb $2 aaf5839564ec8b69 55555555555555555555555555555555 55555555555555555555555555695555 2631 r pinsrb $3 40e145b69a3af1d5 55555555555555555555555555555555 555555555555555555555555d5555555 2632 m pinsrb $3 40e145b69a3af1d5 55555555555555555555555555555555 555555555555555555555555d5555555 2633 r pinsrb $4 585c20e055248ece 55555555555555555555555555555555 5555555555555555555555ce55555555 2634 m pinsrb $4 585c20e055248ece 55555555555555555555555555555555 5555555555555555555555ce55555555 [all …]
|
/external/elfutils/libcpu/ |
D | ChangeLog | 81 pcmpgtq, phminposuw, pinsrb, pinsrd, pmaxsb, pmaxsd, pmaxud, pmaxuw,
|
/external/llvm/lib/Target/X86/ |
D | README-SSE.txt | 650 pinsrb $6, %edi, %xmm0
|
/external/v8/src/x64/ |
D | assembler-x64.h | 1263 void pinsrb(XMMRegister dst, Register src, int8_t imm8); 1264 void pinsrb(XMMRegister dst, const Operand& src, int8_t imm8);
|
D | assembler-x64.cc | 2962 void Assembler::pinsrb(XMMRegister dst, Register src, int8_t imm8) { in pinsrb() function in v8::internal::Assembler 2974 void Assembler::pinsrb(XMMRegister dst, const Operand& src, int8_t imm8) { in pinsrb() function in v8::internal::Assembler
|
/external/swiftshader/third_party/LLVM/lib/Target/X86/ |
D | README-SSE.txt | 716 pinsrb $6, %edi, %xmm0
|
D | X86GenAsmMatcher.inc | 4348 …{ X86::PINSRBrr, "pinsrb", Convert__Reg1_2__Tie0__Reg1_1__ImmSExti32i81_0, { MCK_ImmSExti32i8, MCK… 4349 …{ X86::PINSRBrm, "pinsrb", Convert__Reg1_2__Tie0__Mem5_1__ImmSExti32i81_0, { MCK_ImmSExti32i8, MCK…
|
D | X86GenAsmWriter.inc | 3959 "\t\000pi2fd\t\000pi2fw\t\000pinsrb\t\000pinsrd\t\000pinsrq\t\000pmaxsb\t"
|
/external/elfutils/libcpu/defs/ |
D | i386 | 938 01100110,00001111,00111010,00100000,{mod}{xmmreg}{r_m},{imm8}:pinsrb {imm8},{mod}{r_m},{xmmreg}
|
/external/elfutils/tests/ |
D | testfile44.expect.bz2 | 1testfile44.o: elf32-elf_i386
2
3Disassembly of section .text:
4
5 0 ... |
D | testfile45.expect.bz2 | 1testfile45.o: elf64-elf_x86_64
2
3Disassembly of section .text:
4
5 0 ... |
D | ChangeLog | 1643 pcmpistri, pcmpistrm, pcmpgtq, phminposuw, pinsrb, pinsrd, pmaxsb,
|
/external/boringssl/linux-x86_64/crypto/cipher/ |
D | chacha20_poly1305_x86_64.S | 1718 pinsrb $0,(%rsi),%xmm3 3600 pinsrb $0,(%rsi),%xmm15
|
/external/boringssl/mac-x86_64/crypto/cipher/ |
D | chacha20_poly1305_x86_64.S | 1717 pinsrb $0,(%rsi),%xmm3 3599 pinsrb $0,(%rsi),%xmm15
|