Home
last modified time | relevance | path

Searched refs:urem (Results 1 – 25 of 252) sorted by relevance

1234567891011

/external/llvm/test/CodeGen/X86/
Durem-power-of-two.ll13 %urem = urem i64 %x, 32
14 ret i64 %urem
30 %urem = urem i25 %x, %shl
31 ret i25 %urem
49 %urem = urem i16 %x, %shr
50 ret i16 %urem
67 %urem = urem i8 %x, %and
68 ret i8 %urem
79 %urem = urem <4 x i32> %x, <i32 16, i32 16, i32 16, i32 16>
80 ret <4 x i32> %urem
Drem_crash.ll7 %1 = urem i8 %x, 10
31 %1 = urem i8 %x, 10
39 %1 = urem i16 %x, 10
63 %1 = urem i16 %x, 10
71 %1 = urem i32 %x, 10
95 %1 = urem i32 %x, 10
103 %1 = urem i64 %x, 10
127 %1 = urem i64 %x, 10
135 %1 = urem i8 %x, 10
159 %1 = urem i8 %x, 10
[all …]
Dnobt.ll9 %tmp2 = urem i32 %tmp1, 15
25 %tmp2 = urem i32 %tmp1, 15
41 %tmp2 = urem i32 %tmp1, 15
57 %tmp2 = urem i32 %tmp1, 15
/external/llvm/test/Analysis/CostModel/ARM/
Ddivrem.ll341 ; CHECK: cost of 40 {{.*}} urem
343 %1 = urem <2 x i8> %a, %b
348 ; CHECK: cost of 40 {{.*}} urem
350 %1 = urem <2 x i16> %a, %b
355 ; CHECK: cost of 40 {{.*}} urem
357 %1 = urem <2 x i32> %a, %b
362 ; CHECK: cost of 40 {{.*}} urem
364 %1 = urem <2 x i64> %a, %b
369 ; CHECK: cost of 80 {{.*}} urem
371 %1 = urem <4 x i8> %a, %b
[all …]
/external/llvm/test/CodeGen/AArch64/
Drem_crash.ll6 %1 = urem i8 %x, 10
30 %1 = urem i8 %x, 10
38 %1 = urem i16 %x, 10
62 %1 = urem i16 %x, 10
70 %1 = urem i32 %x, 10
94 %1 = urem i32 %x, 10
102 %1 = urem i64 %x, 10
126 %1 = urem i64 %x, 10
134 %1 = urem i8 %x, 10
158 %1 = urem i8 %x, 10
[all …]
/external/llvm/test/CodeGen/ARM/
Drem_crash.ll6 %1 = urem i8 %x, 10
30 %1 = urem i8 %x, 10
38 %1 = urem i16 %x, 10
62 %1 = urem i16 %x, 10
70 %1 = urem i32 %x, 10
94 %1 = urem i32 %x, 10
102 %1 = urem i64 %x, 10
126 %1 = urem i64 %x, 10
134 %1 = urem i8 %x, 10
158 %1 = urem i8 %x, 10
[all …]
D2011-02-04-AntidepMultidef.ll32 %4 = urem i32 %3, 10
46 %10 = urem i32 %9, 10
60 %16 = urem i32 %15, 10
74 %22 = urem i32 %21, 10
85 %25 = urem i32 %24, 10
99 %31 = urem i32 %30, 10
113 %37 = urem i32 %36, 10
/external/llvm/test/Transforms/InstSimplify/
Drem.ll18 %rem = urem i32 %x, %rhs
34 ; CHECK: [[MOD:%.*]] = urem i32 %x, %n
37 %mod = urem i32 %x, %n
38 %mod1 = urem i32 %mod, %n
45 ; CHECK-NEXT: [[MOD1:%.*]] = urem i32 [[MOD]], %n
49 %mod1 = urem i32 %mod, %n
/external/llvm/test/Transforms/InstCombine/
Drem.ll24 %B = urem i32 %A, 8
33 %B = urem <2 x i32> %A, <i32 8, i32 8>
42 %B = urem <2 x i19> %A, <i19 8, i19 8>
61 %R = urem i32 %X, %V
74 %V = urem i32 %X, %Amt
105 %C = urem i32 %B, 32
115 %tmp.5 = urem i64 %tmp.3, 4
125 %tmp.5 = urem i32 %tmp.3, 4
153 %urem = urem i64 %x, %zext
154 ret i64 %urem
[all …]
Dudivrem-change-width.ll19 %div = urem i32 %conv, %conv2
23 ; CHECK: urem i8 %a, %b
39 %div = urem i32 %conv, %conv2
42 ; CHECK: urem i8 %a, %b
57 %div = urem i32 %conv, 10
60 ; CHECK: urem i8 %a, 10
Dapint-rem2.ll8 %B = urem i333 %A, 70368744177664
14 %Y = urem i499 %A, %B
20 %R = urem i599 %X, %V
Dapint-rem1.ll8 %B = urem i33 %A, 4096
14 %Y = urem i49 %A, %B
20 %R = urem i59 %X, %V
/external/llvm/test/CodeGen/AMDGPU/
Durem.ll5 ; The code generated by urem is long and complex and may frequently
7 ; when it gets a v2i32/v4i32 urem
16 %result = urem i32 %a, %b
31 %result = urem i32 %num, 7
43 %result = urem <2 x i32> %a, %b
55 %result = urem <4 x i32> %a, %b
67 %result = urem i64 %a, %b
79 %result = urem <2 x i64> %a, %b
91 %result = urem <4 x i64> %a, %b
/external/swiftshader/third_party/LLVM/test/Transforms/InstCombine/
Dudivrem-change-width.ll19 %div = urem i32 %conv, %conv2
23 ; CHECK: urem i8 %a, %b
39 %div = urem i32 %conv, %conv2
42 ; CHECK: urem i8 %a, %b
57 %div = urem i32 %conv, 10
60 ; CHECK: urem i8 %a, 10
Drem.ll17 %B = urem i32 %A, 8
29 %R = urem i32 %X, %V
36 %V = urem i32 %X, %Amt
59 %C = urem i32 %B, 32
67 %tmp.5 = urem i64 %tmp.3, 4
75 %tmp.5 = urem i32 %tmp.3, 4
Dapint-rem1.ll8 %B = urem i33 %A, 4096
14 %Y = urem i49 %A, %B
20 %R = urem i59 %X, %V
Dapint-rem2.ll8 %B = urem i333 %A, 70368744177664
14 %Y = urem i499 %A, %B
20 %R = urem i599 %X, %V
/external/swiftshader/third_party/LLVM/test/CodeGen/ARM/
D2011-02-04-AntidepMultidef.ll32 %4 = urem i32 %3, 10
46 %10 = urem i32 %9, 10
60 %16 = urem i32 %15, 10
74 %22 = urem i32 %21, 10
85 %25 = urem i32 %24, 10
99 %31 = urem i32 %30, 10
113 %37 = urem i32 %36, 10
/external/llvm/test/CodeGen/SystemZ/
Dint-div-05.ll30 %rem = urem i64 %a, %b
46 %rem = urem i64 %a, %b
76 %rem = urem i64 %a, %b
93 %rem = urem i64 %a, %b
105 %rem = urem i64 %a, %b
118 %rem = urem i64 %a, %b
129 %rem = urem i64 %a, %b
140 %rem = urem i64 %a, %b
153 %rem = urem i64 %a, %b
166 %rem = urem i64 %a, %b
Dint-div-02.ll30 %rem = urem i32 %a, %b
46 %rem = urem i32 %a, %b
76 %rem = urem i32 %a, %b
93 %rem = urem i32 %a, %b
105 %rem = urem i32 %a, %b
118 %rem = urem i32 %a, %b
129 %rem = urem i32 %a, %b
140 %rem = urem i32 %a, %b
153 %rem = urem i32 %a, %b
166 %rem = urem i32 %a, %b
/external/llvm/test/ExecutionEngine/OrcMCJIT/
Dtest-arith.ll10 %G = urem i8 6, 5 ; <i8> [#uses=0]
17 %G.upgrd.7 = urem i32 6, 5 ; <i32> [#uses=0]
24 %G1 = urem i32 6, 5 ; <i32> [#uses=0]
31 %G.upgrd.20 = urem i64 6, 5 ; <i64> [#uses=0]
/external/llvm/test/ExecutionEngine/MCJIT/
Dtest-arith.ll10 %G = urem i8 6, 5 ; <i8> [#uses=0]
17 %G.upgrd.7 = urem i32 6, 5 ; <i32> [#uses=0]
24 %G1 = urem i32 6, 5 ; <i32> [#uses=0]
31 %G.upgrd.20 = urem i64 6, 5 ; <i64> [#uses=0]
/external/swiftshader/third_party/LLVM/test/ExecutionEngine/
Dtest-arith.ll10 %G = urem i8 6, 5 ; <i8> [#uses=0]
17 %G.upgrd.7 = urem i32 6, 5 ; <i32> [#uses=0]
24 %G1 = urem i32 6, 5 ; <i32> [#uses=0]
31 %G.upgrd.20 = urem i64 6, 5 ; <i64> [#uses=0]
/external/swiftshader/third_party/LLVM/test/CodeGen/X86/
Dnobt.ll9 %tmp2 = urem i32 %tmp1, 15
25 %tmp2 = urem i32 %tmp1, 15
41 %tmp2 = urem i32 %tmp1, 15
57 %tmp2 = urem i32 %tmp1, 15
/external/llvm/test/ExecutionEngine/
Dtest-interp-vec-arithm_int.ll10 %G_i8 = urem <5 x i8> <i8 6, i8 7, i8 8, i8 9, i8 10>, <i8 5, i8 4, i8 2, i8 2, i8 1>
18 %G_i16 = urem <4 x i16> <i16 6, i16 7, i16 8, i16 9>, <i16 5, i16 4, i16 3, i16 2>
26 %G_i32 = urem <3 x i32> <i32 6, i32 7, i32 8>, <i32 5, i32 4, i32 3>
34 %G_i64 = urem <2 x i64> <i64 6, i64 7>, <i64 5, i64 3>

1234567891011