Home
last modified time | relevance | path

Searched refs:v_add_f32 (Results 1 – 10 of 10) sorted by relevance

/external/llvm/test/CodeGen/AMDGPU/
Dfadd.ll7 ; SI: v_add_f32
17 ; SI: v_add_f32
18 ; SI: v_add_f32
30 ; SI: v_add_f32
31 ; SI: v_add_f32
32 ; SI: v_add_f32
33 ; SI: v_add_f32
52 ; SI: v_add_f32
53 ; SI: v_add_f32
54 ; SI: v_add_f32
[all …]
Dllvm.sin.ll35 ; SI-NOT: v_add_f32
49 ; SI: v_add_f32
62 ; SI-NOT: v_add_f32
76 ; SI: v_add_f32
Dhalf.ll541 ; SI: v_add_f32
550 ; SI: v_add_f32
551 ; SI: v_add_f32
560 ; SI: v_add_f32
561 ; SI: v_add_f32
562 ; SI: v_add_f32
563 ; SI: v_add_f32
575 ; SI: v_add_f32
576 ; SI: v_add_f32
577 ; SI: v_add_f32
[all …]
Dcvt_rpi_i32_f32.ll70 ; SI: v_add_f32
/external/llvm/test/MC/AMDGPU/
Dvop2.s23 v_add_f32 v1, 1.0, v3 label
27 v_add_f32 v1, -1.0, v3 label
31 v_add_f32 v1, 100.0, v3 label
35 v_add_f32 v1, -100.0, v3 label
125 v_add_f32 v1, v2, v3 label
Dvop_dpp.s96 v_add_f32 v0, -v0, v0 row_shl:1 row_mask:0xa bank_mask:0x1 bound_ctrl:0 label
100 v_add_f32 v0, v0, |v0| row_shl:1 row_mask:0xa bank_mask:0x1 bound_ctrl:0 label
104 v_add_f32 v0, -v0, |v0| row_shl:1 row_mask:0xa bank_mask:0x1 bound_ctrl:0 label
108 v_add_f32 v0, |v0|, -v0 row_shl:1 row_mask:0xa bank_mask:0x1 bound_ctrl:0 label
342 v_add_f32 v0, v0, v0 row_shl:1 row_mask:0xa bank_mask:0x1 bound_ctrl:0 label
Dsymbol_special.s44 v_add_f32 v0, v0, v[.option.machine_version_major] label
Dvop3.s215 v_add_f32 v1, v3, s5 label
Dvop_sdwa.s101 v_add_f32 v0, -|v0|, -v0 dst_sel:DWORD dst_unused:UNUSED_PAD src0_sel:WORD_1 src1_sel:BYTE_2 label
349 v_add_f32 v0, v0, v0 dst_sel:DWORD dst_unused:UNUSED_PAD src0_sel:WORD_1 src1_sel:BYTE_2 label
/external/llvm/lib/Target/AMDGPU/
DSIInstructions.td1486 defm V_ADD_F32 : VOP2Inst <vop2<0x3, 0x1>, "v_add_f32",