Lines Matching refs:GEN_TO_REG
89 #define GEN_TO_REG (31) macro
92 #define ANY (GEN_TO_REG | (GEN_TO_REG << 5) | (GEN_TO_REG << 15))
98 #define NOTK_TO_REG (GEN_TO_REG & ~K_TO_REG)
99 #define NOTI_TO_REG (GEN_TO_REG & ~I_TO_REG)
152 {"addw", { 2, "", GEN_TO_REG, 0x40} },
153 {"addwc", { 2, "", GEN_TO_REG, 0x41} },
154 {"subw", { 2, "", GEN_TO_REG, 0x42} },
155 {"subwb", { 2, "", GEN_TO_REG, 0x43} },
156 {"rsubw", { 2, "", GEN_TO_REG, 0x44} },
157 {"mulw", { 2, "", GEN_TO_REG, 0x45} },
158 {"emul", { 2, "", GEN_TO_REG, 0x47} },
159 {"umulw", { 2, "", GEN_TO_REG, 0x46} },
160 {"divw", { 2, "", GEN_TO_REG, 0x48} },
161 {"ediv", { 2, "", GEN_TO_REG, 0x4a} },
162 {"rdivw", { 2, "", GEN_TO_REG, 0x4b} },
163 {"udivw", { 2, "", GEN_TO_REG, 0x49} },
164 {"modw", { 2, "", GEN_TO_REG, 0x4c} },
165 {"umodw", { 2, "", GEN_TO_REG, 0x4d} },
187 {"andw", { 2, "", GEN_TO_REG, 0x30} },
188 {"orw", { 2, "", GEN_TO_REG, 0x31} },
189 {"xorw", { 2, "", GEN_TO_REG, 0x32} },
190 {"bicw", { 2, "", GEN_TO_REG, 0x33} },
191 {"lshlw", { 2, "", GEN_TO_REG, 0x38} },
192 {"ashlw", { 2, "", GEN_TO_REG, 0x3a} },
193 {"ashll", { 2, "", GEN_TO_REG, 0x3c} },
194 {"ashrw", { 2, "", GEN_TO_REG, 0x3b} },
195 {"ashrl", { 2, "", GEN_TO_REG, 0x3d} },
196 {"rotlw", { 2, "", GEN_TO_REG, 0x3e} },
197 {"rotrw", { 2, "", GEN_TO_REG, 0x3f} },
200 {"pushw", { 2, "", GEN_TO_REG, 0x0c} },
213 {"call", { 2, "", GEN_TO_REG, 0x04} },
214 {"call", { 1, "", GEN_TO_REG, 0x04} },