1 #as: -mcpu=arc700
2 #objdump: -dr --show-raw-insn
3 
4 .*: +file format .*arc.*
5 
6 Disassembly of section .text:
7 
8 [0-9a-f]+ <text_label>:
9    0:	2020 0f80 0000 0000 	j	0
10 			4: R_ARC_32_ME	.text
11    8:	20e0 0f80 0000 0000 	j	0
12 			c: R_ARC_32_ME	.text
13   10:	20e0 0f80 0000 0000 	j	0
14 			14: R_ARC_32_ME	.text
15   18:	20e0 0f81 0000 0000 	jeq	0
16 			1c: R_ARC_32_ME	.text
17   20:	20e0 0f81 0000 0000 	jeq	0
18 			24: R_ARC_32_ME	.text
19   28:	20e0 0f82 0000 0000 	jne	0
20 			2c: R_ARC_32_ME	.text
21   30:	20e0 0f82 0000 0000 	jne	0
22 			34: R_ARC_32_ME	.text
23   38:	20e0 0f83 0000 0000 	jp	0
24 			3c: R_ARC_32_ME	.text
25   40:	20e0 0f83 0000 0000 	jp	0
26 			44: R_ARC_32_ME	.text
27   48:	20e0 0f84 0000 0000 	jn	0
28 			4c: R_ARC_32_ME	.text
29   50:	20e0 0f84 0000 0000 	jn	0
30 			54: R_ARC_32_ME	.text
31   58:	20e0 0f85 0000 0000 	jc	0
32 			5c: R_ARC_32_ME	.text
33   60:	20e0 0f85 0000 0000 	jc	0
34 			64: R_ARC_32_ME	.text
35   68:	20e0 0f85 0000 0000 	jc	0
36 			6c: R_ARC_32_ME	.text
37   70:	20e0 0f86 0000 0000 	jnc	0
38 			74: R_ARC_32_ME	.text
39   78:	20e0 0f86 0000 0000 	jnc	0
40 			7c: R_ARC_32_ME	.text
41   80:	20e0 0f86 0000 0000 	jnc	0
42 			84: R_ARC_32_ME	.text
43   88:	20e0 0f87 0000 0000 	jv	0
44 			8c: R_ARC_32_ME	.text
45   90:	20e0 0f87 0000 0000 	jv	0
46 			94: R_ARC_32_ME	.text
47   98:	20e0 0f88 0000 0000 	jnv	0
48 			9c: R_ARC_32_ME	.text
49   a0:	20e0 0f88 0000 0000 	jnv	0
50 			a4: R_ARC_32_ME	.text
51   a8:	20e0 0f89 0000 0000 	jgt	0
52 			ac: R_ARC_32_ME	.text
53   b0:	20e0 0f8a 0000 0000 	jge	0
54 			b4: R_ARC_32_ME	.text
55   b8:	20e0 0f8b 0000 0000 	jlt	0
56 			bc: R_ARC_32_ME	.text
57   c0:	20e0 0f8c 0000 0000 	jle	0
58 			c4: R_ARC_32_ME	.text
59   c8:	20e0 0f8d 0000 0000 	jhi	0
60 			cc: R_ARC_32_ME	.text
61   d0:	20e0 0f8e 0000 0000 	jls	0
62 			d4: R_ARC_32_ME	.text
63   d8:	20e0 0f8f 0000 0000 	jpnz	0
64 			dc: R_ARC_32_ME	.text
65   e0:	2020 0f80 0000 0000 	j	0
66 			e4: R_ARC_32_ME	external_text_label
67   e8:	20a0 0000           	j	0
68