1 2 .*: file format elf32-littlearm.* 3 4 5 Disassembly of section \.text: 6 7 00008000 <__stm32l4xx_veneer_0>: 8 8000: e8b9 007e ldmia\.w r9!, {r1, r2, r3, r4, r5, r6} 9 8004: e899 0380 ldmia\.w r9, {r7, r8, r9} 10 8008: f000 b88c b\.w 8124 <__stm32l4xx_veneer_0_r> 11 800c: f7f0 a000 udf\.w #0 12 13 00008010 <__stm32l4xx_veneer_1>: 14 8010: e8b9 007e ldmia\.w r9!, {r1, r2, r3, r4, r5, r6} 15 8014: e899 8380 ldmia\.w r9, {r7, r8, r9, pc} 16 8018: f7f0 a000 udf\.w #0 17 801c: f7f0 a000 udf\.w #0 18 19 00008020 <__stm32l4xx_veneer_2>: 20 8020: 4607 mov r7, r0 21 8022: e8b7 007e ldmia\.w r7!, {r1, r2, r3, r4, r5, r6} 22 8026: e897 0380 ldmia\.w r7, {r7, r8, r9} 23 802a: f000 b87f b\.w 812c <__stm32l4xx_veneer_2_r> 24 802e: de00 udf #0 25 26 00008030 <__stm32l4xx_veneer_3>: 27 8030: 460f mov r7, r1 28 8032: e8b7 007e ldmia\.w r7!, {r1, r2, r3, r4, r5, r6} 29 8036: e897 0380 ldmia\.w r7, {r7, r8, r9} 30 803a: f000 b879 b\.w 8130 <__stm32l4xx_veneer_3_r> 31 803e: de00 udf #0 32 33 00008040 <__stm32l4xx_veneer_4>: 34 8040: 4607 mov r7, r0 35 8042: e8b7 007e ldmia\.w r7!, {r1, r2, r3, r4, r5, r6} 36 8046: e897 8380 ldmia\.w r7, {r7, r8, r9, pc} 37 804a: de00 udf #0 38 804c: f7f0 a000 udf\.w #0 39 40 00008050 <__stm32l4xx_veneer_5>: 41 8050: 460f mov r7, r1 42 8052: e8b7 007e ldmia\.w r7!, {r1, r2, r3, r4, r5, r6} 43 8056: e897 8380 ldmia\.w r7, {r7, r8, r9, pc} 44 805a: de00 udf #0 45 805c: f7f0 a000 udf\.w #0 46 47 00008060 <__stm32l4xx_veneer_6>: 48 8060: e8b0 007e ldmia\.w r0!, {r1, r2, r3, r4, r5, r6} 49 8064: e8b0 0380 ldmia\.w r0!, {r7, r8, r9} 50 8068: f000 b868 b\.w 813c <__stm32l4xx_veneer_6_r> 51 806c: f7f0 a000 udf\.w #0 52 53 00008070 <__stm32l4xx_veneer_7>: 54 8070: e8b0 007e ldmia\.w r0!, {r1, r2, r3, r4, r5, r6} 55 8074: e8b0 8380 ldmia\.w r0!, {r7, r8, r9, pc} 56 8078: f7f0 a000 udf\.w #0 57 807c: f7f0 a000 udf\.w #0 58 59 00008080 <__stm32l4xx_veneer_8>: 60 8080: e931 0380 ldmdb r1!, {r7, r8, r9} 61 8084: e911 007e ldmdb r1, {r1, r2, r3, r4, r5, r6} 62 8088: f000 b85c b\.w 8144 <__stm32l4xx_veneer_8_r> 63 808c: f7f0 a000 udf\.w #0 64 65 00008090 <__stm32l4xx_veneer_9>: 66 8090: 4651 mov r1, sl 67 8092: e931 0380 ldmdb r1!, {r7, r8, r9} 68 8096: e911 007e ldmdb r1, {r1, r2, r3, r4, r5, r6} 69 809a: f000 b855 b\.w 8148 <__stm32l4xx_veneer_9_r> 70 809e: de00 udf #0 71 72 000080a0 <__stm32l4xx_veneer_a>: 73 80a0: 4649 mov r1, r9 74 80a2: e931 0380 ldmdb r1!, {r7, r8, r9} 75 80a6: e911 007e ldmdb r1, {r1, r2, r3, r4, r5, r6} 76 80aa: f000 b84f b\.w 814c <__stm32l4xx_veneer_a_r> 77 80ae: de00 udf #0 78 79 000080b0 <__stm32l4xx_veneer_b>: 80 80b0: f1a9 0928 sub\.w r9, r9, #40 ; 0x28 81 80b4: e8b9 007e ldmia\.w r9!, {r1, r2, r3, r4, r5, r6} 82 80b8: e899 8380 ldmia\.w r9, {r7, r8, r9, pc} 83 80bc: f7f0 a000 udf\.w #0 84 85 000080c0 <__stm32l4xx_veneer_c>: 86 80c0: f1a1 0728 sub\.w r7, r1, #40 ; 0x28 87 80c4: e8b7 007e ldmia\.w r7!, {r1, r2, r3, r4, r5, r6} 88 80c8: e897 8380 ldmia\.w r7, {r7, r8, r9, pc} 89 80cc: f7f0 a000 udf\.w #0 90 91 000080d0 <__stm32l4xx_veneer_d>: 92 80d0: f1a0 0728 sub\.w r7, r0, #40 ; 0x28 93 80d4: e8b7 007e ldmia\.w r7!, {r1, r2, r3, r4, r5, r6} 94 80d8: e897 8380 ldmia\.w r7, {r7, r8, r9, pc} 95 80dc: f7f0 a000 udf\.w #0 96 97 000080e0 <__stm32l4xx_veneer_e>: 98 80e0: e930 0380 ldmdb r0!, {r7, r8, r9} 99 80e4: e930 007e ldmdb r0!, {r1, r2, r3, r4, r5, r6} 100 80e8: f000 b838 b\.w 815c <__stm32l4xx_veneer_e_r> 101 80ec: f7f0 a000 udf\.w #0 102 103 000080f0 <__stm32l4xx_veneer_f>: 104 80f0: f1a0 0028 sub\.w r0, r0, #40 ; 0x28 105 80f4: 4607 mov r7, r0 106 80f6: e8b7 007e ldmia\.w r7!, {r1, r2, r3, r4, r5, r6} 107 80fa: e897 8380 ldmia\.w r7, {r7, r8, r9, pc} 108 80fe: de00 udf #0 109 110 00008100 <__stm32l4xx_veneer_10>: 111 8100: e8bd 007f ldmia\.w sp!, {r0, r1, r2, r3, r4, r5, r6} 112 8104: e8bd 0380 ldmia\.w sp!, {r7, r8, r9} 113 8108: f000 b82c b\.w 8164 <__stm32l4xx_veneer_10_r> 114 810c: f7f0 a000 udf\.w #0 115 116 00008110 <__stm32l4xx_veneer_11>: 117 8110: e8bd 007f ldmia\.w sp!, {r0, r1, r2, r3, r4, r5, r6} 118 8114: e8bd 8380 ldmia\.w sp!, {r7, r8, r9, pc} 119 8118: f7f0 a000 udf\.w #0 120 811c: f7f0 a000 udf\.w #0 121 122 00008120 <_start>: 123 8120: f7ff bf6e b\.w 8000 <__stm32l4xx_veneer_0> 124 125 00008124 <__stm32l4xx_veneer_0_r>: 126 8124: f7ff bf74 b\.w 8010 <__stm32l4xx_veneer_1> 127 128 00008128 <__stm32l4xx_veneer_1_r>: 129 8128: f7ff bf7a b\.w 8020 <__stm32l4xx_veneer_2> 130 131 0000812c <__stm32l4xx_veneer_2_r>: 132 812c: f7ff bf80 b\.w 8030 <__stm32l4xx_veneer_3> 133 134 00008130 <__stm32l4xx_veneer_3_r>: 135 8130: f7ff bf86 b\.w 8040 <__stm32l4xx_veneer_4> 136 137 00008134 <__stm32l4xx_veneer_4_r>: 138 8134: f7ff bf8c b\.w 8050 <__stm32l4xx_veneer_5> 139 140 00008138 <__stm32l4xx_veneer_5_r>: 141 8138: f7ff bf92 b\.w 8060 <__stm32l4xx_veneer_6> 142 143 0000813c <__stm32l4xx_veneer_6_r>: 144 813c: f7ff bf98 b\.w 8070 <__stm32l4xx_veneer_7> 145 146 00008140 <__stm32l4xx_veneer_7_r>: 147 8140: f7ff bf9e b\.w 8080 <__stm32l4xx_veneer_8> 148 149 00008144 <__stm32l4xx_veneer_8_r>: 150 8144: f7ff bfa4 b\.w 8090 <__stm32l4xx_veneer_9> 151 152 00008148 <__stm32l4xx_veneer_9_r>: 153 8148: f7ff bfaa b\.w 80a0 <__stm32l4xx_veneer_a> 154 155 0000814c <__stm32l4xx_veneer_a_r>: 156 814c: f7ff bfb0 b\.w 80b0 <__stm32l4xx_veneer_b> 157 158 00008150 <__stm32l4xx_veneer_b_r>: 159 8150: f7ff bfb6 b\.w 80c0 <__stm32l4xx_veneer_c> 160 161 00008154 <__stm32l4xx_veneer_c_r>: 162 8154: f7ff bfbc b\.w 80d0 <__stm32l4xx_veneer_d> 163 164 00008158 <__stm32l4xx_veneer_d_r>: 165 8158: f7ff bfc2 b\.w 80e0 <__stm32l4xx_veneer_e> 166 167 0000815c <__stm32l4xx_veneer_e_r>: 168 815c: f7ff bfc8 b\.w 80f0 <__stm32l4xx_veneer_f> 169 170 00008160 <__stm32l4xx_veneer_f_r>: 171 8160: f7ff bfce b\.w 8100 <__stm32l4xx_veneer_10> 172 173 00008164 <__stm32l4xx_veneer_10_r>: 174 8164: f7ff bfd4 b\.w 8110 <__stm32l4xx_veneer_11> 175