/toolchain/binutils/binutils-2.27/gas/testsuite/gas/arm/ |
D | armv8-a+rdma.d | 13 0: f3110b12 vqrdmlah.s16 d0, d1, d2 15 8: f3210b12 vqrdmlah.s32 d0, d1, d2 17 10: f3110c12 vqrdmlsh.s16 d0, d1, d2 19 18: f3210c12 vqrdmlsh.s32 d0, d1, d2 21 20: f2910e42 vqrdmlah.s16 d0, d1, d2\[0\] 22 24: f2910e4a vqrdmlah.s16 d0, d1, d2\[1\] 23 28: f2910e62 vqrdmlah.s16 d0, d1, d2\[2\] 24 2c: f2910e6a vqrdmlah.s16 d0, d1, d2\[3\] 25 30: f3920e42 vqrdmlah.s16 q0, q1, d2\[0\] 26 34: f3920e4a vqrdmlah.s16 q0, q1, d2\[1\] [all …]
|
D | armv8_1-a+simd.d | 13 0: f3110b12 vqrdmlah.s16 d0, d1, d2 15 8: f3210b12 vqrdmlah.s32 d0, d1, d2 17 10: f3110c12 vqrdmlsh.s16 d0, d1, d2 19 18: f3210c12 vqrdmlsh.s32 d0, d1, d2 21 20: f2910e42 vqrdmlah.s16 d0, d1, d2\[0\] 22 24: f2910e4a vqrdmlah.s16 d0, d1, d2\[1\] 23 28: f2910e62 vqrdmlah.s16 d0, d1, d2\[2\] 24 2c: f2910e6a vqrdmlah.s16 d0, d1, d2\[3\] 25 30: f3920e42 vqrdmlah.s16 q0, q1, d2\[0\] 26 34: f3920e4a vqrdmlah.s16 q0, q1, d2\[1\] [all …]
|
D | armv8_2+rdma.d | 13 0: f3110b12 vqrdmlah.s16 d0, d1, d2 15 8: f3210b12 vqrdmlah.s32 d0, d1, d2 17 10: f3110c12 vqrdmlsh.s16 d0, d1, d2 19 18: f3210c12 vqrdmlsh.s32 d0, d1, d2 21 20: f2910e42 vqrdmlah.s16 d0, d1, d2\[0\] 22 24: f2910e4a vqrdmlah.s16 d0, d1, d2\[1\] 23 28: f2910e62 vqrdmlah.s16 d0, d1, d2\[2\] 24 2c: f2910e6a vqrdmlah.s16 d0, d1, d2\[3\] 25 30: f3920e42 vqrdmlah.s16 q0, q1, d2\[0\] 26 34: f3920e4a vqrdmlah.s16 q0, q1, d2\[1\] [all …]
|
D | vfp1.s | 85 fcmpzd d2 91 fcmpd d0, d2 94 fcmpd d2, d0 101 fnegd d0, d2 104 fnegd d2, d0 111 faddd d0, d0, d2 114 faddd d0, d2, d0 117 faddd d2, d0, d0 127 fcvtds d2, s0 133 fcvtsd s0, d2 [all …]
|
D | vfp1_t2.s | 88 fcmpzd d2 94 fcmpd d0, d2 97 fcmpd d2, d0 104 fnegd d0, d2 107 fnegd d2, d0 114 faddd d0, d0, d2 117 faddd d0, d2, d0 120 faddd d2, d0, d0 130 fcvtds d2, s0 136 fcvtsd s0, d2 [all …]
|
D | neon-ldst-rm.d | 8 0[0-9a-f]+ <[^>]+> ec922b02 vldmia r2, {d2} 9 0[0-9a-f]+ <[^>]+> ec922b04 vldmia r2, {d2-d3} 13 0[0-9a-f]+ <[^>]+> ec922b02 vldmia r2, {d2} 14 0[0-9a-f]+ <[^>]+> ec922b04 vldmia r2, {d2-d3} 18 0[0-9a-f]+ <[^>]+> ecb22b02 vldmia r2!, {d2} 19 0[0-9a-f]+ <[^>]+> ecb22b04 vldmia r2!, {d2-d3} 23 0[0-9a-f]+ <[^>]+> ed322b02 vldmdb r2!, {d2} 24 0[0-9a-f]+ <[^>]+> ed322b04 vldmdb r2!, {d2-d3} 28 0[0-9a-f]+ <[^>]+> ec822b02 vstmia r2, {d2} 29 0[0-9a-f]+ <[^>]+> ec822b04 vstmia r2, {d2-d3} [all …]
|
D | armv8-2-fp16-simd.d | 12 0: f3342d0e vabd.f16 d2, d4, d14 14 8: f2142f0e vmax.f16 d2, d4, d14 16 10: f2342f0e vmin.f16 d2, d4, d14 31 4c: f3142e1e vacge.f16 d2, d4, d14 33 54: f3342e1e vacgt.f16 d2, d4, d14 35 5c: f33e2e14 vacgt.f16 d2, d14, d4 37 64: f31e2e14 vacge.f16 d2, d14, d4 39 6c: f2142e0e vceq.f16 d2, d4, d14 41 74: f3142e0e vcge.f16 d2, d4, d14 43 7c: f3342e0e vcgt.f16 d2, d4, d14 [all …]
|
D | vfp1.d | 54 0+0b0 <[^>]*> eeb52b40 (vcmp\.f64 d2, #0.0|fcmpzd d2) 57 0+0bc <[^>]*> eeb40b42 (vcmp\.f64|fcmpd) d0, d2 60 0+0c8 <[^>]*> eeb42b40 (vcmp\.f64|fcmpd) d2, d0 64 0+0d8 <[^>]*> eeb10b42 (vneg\.f64|fnegd) d0, d2 67 0+0e4 <[^>]*> eeb12b40 (vneg\.f64|fnegd) d2, d0 71 0+0f4 <[^>]*> ee300b02 (vadd\.f64|faddd) d0, d0, d2 74 0+100 <[^>]*> ee320b00 (vadd\.f64|faddd) d0, d2, d0 77 0+10c <[^>]*> ee302b00 (vadd\.f64|faddd) d2, d0, d0 84 0+128 <[^>]*> eeb72ac0 (vcvt\.f64\.f32|fcvtds) d2, s0 90 0+140 <[^>]*> eeb70bc2 (vcvt\.f32\.f64|fcvtsd) s0, d2 [all …]
|
D | armv8-2-fp16-simd-thumb.d | 12 0: ff34 2d0e vabd.f16 d2, d4, d14 14 8: ef14 2f0e vmax.f16 d2, d4, d14 16 10: ef34 2f0e vmin.f16 d2, d4, d14 31 4c: ff14 2e1e vacge.f16 d2, d4, d14 33 54: ff34 2e1e vacgt.f16 d2, d4, d14 35 5c: ff3e 2e14 vacgt.f16 d2, d14, d4 37 64: ff1e 2e14 vacge.f16 d2, d14, d4 39 6c: ef14 2e0e vceq.f16 d2, d4, d14 41 74: ff14 2e0e vcge.f16 d2, d4, d14 43 7c: ff34 2e0e vcgt.f16 d2, d4, d14 [all …]
|
D | neon-psyn.d | 9 0[0-9a-f]+ <[^>]+> f2a33862 vmul\.i32 d3, d3, d2\[1\] 10 0[0-9a-f]+ <[^>]+> f2233912 vmul\.i32 d3, d3, d2 11 0[0-9a-f]+ <[^>]+> f2222803 vadd\.i32 d2, d2, d3 12 0[0-9a-f]+ <[^>]+> f3924a4a vmull\.u16 q2, d2, d2\[1\] 17 0[0-9a-f]+ <[^>]+> ee021b70 vmov\.16 d2\[1\], r1 32 0[0-9a-f]+ <[^>]+> f4aa266f vld3\.16 {d2\[1\],d4\[1\],d6\[1\]}, \[sl\] 35 0[0-9a-f]+ <[^>]+> f3032e04 vcge\.f32 d2, d3, d4 36 0[0-9a-f]+ <[^>]+> f3b52083 vcge\.s16 d2, d3, #0 37 0[0-9a-f]+ <[^>]+> ee823b30 vdup\.16 d2, r3
|
D | neon-psyn.s | 5 cow .dn d2[1] 6 chips .dn d2 12 vmul d3.s32, d3.s32, d2.s32 13 vadd d2.s32, d3.s32 30 vmov d2.s16[1], r1 65 vld3 {d2.s16[1], d4.s16[1], d6.s16[1]}, [r10] 73 vcge d2.32, d3.f, d4.f 74 vcge d2.16, d3.s16, #0 76 dupme .dn d2.s16
|
D | vfp1_t2.d | 54 0+0b0 <[^>]*> eeb5 2b40 (vcmp\.f64 d2, #0.0|fcmpzd d2) 57 0+0bc <[^>]*> eeb4 0b42 (vcmp\.f64|fcmpd) d0, d2 60 0+0c8 <[^>]*> eeb4 2b40 (vcmp\.f64|fcmpd) d2, d0 64 0+0d8 <[^>]*> eeb1 0b42 (vneg\.f64|fnegd) d0, d2 67 0+0e4 <[^>]*> eeb1 2b40 (vneg\.f64|fnegd) d2, d0 71 0+0f4 <[^>]*> ee30 0b02 (vadd\.f64|faddd) d0, d0, d2 74 0+100 <[^>]*> ee32 0b00 (vadd\.f64|faddd) d0, d2, d0 77 0+10c <[^>]*> ee30 2b00 (vadd\.f64|faddd) d2, d0, d0 84 0+128 <[^>]*> eeb7 2ac0 (vcvt\.f64\.f32|fcvtds) d2, s0 90 0+140 <[^>]*> eeb7 0bc2 (vcvt\.f32\.f64|fcvtsd) s0, d2 [all …]
|
/toolchain/binutils/binutils-2.27/ld/testsuite/ld-scripts/ |
D | sane1.t | 12 d2 = .; 13 s_diff = d2 - d1; 14 s_sum_neg = d2 + -d1; 15 s_sum = d2 + d1; 16 s_prod = d2 * d1; 18 s2 = d2 % 5; 19 s3 = d2 / 5; 21 s5 = ABSOLUTE (d2) % 5; 22 s6 = ABSOLUTE (d2) / 5; 26 diff = d2 - d1; [all …]
|
/toolchain/binutils/binutils-2.27/gas/testsuite/gas/m68k/ |
D | mcf-mac.s | 4 move.l %acc,%d2 8 move.l %macsr,%d2 11 move.l %mask,%d2 112 mac.w %a1l,%a2u,(%a3),%d2 116 mac.w %a1l,%a2u,(%a3)&,%d2 120 mac.w %a1l,%a2u,(%a2)+,%d2 124 mac.w %a1l,%a2u,(%a2)+&,%d2 128 mac.w %a1l,%a2u,10(%a6),%d2 132 mac.w %a1l,%a2u,10(%a6)&,%d2 136 mac.w %a1l,%a2u,-(%a1),%d2 [all …]
|
D | mcf-emac.s | 4 mac.w %d5l,%a3u,<<,(%a0)&,%d2,%acc0 16 mac.l %d2,%d3,%acc0 17 mac.l %d2,%d3,%acc1 18 mac.l %d2,%d3,%acc2 19 mac.l %d2,%d3,%acc3 53 move.l %acc2,%d2 223 mac.w %a1l,%a2u,(%a3),%d2,%acc1 224 mac.w %a1l,%a2u,(%a3),%d2,%acc2 231 mac.w %a1l,%a2u,(%a3)&,%d2,%acc1 232 mac.w %a1l,%a2u,(%a3)&,%d2,%acc2 [all …]
|
D | mcf-mac.d | 10 0: a182 movel %acc,%d2 13 6: a982 movel %macsr,%d2 15 a: ad82 movel %mask,%d2 108 174: a493 a089 macw %a1l,%a2u,%a3@,%d2 112 184: a493 a0a9 macw %a1l,%a2u,%a3@&,%d2 116 194: a49a a089 macw %a1l,%a2u,%a2@\+,%d2 120 1a4: a49a a0a9 macw %a1l,%a2u,%a2@\+&,%d2 124 1b8: a4ae a089 000a macw %a1l,%a2u,%fp@\(10\),%d2 128 1d0: a4ae a0a9 000a macw %a1l,%a2u,%fp@\(10\)&,%d2 132 1e4: a4a1 a089 macw %a1l,%a2u,%a1@-,%d2 [all …]
|
D | cpu32.s | 3 tblub %d0,%d1,%d2 4 tbluw %d0,%d1,%d2 5 tblul %d0,%d1,%d2 6 tblunb %d0,%d1,%d2 7 tblunw %d0,%d1,%d2 8 tblunl %d0,%d1,%d2 9 tblsb %d0,%d1,%d2 10 tblsw %d0,%d1,%d2 11 tblsl %d0,%d1,%d2 12 tblsnb %d0,%d1,%d2 [all …]
|
D | mcf-emac.d | 12 8: a490 b2a5 macw %d5l,%a3u,<<,%a0@&,%d2,%acc0 21 30: a602 0800 macl %d2,%d3,%acc0 22 34: a682 0800 macl %d2,%d3,%acc1 23 38: a602 0810 macl %d2,%d3,%acc2 24 3c: a682 0810 macl %d2,%d3,%acc3 53 78: a582 movel %acc2,%d2 219 30c: a413 a089 macw %a1l,%a2u,%a3@,%d2,%acc1 220 310: a493 a099 macw %a1l,%a2u,%a3@,%d2,%acc2 227 32c: a413 a0a9 macw %a1l,%a2u,%a3@&,%d2,%acc1 228 330: a493 a0b9 macw %a1l,%a2u,%a3@&,%d2,%acc2 [all …]
|
D | cas.s | 7 cas2 %d0:%d2,%d3:%d4,(%a0):(%a1) 8 cas2 %d0:%d2,%d3:%d4,(%d0):(%d1) 9 cas2 %d0:%d2,%d3:%d4,%a0@:%a1@ 10 cas2 %d0:%d2,%d3:%d4,@(%a0):@(%a1) 11 cas2 %d0:%d2,%d3:%d4,@(%d0):@(%d1) 12 cas2 %d0,%d2,%d3,%d4,(%a0),(%a1) 13 cas2 %d0,%d2,%d3,%d4,(%d0),(%d1) 14 cas2 %d0,%d2,%d3,%d4,%a0@,%a1@ 15 cas2 %d0,%d2,%d3,%d4,@(%a0),@(%a1) 16 cas2 %d0,%d2,%d3,%d4,@(%d0),@(%d1)
|
D | cpu32.d | 11 [ 0-9a-f]+: f800 2001 tblub %d0,%d1,%d2 12 [ 0-9a-f]+: f800 2041 tbluw %d0,%d1,%d2 13 [ 0-9a-f]+: f800 2081 tblul %d0,%d1,%d2 14 [ 0-9a-f]+: f800 2401 tblunb %d0,%d1,%d2 15 [ 0-9a-f]+: f800 2441 tblunw %d0,%d1,%d2 16 [ 0-9a-f]+: f800 2481 tblunl %d0,%d1,%d2 17 [ 0-9a-f]+: f800 2801 tblsb %d0,%d1,%d2 18 [ 0-9a-f]+: f800 2841 tblsw %d0,%d1,%d2 19 [ 0-9a-f]+: f800 2881 tblsl %d0,%d1,%d2 20 [ 0-9a-f]+: f800 2c01 tblsnb %d0,%d1,%d2 [all …]
|
D | cas.d | 11 0+008 <foo\+(0x|)8> cas2w %d0,%d2,%d3,%d4,%a0@,%a1@ 12 0+00e <foo\+(0x|)e> cas2w %d0,%d2,%d3,%d4,@\(%d0\),@\(%d1\) 13 0+014 <foo\+(0x|)14> cas2w %d0,%d2,%d3,%d4,%a0@,%a1@ 14 0+01a <foo\+(0x|)1a> cas2w %d0,%d2,%d3,%d4,%a0@,%a1@ 15 0+020 <foo\+(0x|)20> cas2w %d0,%d2,%d3,%d4,@\(%d0\),@\(%d1\) 16 0+026 <foo\+(0x|)26> cas2w %d0,%d2,%d3,%d4,%a0@,%a1@ 17 0+02c <foo\+(0x|)2c> cas2w %d0,%d2,%d3,%d4,@\(%d0\),@\(%d1\) 18 0+032 <foo\+(0x|)32> cas2w %d0,%d2,%d3,%d4,%a0@,%a1@ 19 0+038 <foo\+(0x|)38> cas2w %d0,%d2,%d3,%d4,%a0@,%a1@ 20 0+03e <foo\+(0x|)3e> cas2w %d0,%d2,%d3,%d4,@\(%d0\),@\(%d1\)
|
/toolchain/binutils/binutils-2.27/gas/testsuite/gas/mri/ |
D | moveml.d | 10 0: 4cdf 07fc moveml %sp@\+,%d2-%a2 11 4: 4cdf 07fc moveml %sp@\+,%d2-%a2 12 8: 48f9 07fc 0000 moveml %d2-%a2,0 <\.text> 14 10: 48f9 07fc 0000 moveml %d2-%a2,0 <\.text> 16 18: 4cf9 07fc 0000 moveml 0 <\.text>,%d2-%a2 18 20: 4cf9 07fc 0000 moveml 0 <\.text>,%d2-%a2 20 28: 4cf9 07fc 0001 moveml 16000 <.*>,%d2-%a2 22 30: 4cf9 07fc 0001 moveml 16000 <.*>,%d2-%a2 24 38: 48f9 07fc 0001 moveml %d2-%a2,16000 <.*> 26 40: 48f9 07fc 0001 moveml %d2-%a2,16000 <.*>
|
/toolchain/binutils/binutils-2.27/gas/testsuite/gas/mn10300/ |
D | extend.s | 3 getx d2 4 mulq d1,d2 5 mulq 16,d2 8 mulqu d1,d2 9 mulqu 16,d2 12 sat16 d2,d3 13 sat24 d3,d2 14 bsch d1,d2
|
D | shift.s | 2 asr d1,d2 3 asr 4,d2 4 lsr d2,d3 6 asl d3,d2 7 asl 4,d2 8 asl2 d2 10 rol d2
|
/toolchain/binutils/binutils-2.27/gas/testsuite/gas/ia64/ |
D | psn.d | 83 186: 00 e8 06 09 23 00 st1.d2 \[r65\]=r93 85 190: 08 00 74 83 84 11 \[MMI\] st1.d2 \[r65\]=r93 100 1e0: 08 00 74 83 8c 11 \[MMI\] st2.d2 \[r65\]=r93 101 1e6: 00 e8 06 19 23 00 st2.d2 \[r65\]=r93 116 236: 00 e8 06 29 23 00 st4.d2 \[r65\]=r93 118 240: 08 00 74 83 94 11 \[MMI\] st4.d2 \[r65\]=r93 133 290: 08 00 74 83 9c 11 \[MMI\] st8.d2 \[r65\]=r93 134 296: 00 e8 06 39 23 00 st8.d2 \[r65\]=r93 151 2f0: 08 00 74 83 85 11 \[MMI\] st16.d2 \[r65\]=r93,ar.csd 152 2f6: 00 e8 06 0b 23 00 st16.d2 \[r65\]=r93,ar.csd [all …]
|