/toolchain/binutils/binutils-2.27/gas/testsuite/gas/arm/ |
D | armv8-2-fp16-simd.d | 13 4: f3384d6c vabd.f16 q2, q4, q14 15 c: f2184f6c vmax.f16 q2, q4, q14 17 14: f2384f6c vmin.f16 q2, q4, q14 27 3c: f3b5474c vabs.f16 q2, q6 28 40: f3b547cc vneg.f16 q2, q6 32 50: f3184e7c vacge.f16 q2, q4, q14 34 58: f3384e7c vacgt.f16 q2, q4, q14 36 60: f33c4ed8 vacgt.f16 q2, q14, q4 38 68: f31c4ed8 vacge.f16 q2, q14, q4 40 70: f2184e6c vceq.f16 q2, q4, q14 [all …]
|
D | armv8-2-fp16-simd-thumb.d | 13 4: ff38 4d6c vabd.f16 q2, q4, q14 15 c: ef18 4f6c vmax.f16 q2, q4, q14 17 14: ef38 4f6c vmin.f16 q2, q4, q14 27 3c: ffb5 474c vabs.f16 q2, q6 28 40: ffb5 47cc vneg.f16 q2, q6 32 50: ff18 4e7c vacge.f16 q2, q4, q14 34 58: ff38 4e7c vacgt.f16 q2, q4, q14 36 60: ff3c 4ed8 vacgt.f16 q2, q14, q4 38 68: ff1c 4ed8 vacge.f16 q2, q14, q4 40 70: ef18 4e6c vceq.f16 q2, q4, q14 [all …]
|
D | neon-omit.s | 9 vrhadd.s32 q1,q2 31 vmla.i32 q1,q2 34 vacge.f q1,q2 44 vtst.i32 q2,q3 47 vrshr.s8 q2,#5 50 vsli.16 q2,#5 56 vabd.u8 q1,q2,q3 58 vrhadd.s32 q1,q5,q2 76 vmla.i32 q1,q2,q9 79 vacge.f q1,q4,q2 [all …]
|
D | neon-omit.d | 10 0[0-9a-f]+ <[^>]+> f2222144 vrhadd\.s32 q1, q1, q2 32 0[0-9a-f]+ <[^>]+> f2222944 vmla\.i32 q1, q1, q2 35 0[0-9a-f]+ <[^>]+> f3022e54 vacge\.f32 q1, q1, q2 45 0[0-9a-f]+ <[^>]+> f2244856 vtst\.32 q2, q2, q3 48 0[0-9a-f]+ <[^>]+> f28b4254 vrshr\.s8 q2, q2, #5 51 0[0-9a-f]+ <[^>]+> f3954554 vsli\.16 q2, q2, #5 54 0[0-9a-f]+ <[^>]+> f3042746 vabd\.u8 q1, q2, q3 56 0[0-9a-f]+ <[^>]+> f22a2144 vrhadd\.s32 q1, q5, q2 74 0[0-9a-f]+ <[^>]+> f2242962 vmla\.i32 q1, q2, q9 77 0[0-9a-f]+ <[^>]+> f3082e54 vacge\.f32 q1, q4, q2 [all …]
|
D | neon-psyn.d | 8 0[0-9a-f]+ <[^>]+> f2144954 vmul\.i16 q2, q2, q2 12 0[0-9a-f]+ <[^>]+> f3924a4a vmull\.u16 q2, d2, d2\[1\] 23 0[0-9a-f]+ <[^>]+> f3bb2744 vcvt\.s32\.f32 q1, q2 34 0[0-9a-f]+ <[^>]+> f3142156 vbsl q1, q2, q3
|
D | armv8_1-a+simd.d | 14 4: f3120b54 vqrdmlah.s16 q0, q1, q2 16 c: f3220b54 vqrdmlah.s32 q0, q1, q2 18 14: f3120c54 vqrdmlsh.s16 q0, q1, q2 20 1c: f3220c54 vqrdmlsh.s32 q0, q1, q2 48 84: ff12 0b54 vqrdmlah.s16 q0, q1, q2 50 8c: ff22 0b54 vqrdmlah.s32 q0, q1, q2 52 94: ff12 0c54 vqrdmlsh.s16 q0, q1, q2 54 9c: ff22 0c54 vqrdmlsh.s32 q0, q1, q2
|
D | armv8-a+rdma.d | 14 4: f3120b54 vqrdmlah.s16 q0, q1, q2 16 c: f3220b54 vqrdmlah.s32 q0, q1, q2 18 14: f3120c54 vqrdmlsh.s16 q0, q1, q2 20 1c: f3220c54 vqrdmlsh.s32 q0, q1, q2 48 84: ff12 0b54 vqrdmlah.s16 q0, q1, q2 50 8c: ff22 0b54 vqrdmlah.s32 q0, q1, q2 52 94: ff12 0c54 vqrdmlsh.s16 q0, q1, q2 54 9c: ff22 0c54 vqrdmlsh.s32 q0, q1, q2
|
D | armv8_2+rdma.d | 14 4: f3120b54 vqrdmlah.s16 q0, q1, q2 16 c: f3220b54 vqrdmlah.s32 q0, q1, q2 18 14: f3120c54 vqrdmlsh.s16 q0, q1, q2 20 1c: f3220c54 vqrdmlsh.s32 q0, q1, q2 48 84: ff12 0b54 vqrdmlah.s16 q0, q1, q2 50 8c: ff22 0b54 vqrdmlah.s32 q0, q1, q2 52 94: ff12 0c54 vqrdmlsh.s16 q0, q1, q2 54 9c: ff22 0c54 vqrdmlsh.s32 q0, q1, q2
|
D | armv8-2-fp16-simd-warning.l | 18 [^:]*:170: Error: selected processor does not support fp16 instruction -- `vnegq.f16 q2,q6' 22 [^:]*:175: Error: selected processor does not support fp16 instruction -- `vacge.f16 q2,q4,q14' 24 [^:]*:175: Error: selected processor does not support fp16 instruction -- `vacgt.f16 q2,q4,q14' 26 [^:]*:175: Error: selected processor does not support fp16 instruction -- `vaclt.f16 q2,q4,q14' 28 [^:]*:175: Error: selected processor does not support fp16 instruction -- `vacle.f16 q2,q4,q14' 30 [^:]*:175: Error: selected processor does not support fp16 instruction -- `vceq.f16 q2,q4,q14' 32 [^:]*:175: Error: selected processor does not support fp16 instruction -- `vcge.f16 q2,q4,q14' 34 [^:]*:175: Error: selected processor does not support fp16 instruction -- `vcgt.f16 q2,q4,q14' 36 [^:]*:175: Error: selected processor does not support fp16 instruction -- `vcle.f16 q2,q4,q14' 38 [^:]*:175: Error: selected processor does not support fp16 instruction -- `vclt.f16 q2,q4,q14' [all …]
|
D | neon-cond-bad_t2.d | 20 0[0-9a-f]+ <[^>]+> ff02 0d54 vmuleq\.f32 q0, q1, q2 23 0[0-9a-f]+ <[^>]+> ef02 0d54 vmlaeq\.f32 q0, q1, q2 26 0[0-9a-f]+ <[^>]+> ef22 0d54 vmlseq\.f32 q0, q1, q2 29 0[0-9a-f]+ <[^>]+> ef02 0d44 vaddeq\.f32 q0, q1, q2 32 0[0-9a-f]+ <[^>]+> ef22 0d44 vsubeq\.f32 q0, q1, q2
|
D | neon-psyn.s | 4 fish .qn q2 43 vcvt q1.s32, q2.f32 71 vbsl q1.8, q2.16, q3.8
|
D | neon-ldst-es.s | 54 vtbl.8 d3,{q1-q2},d5 58 vld4.32 {q1-q2},[r7]
|
D | neon-logic.s | 4 vorr.i32 q0, q1, q2
|
D | neon-ldst-rm.s | 10 \op\dir r2\wb,{q2-q3}
|
D | neon-cond-bad-inc.s | 24 \op\eq\f32 q0,q1,q2
|
/toolchain/binutils/binutils-2.27/gas/testsuite/gas/aarch64/ |
D | litpool.s | 6 ldr q2, =0x8f1bbcdc8f1bbcdc8f1bbcdc8f1bbcdc
|
D | litpool.d | 13 8: 9c000142 ldr q2, 30 <\.text\+0x30>
|
/toolchain/binutils/binutils-2.27/binutils/ |
D | stabs.c | 1250 const char *q1, *q2, *p; in parse_stab_type() local 1284 for (q2 = q1; *q2 != '\0'; ++q2) in parse_stab_type() 1286 if (*q2 == '<') in parse_stab_type() 1288 else if (*q2 == '>') in parse_stab_type() 1290 else if (*q2 == ':' && nest == 0) in parse_stab_type() 1293 p = q2; in parse_stab_type()
|
D | objdump.c | 3159 arelent *q2 = *(p + 1); in dump_reloc_set() local 3160 if (q2 != NULL in dump_reloc_set() 3161 && q2->howto in dump_reloc_set() 3162 && q->address == q2->address in dump_reloc_set() 3163 && !strcmp (q2->howto->name, "R_SPARC_13")) in dump_reloc_set() 3166 addend2 = q2->addend; in dump_reloc_set()
|
/toolchain/binutils/binutils-2.27/gas/doc/ |
D | c-sparc.texi | 262 @samp{%q2}.
|