/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/ARM/ |
D | d16.s | 2 …ple thumbv7-unknown-unknown -show-encoding -mattr=+vfp4,+d16 2>&1 | FileCheck %s --check-prefix=D16 6 @ D16: error: invalid instruction, any one of the following would fix this: 7 @ D16-NEXT: vadd.f64 d1, d2, d16 8 @ D16: note: operand must be a register in range [d0, d15] 9 @ D16: note: too many operands for instruction 12 @ D16: error: operand must be a register in range [d0, d15] 13 @ D16-NEXT: vadd.f64 d1, d17, d6 16 @ D16: error: operand must be a register in range [d0, d15] 17 @ D16-NEXT: vadd.f64 d19, d7, d6 20 @ D16: error: operand must be a register in range [d0, d15] [all …]
|
/external/llvm/test/MC/ARM/ |
D | d16.s | 2 …ple thumbv7-unknown-unknown -show-encoding -mattr=+vfp4,+d16 2>&1 | FileCheck %s --check-prefix=D16 6 @ D16: invalid operand for instruction 7 @ D16-NEXT: vadd.f64 d1, d2, d16 10 @ D16: invalid operand for instruction 11 @ D16-NEXT: vadd.f64 d1, d17, d6 14 @ D16: invalid operand for instruction 15 @ D16-NEXT: vadd.f64 d19, d7, d6 18 @ D16: invalid operand for instruction 19 @ D16-NEXT: vcvt.f64.f32 d22, s4 22 @ D16: invalid operand for instruction [all …]
|
/external/swiftshader/third_party/LLVM/lib/Target/Blackfin/ |
D | BlackfinInstrInfo.td | 222 // We cannot copy from GR16 to D16, and codegen wants to insert copies if we 224 def LOAD16i_d16: F2<(outs D16:$dst), (ins i16imm:$src), 226 [(set D16:$dst, ximm16:$src)]>; 240 def LOAD16fi: Pseudo<(outs D16:$dst), (ins MEMii:$mem), 242 [(set D16:$dst, (load ADDRspii:$mem))]>; 294 def LOAD16pi: F1<(outs D16:$dst), (ins PI:$ptr), 296 [(set D16:$dst, (load PI:$ptr))]>; 357 defm LOADhi: LOAD_incdec<D16, I, "w">; 375 def LOADhp_post: F1<(outs D16:$dst, P:$ptr_wb), (ins P:$ptr, P:$off), 392 def STORE16fi: Pseudo<(outs), (ins D16:$val, MEMii:$mem), [all …]
|
/external/swiftshader/third_party/llvm-7.0/llvm/test/CodeGen/AMDGPU/ |
D | store-hi16.ll | 2 …achineinstrs < %s | FileCheck -allow-deprecated-dag-overlap -check-prefixes=GCN,GFX906,NO-D16-HI %s 3 …achineinstrs < %s | FileCheck -allow-deprecated-dag-overlap -check-prefixes=GCN,GFX803,NO-D16-HI %s 10 ; NO-D16-HI-NEXT: v_lshrrev_b32_e32 v2, 16, v2 30 ; NO-D16-HI-NEXT: v_lshrrev_b32_e32 v2, 16, v2 50 ; NO-D16-HI-NEXT: v_lshrrev_b32_e32 v2, 16, v2 69 ; NO-D16-HI-NEXT: v_lshrrev_b32_e32 v2, 16, v2 89 ; NO-D16-HI-NEXT: v_lshrrev_b32_e32 v2, 16, v2 203 ; NO-D16-HI-NEXT: v_lshrrev_b32_e32 v2, 16, v2 204 ; NO-D16-HI-NEXT: flat_store_short v[0:1], v2 221 ; NO-D16-HI-NEXT: v_lshrrev_b32_e32 v2, 16, v2 [all …]
|
D | load-hi16.ll | 2 …attr=-promote-alloca -verify-machineinstrs < %s | FileCheck -check-prefixes=GCN,GFX906,NO-D16-HI %s 3 …attr=-promote-alloca -verify-machineinstrs < %s | FileCheck -check-prefixes=GCN,GFX803,NO-D16-HI %s 11 ; NO-D16-HI: ds_read_u16 v 26 ; NO-D16-HI: ds_read_u16 v 44 ; NO-D16-HI: ds_read_u16 v 62 ; NO-D16-HI: ds_read_u16 v 78 ; NO-D16-HI: ds_read_u16 v 79 ; NO-D16-HI: v_lshlrev_b32_e32 v0, 16, v0 96 ; NO-D16-HI: ds_read_u16 v 114 ; NO-D16-HI: ds_read_u8 v [all …]
|
/external/google-breakpad/src/common/linux/ |
D | synth_elf.cc | 53 D16(ET_EXEC); //TODO: allow passing ET_DYN? in ELF() 55 D16(machine); in ELF() 67 D16(addr_size_ == 8 ? sizeof(Elf64_Ehdr) : sizeof(Elf32_Ehdr)); in ELF() 69 D16(addr_size_ == 8 ? sizeof(Elf64_Phdr) : sizeof(Elf32_Phdr)); in ELF() 71 D16(program_count_label_); in ELF() 73 D16(addr_size_ == 8 ? sizeof(Elf64_Shdr) : sizeof(Elf32_Shdr)); in ELF() 75 D16(section_count_label_); in ELF() 77 D16(section_header_string_index_); in ELF() 229 D16(shndx); in AddSymbol() 238 D16(shndx); in AddSymbol()
|
D | elf_symbols_to_module_unittest.cc | 105 .D16(shndx); in AddElf32Sym() 147 .D16(SHN_UNDEF + 1); in TEST_P() 176 .D16(SHN_UNDEF + 1); in TEST_P() 273 .D16(shndx) in AddElf64Sym()
|
/external/llvm/test/MC/Disassembler/ARM/ |
D | d16.txt | 6 # D16: warning: invalid instruction encoding 10 # D16: warning: invalid instruction encoding 14 # D16: warning: invalid instruction encoding 18 # D16: warning: invalid instruction encoding 22 # D16: warning: invalid instruction encoding
|
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/Disassembler/ARM/ |
D | d16.txt | 6 # D16: warning: invalid instruction encoding 10 # D16: warning: invalid instruction encoding 14 # D16: warning: invalid instruction encoding 18 # D16: warning: invalid instruction encoding 22 # D16: warning: invalid instruction encoding
|
/external/libxaac/decoder/armv7/ |
D | ixheaacd_esbr_qmfsyn64_winadd.s | 72 VLD1.32 {D16, D17}, [R0], R8 75 VMLAL.S32 Q13, D16, D18 110 VLD1.32 {D16, D17}, [R1], R8 113 VMLAL.S32 Q13, D16, D18 165 VLD1.32 {D16, D17}, [R0], R8 168 VMLAL.S32 Q13, D16, D18 203 VLD1.32 {D16, D17}, [R1], R8 206 VMLAL.S32 Q13, D16, D18 254 VLD1.32 {D16, D17}, [R0], R8 257 VMLAL.S32 Q13, D16, D18 [all …]
|
D | ixheaacd_esbr_cos_sin_mod_loop2.s | 81 VSHRN.I64 D16, Q8, #32 92 VST1.32 {D16[1]}, [R11], R8 112 VSHRN.I64 D16, Q8, #32 119 VST1.32 {D16[1]}, [R10]! 141 VSHRN.I64 D16, Q8, #32 150 VST1.32 {D16[1]}, [R11], R8
|
D | ixheaacd_sbr_qmfanal32_winadds.s | 136 VLD2.16 {D15, D16}, [R3]! 143 VLD1.16 D16, [R1], R6 180 VMLAL.S16 Q15, D16, D17 232 VLD2.16 {D15, D16}, [R3]! 236 VLD1.16 D16, [R1], R6 258 VMLAL.S16 Q15, D16, D17
|
D | ixheaacd_overlap_add2.s | 109 VST1.32 D16[0], [R2], R11 115 VST1.32 D16[1], [R2], R11 138 VST1.32 D16[0], [R2], R11 141 VST1.32 D16[1], [R2], R11 240 VST1.32 D16[0], [R7], R8 242 VST1.32 D16[1], [R7], R8 262 VST1.32 D16[0], [R7], R8 263 VST1.32 D16[1], [R7], R8
|
D | ixheaacd_sbr_qmfsyn64_winadd.s | 107 VLD1.16 D16, [R1], R8 113 VMLAL.S16 Q13, D17, D16 173 VLD1.16 D16, [R1], R8 214 VMLAL.S16 Q13, D17, D16 262 VLD1.16 D16, [R1], R8 268 VMLAL.S16 Q13, D17, D16 329 VLD1.16 D16, [R1], R8 361 VMLAL.S16 Q13, D17, D16
|
D | ixheaacd_sbr_qmfanal32_winadds_eld.s | 114 VLD1.16 {D15, D16}, [R3]! @ tmpQmf_c2[2*(n + 128)] load and incremented 123 VLD1.16 D16, [R1], R6 160 VMLAL.S16 Q15, D16, D17 214 VLD1.16 {D15, D16}, [R3]! 218 VLD1.16 D16, [R1], R6 240 VMLAL.S16 Q15, D16, D17
|
D | ixheaacd_dct3_32.s | 322 VUZP.16 D16, D17 327 VMLAL.U16 Q15, D16, D10 329 VMLSL.U16 Q14, D16, D8 376 VUZP.16 D16, D17 379 VMLAL.U16 Q15, D16, D10 381 VMLSL.U16 Q14, D16, D8 428 VADD.I32 D16, D1, D3 435 VUZP.16 D16, D17 437 VMLAL.U16 Q15, D16, D10 439 VMLSL.U16 Q14, D16, D8
|
D | ixheaacd_post_twiddle.s | 181 VUZP.16 D16, D17 185 VMULL.U16 Q3, D16, D10 289 VUZP.16 D16, D17 293 VMULL.U16 Q3, D16, D10 389 VUZP.16 D16, D17 393 VMULL.U16 Q3, D16, D10 505 VUZP.16 D16, D17 509 VMULL.U16 Q3, D16, D10 533 VST2.32 {D14, D16}, [R0]!
|
D | ixheaacd_calc_pre_twid.s | 61 VSHRN.S64 D16, Q8, #32 69 VSUB.I32 D2, D16, D18
|
/external/libhevc/decoder/arm/ |
D | ihevcd_fmt_conv_420sp_to_rgba8888.s | 229 VQMOVUN.S16 D16,Q8 233 VZIP.8 D16,D17 253 VST1.32 D16,[R2]! 280 VQMOVUN.S16 D16,Q8 284 VZIP.8 D16,D17 304 VST1.32 D16,[R8]! 360 VQMOVUN.S16 D16,Q8 364 VZIP.8 D16,D17 384 VST1.32 D16,[R2]! 402 VQMOVUN.S16 D16,Q8 [all …]
|
/external/libhevc/common/arm/ |
D | ihevc_resi_trans_32x32_a9q.s | 292 VST1.32 D16,[R2],R10 @ -- dual issued 325 VSWP D16,D9 @R2 transpose2 365 VST1.32 D16,[R2],R10 388 VSWP D16, D11 @ R1 532 VSWP D16, D1 @ R1 568 VST1.32 D16, [R2], R7 613 VSWP D16, D1 @ R1 647 VST1.32 D16, [R2], R7 690 VSWP D16, D1 @ R1 727 VST1.32 D16, [R2], R7 [all …]
|
D | ihevc_sao_band_offset_chroma.s | 195 VCLE.U8 D16,D1,D30 @vcle_u8(band_table.val[0], vdup_n_u8(16)) 196 VORR.U8 D1,D1,D16 @band_table.val[0] = vorr_u8(band_table.val[0], au1_cmp) 205 VCLE.U8 D16,D1,D30 @vcle_u8(band_table.val[0], vdup_n_u8(16)) 206 VAND.U8 D1,D1,D16 @band_table.val[0] = vand_u8(band_table.val[0], au1_cmp) 222 …VADD.I8 D16,D12,D30 @band_table_v.val[3] = vadd_u8(band_table_v.val[3], band_p… 234 …VADD.I8 D12,D16,D26 @band_table_v.val[3] = vadd_u8(band_table_v.val[3], vdup_n… 308 VSUB.I8 D16,D14,D30 @vsub_u8(au1_cur_row_deint.val[1], band_pos_v) 316 …VTBX.8 D14,{D9-D12},D16 @vtbx4_u8(au1_cur_row_deint.val[1], band_table_v, vsub_u8(… 362 VSUB.I8 D16,D14,D30 @vsub_u8(au1_cur_row_deint.val[1], band_pos_v) 370 …VTBX.8 D14,{D9-D12},D16 @vtbx4_u8(au1_cur_row_deint.val[1], band_table_v, vsub_u8(…
|
/external/google-breakpad/src/common/dwarf/ |
D | cfi_assembler.h | 204 CFISection &D16(uint16_t v) { Section::D16(v); return *this; } in D16() function 205 CFISection &D16(Label v) { Section::D16(v); return *this; } in D16() function
|
/external/swiftshader/src/D3D8/ |
D | Capabilities.hpp | 50 static bool D16; member 157 static bool D16; member 264 static bool D16; member
|
/external/google-breakpad/src/processor/ |
D | synth_minidump.cc | 59 D16(system_info.processor_architecture); in SystemInfo() 60 D16(system_info.processor_level); in SystemInfo() 61 D16(system_info.processor_revision); in SystemInfo() 69 D16(system_info.suite_mask); in SystemInfo() 70 D16(system_info.reserved2); // Well, why not? in SystemInfo() 117 D16(*i); in String()
|
/external/swiftshader/src/D3D9/ |
D | Capabilities.hpp | 79 static bool D16; member 231 static bool D16; member 379 static bool D16; member 441 static bool D16; member
|