/external/llvm-project/llvm/test/CodeGen/AMDGPU/ |
D | bypass-div.ll | 22 ; GFX9-NEXT: v_addc_co_u32_e32 v5, vcc, v5, v3, vcc 49 ; GFX9-NEXT: v_addc_co_u32_e32 v11, vcc, v16, v11, vcc 54 ; GFX9-NEXT: v_addc_co_u32_e32 v11, vcc, v11, v13, vcc 55 ; GFX9-NEXT: v_addc_co_u32_e32 v12, vcc, v12, v15, vcc 58 ; GFX9-NEXT: v_addc_co_u32_e32 v11, vcc, v16, v12, vcc 72 ; GFX9-NEXT: v_addc_co_u32_e32 v14, vcc, v16, v14, vcc 76 ; GFX9-NEXT: v_addc_co_u32_e32 v12, vcc, v14, v13, vcc 77 ; GFX9-NEXT: v_addc_co_u32_e32 v8, vcc, v8, v15, vcc 79 ; GFX9-NEXT: v_addc_co_u32_e32 v8, vcc, v16, v8, vcc 82 ; GFX9-NEXT: v_addc_co_u32_e32 v7, vcc, 0, v7, vcc [all …]
|
D | offset-split-flat.ll | 79 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 103 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 127 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 151 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 197 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 221 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 245 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 269 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 293 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 318 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 2, v1, vcc [all …]
|
D | offset-split-global.ll | 75 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 141 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 187 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 211 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 257 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 281 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 306 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 2, v1, vcc 331 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 2, v1, vcc 356 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 2, v1, vcc 381 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 2, v1, vcc [all …]
|
D | sdwa-op64-test.ll | 6 ; GFX9: v_addc_co_u32_e32 v{{[0-9]+}}, vcc, 0, v{{[0-9]+}}, vcc{{$}} 45 ; GFX9: v_addc_co_u32_e32 v{{[0-9]+}}, vcc, 0, v{{[0-9]+}}, vcc{{$}} 47 ; GFX9: v_addc_co_u32_e32 v{{[0-9]+}}, vcc, 0, v{{[0-9]+}}, vcc{{$}}
|
D | shl_add_ptr_global.ll | 5 ; GCN: v_addc_co_u32_e32 v[[EXTRA_HI:[0-9]+]], vcc, 0, v5, vcc 22 ; GCN: v_addc_co_u32_e32 v[[EXTRA_HI:[0-9]+]], vcc, 0, v5, vcc
|
D | llvm.mulo.ll | 39 ; GFX9-NEXT: v_addc_co_u32_e32 v8, vcc, 0, v8, vcc 42 ; GFX9-NEXT: v_addc_co_u32_e32 v4, vcc, v8, v4, vcc 43 ; GFX9-NEXT: v_addc_co_u32_e32 v8, vcc, 0, v10, vcc 45 ; GFX9-NEXT: v_addc_co_u32_e32 v4, vcc, 0, v8, vcc 104 ; GFX9-NEXT: v_addc_co_u32_e32 v8, vcc, 0, v8, vcc 107 ; GFX9-NEXT: v_addc_co_u32_e32 v4, vcc, v8, v4, vcc 109 ; GFX9-NEXT: v_addc_co_u32_e32 v9, vcc, 0, v10, vcc 112 ; GFX9-NEXT: v_addc_co_u32_e32 v8, vcc, v10, v9, vcc
|
D | local-stack-alloc-block-sp-reference.ll | 50 ; MUBUF-NEXT: v_addc_co_u32_e32 v1, vcc, v1, v4, vcc 80 ; FLATSCR-NEXT: v_addc_co_u32_e32 v1, vcc, v1, v3, vcc 134 ; MUBUF-NEXT: v_addc_co_u32_e32 v3, vcc, v3, v6, vcc 168 ; FLATSCR-NEXT: v_addc_co_u32_e32 v3, vcc, v3, v5, vcc
|
D | amdgpu-mul24-knownbits.ll | 16 ; GCN-NEXT: v_addc_co_u32_e32 v1, vcc, v2, v1, vcc
|
D | llvm.amdgcn.s.barrier.ll | 62 ; VARIANT2-NEXT: v_addc_co_u32_e32 v1, vcc, v3, v1, vcc 82 ; VARIANT3-NEXT: v_addc_co_u32_e32 v1, vcc, v3, v1, vcc
|
D | gfx10-vop-literal.ll | 9 ; GFX9: v_addc_co_u32_e32 v{{[0-9]+}}, vcc, v{{[0-9]+}}, [[C2]], vcc
|
D | flat-address-space.ll | 195 ; GFX9: v_addc_co_u32_e32 v{{[0-9]+}}, vcc, -1, 224 ; GFX9: v_addc_co_u32_e32 v{{[0-9]+}}, vcc, -1,
|
D | carryout-selection.ll | 52 ; GFX9: v_addc_co_u32_e32 v{{[0-9]+}}, vcc, 0, v{{[0-9]+}}, vcc 82 ; GFX9: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 171 ; GFX9: v_addc_co_u32_e32 v{{[0-9]+}}, vcc, 0, v{{[0-9]+}}, vcc
|
D | global-saddr-load.ll | 107 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 133 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 305 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 1, v1, vcc 329 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 1, v1, vcc 353 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 1, v1, vcc 378 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 1, v1, vcc 403 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 427 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 451 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, -1, v1, vcc 521 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc [all …]
|
D | reassoc-scalar.ll | 37 ; GFX9: v_addc_co_u32_e32 v{{[0-9]+}}, vcc, 0, [[VADD1H]], vcc
|
D | saddo.ll | 74 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 377 ; GFX9-NEXT: v_addc_co_u32_e32 v5, vcc, v1, v3, vcc
|
D | store-hi16.ll | 319 ; GFX9-DAG: v_addc_co_u32_e32 v{{[0-9]+}}, vcc, -1, v 368 ; GFX9-DAG: v_addc_co_u32_e32 v{{[0-9]+}}, vcc, -1, v{{[0-9]+}}, vcc
|
D | uaddo.ll | 114 ; GFX9: v_addc_co_u32_e32 v{{[0-9]+}}, vcc,
|
/external/llvm-project/llvm/test/CodeGen/AMDGPU/GlobalISel/ |
D | insertelement.large.ll | 15 ; GCN-NEXT: v_addc_co_u32_e32 v5, vcc, 0, v1, vcc 17 ; GCN-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v5, vcc 26 ; GCN-NEXT: v_addc_co_u32_e32 v1, vcc, v5, v1, vcc 29 ; GCN-NEXT: v_addc_co_u32_e32 v3, vcc, v5, v3, vcc
|
D | llvm.amdgcn.global.atomic.fadd.ll | 24 ; GFX908-NEXT: v_addc_co_u32_e32 v1, vcc, v1, v4, vcc 42 ; GFX908-NEXT: v_addc_co_u32_e32 v1, vcc, v1, v4, vcc 89 ; GFX908-NEXT: v_addc_co_u32_e32 v1, vcc, v1, v4, vcc
|
D | llvm.amdgcn.atomic.dec.ll | 419 ; GFX9-NEXT: v_addc_co_u32_e32 v2, vcc, v0, v3, vcc 421 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v2, vcc 425 ; GFX9-NEXT: v_addc_co_u32_e32 v3, vcc, v5, v3, vcc 482 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, v4, v1, vcc 484 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 722 ; GFX9-NEXT: v_addc_co_u32_e32 v2, vcc, v0, v3, vcc 724 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v2, vcc 728 ; GFX9-NEXT: v_addc_co_u32_e32 v3, vcc, v5, v3, vcc 785 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, v4, v1, vcc 787 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc [all …]
|
D | llvm.amdgcn.atomic.inc.ll | 1105 ; GFX9-NEXT: v_addc_co_u32_e32 v4, vcc, 0, v1, vcc 1109 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 1111 ; GFX9-NEXT: v_addc_co_u32_e32 v3, vcc, 0, v4, vcc 1165 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 1167 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 1368 ; GFX9-NEXT: v_addc_co_u32_e32 v4, vcc, 0, v1, vcc 1372 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 1374 ; GFX9-NEXT: v_addc_co_u32_e32 v3, vcc, 0, v4, vcc 1431 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 1434 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc
|
D | extractelement-stack-lower.ll | 21 ; GCN-NEXT: v_addc_co_u32_e32 v32, vcc, 0, v16, vcc 23 ; GCN-NEXT: v_addc_co_u32_e32 v49, vcc, v16, v12, vcc 45 ; GCN-NEXT: v_addc_co_u32_e32 v60, vcc, v16, v12, vcc 306 ; GCN-NEXT: v_addc_co_u32_e32 v32, vcc, 0, v16, vcc 308 ; GCN-NEXT: v_addc_co_u32_e32 v49, vcc, v16, v12, vcc 330 ; GCN-NEXT: v_addc_co_u32_e32 v60, vcc, v16, v12, vcc 596 ; GCN-NEXT: v_addc_co_u32_e32 v32, vcc, 0, v16, vcc 598 ; GCN-NEXT: v_addc_co_u32_e32 v49, vcc, v16, v12, vcc 620 ; GCN-NEXT: v_addc_co_u32_e32 v60, vcc, v16, v12, vcc
|
D | uaddsat.ll | 2643 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, v1, v3, vcc 2760 ; GFX9-NEXT: v_addc_co_u32_e32 v3, vcc, v3, v1, vcc 2804 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, v1, v2, vcc 2858 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, v1, v5, vcc 2863 ; GFX9-NEXT: v_addc_co_u32_e32 v3, vcc, v3, v7, vcc 3236 ; GFX9-NEXT: v_addc_co_u32_e32 v5, vcc, v5, v1, vcc 3239 ; GFX9-NEXT: v_addc_co_u32_e32 v6, vcc, v6, v2, vcc 3240 ; GFX9-NEXT: v_addc_co_u32_e32 v7, vcc, v7, v3, vcc 3330 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, v1, v4, vcc 3333 ; GFX9-NEXT: v_addc_co_u32_e32 v2, vcc, v2, v4, vcc [all …]
|
D | saddsat.ll | 4673 ; GFX9-NEXT: v_addc_co_u32_e32 v5, vcc, v1, v3, vcc 4853 ; GFX9-NEXT: v_addc_co_u32_e32 v3, vcc, v3, v1, vcc 4920 ; GFX9-NEXT: v_addc_co_u32_e32 v3, vcc, v1, v3, vcc 5007 ; GFX9-NEXT: v_addc_co_u32_e32 v9, vcc, v1, v5, vcc 5018 ; GFX9-NEXT: v_addc_co_u32_e32 v5, vcc, v3, v7, vcc 5759 ; GFX9-NEXT: v_addc_co_u32_e32 v5, vcc, v5, v1, vcc 5762 ; GFX9-NEXT: v_addc_co_u32_e32 v6, vcc, v6, v2, vcc 5763 ; GFX9-NEXT: v_addc_co_u32_e32 v7, vcc, v7, v3, vcc 5804 ; GFX9-NEXT: v_addc_co_u32_e32 v1, vcc, 0, v1, vcc 5806 ; GFX9-NEXT: v_addc_co_u32_e32 v2, vcc, 0, v2, vcc [all …]
|
/external/llvm-project/llvm/test/MC/AMDGPU/ |
D | gfx9-vop2be-literal.s | 3 v_addc_co_u32_e32 v3, vcc, 12345, v3, vcc label
|