Home
last modified time | relevance | path

Searched refs:vstl (Results 1 – 23 of 23) sorted by relevance

/external/llvm-project/llvm/test/MC/VE/
DVST.s70 # CHECK-INST: vstl %v11, 23, %s12
72 vstl %v11, 23, %s12 label
74 # CHECK-INST: vstl.nc %vix, 63, %s22
76 vstl.nc %vix, 63, %s22
78 # CHECK-INST: vstl.ot %v63, -64, %s63
80 vstl.ot %v63, -64, %s63
82 # CHECK-INST: vstl.nc.ot %v12, %s12, 0
84 vstl.nc.ot %v12, %s12, 0
86 # CHECK-INST: vstl %v11, 23, %s12
88 vstl %v11, 23, %s12, %vm0 label
[all …]
/external/llvm-project/llvm/test/CodeGen/VE/VELIntrinsics/
Dvst.ll514 ; CHECK-NEXT: vstl %v0, %s1, %s0
517 tail call void @llvm.ve.vl.vstl.vssl(<256 x double> %3, i64 %1, i8* %0, i32 256)
522 declare void @llvm.ve.vl.vstl.vssl(<256 x double>, i64, i8*, i32)
531 ; CHECK-NEXT: vstl %v0, %s1, %s0, %vm1
534 …tail call void @llvm.ve.vl.vstl.vssml(<256 x double> %3, i64 %1, i8* %0, <256 x i1> undef, i32 256)
539 declare void @llvm.ve.vl.vstl.vssml(<256 x double>, i64, i8*, <256 x i1>, i32)
548 ; CHECK-NEXT: vstl %v0, 8, %s0
551 tail call void @llvm.ve.vl.vstl.vssl(<256 x double> %2, i64 8, i8* %0, i32 256)
562 ; CHECK-NEXT: vstl %v0, 8, %s0, %vm1
565 tail call void @llvm.ve.vl.vstl.vssml(<256 x double> %2, i64 8, i8* %0, <256 x i1> undef, i32 256)
[all …]
/external/llvm/test/MC/SystemZ/
Dinsn-bad-z13.s1009 #CHECK: vstl %v0, %r0, -1
1011 #CHECK: vstl %v0, %r0, 4096
1013 #CHECK: vstl %v0, %r0, 0(%r0)
1015 vstl %v0, %r0, -1
1016 vstl %v0, %r0, 4096
1017 vstl %v0, %r0, 0(%r0)
Dinsn-good-z13.s4269 #CHECK: vstl %v0, %r0, 0 # encoding: [0xe7,0x00,0x00,0x00,0x00,0x3f]
4270 #CHECK: vstl %v0, %r0, 4095 # encoding: [0xe7,0x00,0x0f,0xff,0x00,0x3f]
4271 #CHECK: vstl %v0, %r0, 0(%r15) # encoding: [0xe7,0x00,0xf0,0x00,0x00,0x3f]
4272 #CHECK: vstl %v0, %r15, 0 # encoding: [0xe7,0x0f,0x00,0x00,0x00,0x3f]
4273 #CHECK: vstl %v15, %r0, 0 # encoding: [0xe7,0xf0,0x00,0x00,0x00,0x3f]
4274 #CHECK: vstl %v31, %r0, 0 # encoding: [0xe7,0xf0,0x00,0x00,0x08,0x3f]
4275 #CHECK: vstl %v18, %r3, 1383(%r4) # encoding: [0xe7,0x23,0x45,0x67,0x08,0x3f]
4277 vstl %v0, %r0, 0
4278 vstl %v0, %r0, 4095
4279 vstl %v0, %r0, 0(%r15)
[all …]
Dinsn-bad-zEC12.s1329 #CHECK: vstl %v0, %r0, 0
1331 vstl %v0, %r0, 0
/external/llvm-project/llvm/test/CodeGen/SystemZ/
Dvec-intrinsics-01.ll22 declare void @llvm.s390.vstl(<16 x i8>, i32, i8 *)
639 ; CHECK: vstl %v24, %r3, 0(%r2)
641 call void @llvm.s390.vstl(<16 x i8> %vec, i32 %length, i8 *%ptr)
648 ; CHECK: vstl %v24, %r3, 4095(%r2)
651 call void @llvm.s390.vstl(<16 x i8> %vec, i32 %length, i8 *%ptr)
658 ; CHECK: vstl %v24, %r3, 0({{%r[1-5]}})
661 call void @llvm.s390.vstl(<16 x i8> %vec, i32 %length, i8 *%ptr)
668 ; CHECK: vstl %v24, %r4, 0({{%r[1-5]}})
671 call void @llvm.s390.vstl(<16 x i8> %vec, i32 %length, i8 *%ptr)
680 call void @llvm.s390.vstl(<16 x i8> %vec, i32 15, i8 *%ptr)
/external/llvm/test/CodeGen/SystemZ/
Dvec-intrinsics.ll22 declare void @llvm.s390.vstl(<16 x i8>, i32, i8 *)
630 ; CHECK: vstl %v24, %r3, 0(%r2)
632 call void @llvm.s390.vstl(<16 x i8> %vec, i32 %length, i8 *%ptr)
639 ; CHECK: vstl %v24, %r3, 4095(%r2)
642 call void @llvm.s390.vstl(<16 x i8> %vec, i32 %length, i8 *%ptr)
649 ; CHECK: vstl %v24, %r3, 0({{%r[1-5]}})
652 call void @llvm.s390.vstl(<16 x i8> %vec, i32 %length, i8 *%ptr)
659 ; CHECK: vstl %v24, %r4, 0({{%r[1-5]}})
662 call void @llvm.s390.vstl(<16 x i8> %vec, i32 %length, i8 *%ptr)
/external/llvm-project/llvm/test/MC/SystemZ/
Dinsn-good-z13.s6254 #CHECK: vstl %v0, %r0, 0 # encoding: [0xe7,0x00,0x00,0x00,0x00,0x3f]
6255 #CHECK: vstl %v0, %r0, 4095 # encoding: [0xe7,0x00,0x0f,0xff,0x00,0x3f]
6256 #CHECK: vstl %v0, %r0, 0(%r15) # encoding: [0xe7,0x00,0xf0,0x00,0x00,0x3f]
6257 #CHECK: vstl %v0, %r15, 0 # encoding: [0xe7,0x0f,0x00,0x00,0x00,0x3f]
6258 #CHECK: vstl %v15, %r0, 0 # encoding: [0xe7,0xf0,0x00,0x00,0x00,0x3f]
6259 #CHECK: vstl %v31, %r0, 0 # encoding: [0xe7,0xf0,0x00,0x00,0x08,0x3f]
6260 #CHECK: vstl %v18, %r3, 1383(%r4) # encoding: [0xe7,0x23,0x45,0x67,0x08,0x3f]
6262 vstl %v0, %r0, 0
6263 vstl %v0, %r0, 4095
6264 vstl %v0, %r0, 0(%r15)
[all …]
Dinsn-bad-z13.s2430 #CHECK: vstl %v0, %r0, -1
2432 #CHECK: vstl %v0, %r0, 4096
2434 vstl %v0, %r0, -1
2435 vstl %v0, %r0, 4096
Dinsn-bad-zEC12.s1676 #CHECK: vstl %v0, %r0, 0
1678 vstl %v0, %r0, 0
/external/llvm/test/MC/Disassembler/SystemZ/
Dinsns-z13.txt2822 #CHECK: vstl %v0, %r0, 0
2825 #CHECK: vstl %v18, %r3, 1383(%r4)
2828 #CHECK: vstl %v31, %r15, 4095(%r15)
/external/capstone/arch/SystemZ/
DSystemZGenInsnNameMaps.inc2195 { SYSZ_INS_VSTL, "vstl" },
/external/llvm/lib/Target/SystemZ/
DSystemZInstrVector.td191 def VSTL : StoreLengthVRSb<"vstl", 0xE73F, int_s390_vstl, 0>;
/external/llvm-project/llvm/test/MC/Disassembler/SystemZ/
Dinsns-z13.txt4172 # CHECK: vstl %v0, %r0, 0
4175 # CHECK: vstl %v18, %r3, 1383(%r4)
4178 # CHECK: vstl %v31, %r15, 4095(%r15)
/external/swiftshader/third_party/llvm-10.0/llvm/lib/Target/SystemZ/
DSystemZInstrVector.td213 def VSTL : StoreLengthVRSb<"vstl", 0xE73F, int_s390_vstl, 0>;
/external/llvm-project/llvm/lib/Target/SystemZ/
DSystemZInstrVector.td217 def VSTL : StoreLengthVRSb<"vstl", 0xE73F, int_s390_vstl, 0>;
/external/llvm-project/llvm/lib/Target/VE/
DVEInstrVec.td178 defm VSTL : VSTm<"vstl", 0x93, V64>;
/external/swiftshader/third_party/llvm-subzero/build/Android/include/llvm/IR/
DIntrinsics.gen4387 s390_vstl, // llvm.s390.vstl
10445 "llvm.s390.vstl",
18385 18, // llvm.s390.vstl
/external/swiftshader/third_party/llvm-subzero/build/Fuchsia/include/llvm/IR/
DIntrinsics.gen4387 s390_vstl, // llvm.s390.vstl
10445 "llvm.s390.vstl",
18385 18, // llvm.s390.vstl
/external/swiftshader/third_party/llvm-subzero/build/Linux/include/llvm/IR/
DIntrinsics.gen4387 s390_vstl, // llvm.s390.vstl
10445 "llvm.s390.vstl",
18385 18, // llvm.s390.vstl
/external/swiftshader/third_party/llvm-subzero/build/MacOS/include/llvm/IR/
DIntrinsics.gen4381 s390_vstl, // llvm.s390.vstl
10405 "llvm.s390.vstl",
18290 18, // llvm.s390.vstl
/external/swiftshader/third_party/llvm-subzero/build/Windows/include/llvm/IR/
DIntrinsics.gen4387 s390_vstl, // llvm.s390.vstl
10445 "llvm.s390.vstl",
18385 18, // llvm.s390.vstl
/external/swiftshader/third_party/llvm-10.0/configs/common/include/llvm/IR/
DIntrinsicImpl.inc6283 "llvm.s390.vstl",
16416 61, // llvm.s390.vstl