Home
last modified time | relevance | path

Searched refs:selnez (Results 1 – 20 of 20) sorted by relevance

/external/llvm/test/CodeGen/Mips/
Dcmov.ll21 ; 32-CMP-DAG: selnez $[[T0:[0-9]+]], $[[R1]], $4
36 ; 64-CMP-DAG: selnez $[[T0:[0-9]+]], $[[R1]], $[[CC]]
61 ; 32-CMP-DAG: selnez $[[T0:[0-9]+]], $[[R0]], $4
76 ; 64-CMP-DAG: selnez $[[T0:[0-9]+]], $[[R0]], $[[CC]]
101 ; 32-CMP-DAG: selnez $[[T1:[0-9]+]], $6, $[[CC]]
109 ; 64-CMP-DAG: selnez $[[T1:[0-9]+]], $6, $[[CC]]
131 ; 32-CMP-DAG: selnez $[[T0:[0-9]+]], $5, $[[CC]]
141 ; 64-CMP-DAG: selnez $[[T0:[0-9]+]], $5, $[[CC]]
169 ; 32-CMP-DAG: selnez $[[T2:[0-9]+]], $[[R1]], $[[R0]]
170 ; 32-CMP-DAG: selnez $[[T3:[0-9]+]], $[[R2]], $[[R0]]
[all …]
Dzeroreg.ll41 ; 32R6: selnez $2, $[[R0]], $4
47 ; 64R6: selnez $2, $[[R0]], $4
96 ; 32R6-DAG: selnez $2, $[[R0]], $[[CC]]
97 ; 32R6-DAG: selnez $3, $[[R1]], $[[CC]]
103 ; 64R6: selnez $2, $[[R0]], $4
Dselect.ll22 ; 32R6-DAG: selnez $[[T1:[0-9]+]], $6, $4
32 ; 64R6-DAG: selnez $[[T1:[0-9]+]], $6, $4
60 ; 32R6-DAG: selnez $[[T1:[0-9]+]], $[[F1]], $4
64 ; 32R6-DAG: selnez $[[T1:[0-9]+]], $[[F1H]], $4
78 ; 64R6-DAG: selnez $[[T1:[0-9]+]], $6, $[[CC]]
109 ; 32R6-DAG: selnez $[[T1:[0-9]+]], $[[F1]], $[[T2]]
113 ; 32R6-DAG: selnez $[[T1:[0-9]+]], $[[F1H]], $[[T2]]
123 ; 64R6-DAG: selnez $[[T1:[0-9]+]], $6, $4
521 ; 32R6: selnez $[[NE:[0-9]+]], $4, $[[CCGPR]]
536 ; 64R6: selnez $[[NE:[0-9]+]], $4, $[[CCGPR]]
[all …]
Dcountleading.ll56 ; MIPS32-R6-DAG: selnez $[[R6:[0-9]+]], $[[R1]], $5
80 ; MIPS32-R6-DAG: selnez $[[R5:[0-9]+]], $[[R1]], $[[R4]]
Dmips64-f128.ll632 ; CMP_CC_FMT-DAG: selnez $[[NE1:[0-9]+]], $6, $[[CC]]
635 ; CMP_CC_FMT-DAG: selnez $[[NE2:[0-9]+]], $7, $[[CC]]
661 ; CMP_CC_FMT: selnez $[[NE1:[0-9]+]], $[[R3]], $[[CC]]
664 ; CMP_CC_FMT: selnez $[[NE2:[0-9]+]], $[[R2]], $[[CC]]
/external/llvm/test/CodeGen/Mips/llvm-ir/
Dashr.ll122 ; 32R6: selnez $[[T4:[0-9]+]], $[[T3]], $[[T1]]
130 ; 32R6: selnez $[[T12:[0-9]+]], $[[T0]], $[[T1]]
186 ; 64R6: selnez $[[T6:[0-9]+]], $[[T5]], $[[T3]]
194 ; 64R6: selnez $[[T13:[0-9]+]], $[[T1]], $[[T3]]
Dselect.ll51 ; SEL: selnez $[[T2:[0-9]+]], $5, $[[T0]]
76 ; SEL: selnez $[[T2:[0-9]+]], $5, $[[T0]]
101 ; SEL: selnez $[[T2:[0-9]+]], $5, $[[T0]]
133 ; SEL-32: selnez $[[T1:[0-9]+]], $6, $[[T0]]
137 ; SEL-32: selnez $[[T4:[0-9]+]], $7, $[[T0]]
158 ; SEL-64: selnez $[[T0]], $5, $[[T0]]
Dlshr.ll123 ; 32R6: selnez $[[T8:[0-9]+]], $[[T7]], $[[T5]]
181 ; 64R6: selnez $[[T10:[0-9]+]], $[[T9]], $[[T7]]
Dshl.ll135 ; 32R6: selnez $[[T8:[0-9]+]], $[[T7]], $[[T5]]
193 ; 64R6: selnez $[[T10:[0-9]+]], $[[T9]], $[[T7]]
/external/llvm/test/MC/Disassembler/Mips/
Dmips32r6.txt104 0x00 0x64 0x10 0x37 # CHECK: selnez $2, $3, $4
115 0x46 0x04 0x10 0x17 # CHECK: selnez.s $f0, $f2, $f4
116 0x46 0x24 0x10 0x17 # CHECK: selnez.d $f0, $f2, $f4
Dmips64r6.txt117 0x00 0x64 0x10 0x37 # CHECK: selnez $2, $3, $4
128 0x46 0x04 0x10 0x17 # CHECK: selnez.s $f0, $f2, $f4
129 0x46 0x24 0x10 0x17 # CHECK: selnez.d $f0, $f2, $f4
/external/llvm/test/MC/Disassembler/Mips/mips32r6/
Dvalid-mips32r6.txt99 0x00 0x64 0x10 0x37 # CHECK: selnez $2, $3, $4
111 0x46 0x04 0x10 0x17 # CHECK: selnez.s $f0, $f2, $f4
112 0x46 0x24 0x10 0x17 # CHECK: selnez.d $f0, $f2, $f4
Dvalid-mips32r6-el.txt99 0x37 0x10 0x64 0x00 # CHECK: selnez $2, $3, $4
111 0x17 0x10 0x04 0x46 # CHECK: selnez.s $f0, $f2, $f4
112 0x17 0x10 0x24 0x46 # CHECK: selnez.d $f0, $f2, $f4
/external/llvm/test/MC/Disassembler/Mips/mips64r6/
Dvalid-mips64r6-el.txt113 0x37 0x10 0x64 0x00 # CHECK: selnez $2, $3, $4
125 0x17 0x10 0x04 0x46 # CHECK: selnez.s $f0, $f2, $f4
126 0x17 0x10 0x24 0x46 # CHECK: selnez.d $f0, $f2, $f4
Dvalid-mips64r6.txt113 0x00 0x64 0x10 0x37 # CHECK: selnez $2, $3, $4
125 0x46 0x04 0x10 0x17 # CHECK: selnez.s $f0, $f2, $f4
126 0x46 0x24 0x10 0x17 # CHECK: selnez.d $f0, $f2, $f4
/external/llvm/lib/Target/Mips/
DMips32r6InstrInfo.td490 class SELNEZ_DESC : SELEQNE_Z_DESC_BASE<"selnez", GPR32Opnd>;
531 class SELNEZ_S_DESC : SELEQNEZ_DESC_BASE<"selnez.s", FGR32Opnd>;
532 class SELNEZ_D_DESC : SELEQNEZ_DESC_BASE<"selnez.d", FGR64Opnd>;
DMips64r6InstrInfo.td76 class SELNEZ64_DESC : SELEQNE_Z_DESC_BASE<"selnez", GPR64Opnd>;
/external/v8/src/mips/
Dassembler-mips.h847 void selnez(Register rs, Register rt, Register rd);
848 void selnez(SecondaryField fmt, FPURegister fd, FPURegister ft,
/external/v8/src/mips64/
Dassembler-mips64.h877 void selnez(Register rs, Register rt, Register rd);
878 void selnez(SecondaryField fmt, FPURegister fd, FPURegister ft,
Dassembler-mips64.cc2149 void Assembler::selnez(Register rs, Register rt, Register rd) { in selnez() function in v8::internal::Assembler
2156 void Assembler::selnez(SecondaryField fmt, FPURegister fd, in selnez() function in v8::internal::Assembler